KR100238172B1 - 직접 확산 시스템의 복조회로 - Google Patents

직접 확산 시스템의 복조회로 Download PDF

Info

Publication number
KR100238172B1
KR100238172B1 KR1019920006005A KR920006005A KR100238172B1 KR 100238172 B1 KR100238172 B1 KR 100238172B1 KR 1019920006005 A KR1019920006005 A KR 1019920006005A KR 920006005 A KR920006005 A KR 920006005A KR 100238172 B1 KR100238172 B1 KR 100238172B1
Authority
KR
South Korea
Prior art keywords
output signal
circuits
inputting
mixer
sample
Prior art date
Application number
KR1019920006005A
Other languages
English (en)
Other versions
KR930022749A (ko
Inventor
김제우
김송신
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019920006005A priority Critical patent/KR100238172B1/ko
Publication of KR930022749A publication Critical patent/KR930022749A/ko
Application granted granted Critical
Publication of KR100238172B1 publication Critical patent/KR100238172B1/ko

Links

Abstract

본 발명은 직접 확산 시스템의 복조회로를 공개한다.
그 회로는 직접 순차 확산 스펙트럼 시스템에 있어서, 수신되는 신호를 입력하는 제1, 2혼합기, 상기 제1, 2혼합기의 출력신호를 각각 저역 통과하는 제1, 2 저역통과회로, 상기 제1, 2저역통과회로의 출력신호를 각각 디지탈 신호로 변환하는 제1, 2 아날로그 디지탈 변환회로, 상기 제1, 2 아날로그 디지탈 변환회로의 출력신호를 각각 입력하여 상기 수신되는 신호의 데이타 상태에 해당하는 확산부호로 확산된 신호를 추출하기 위한 제1, 2 그리고 제3, 4상관기, 상기 제1, 3 그리고 제2, 4상관기의 출력신호를 각각 입력하여 표본화하고 유지하는 제1, 2샘플&홀드회로, 상기 제1, 2샘플&홀드회로의 출력신호를 각각 입력하여 아크 탄젠트하는 제1, 2아크 탄젠트 회로, 상기 제1, 2아크 탄젠트 회로의 출력신호를 선택적으로 출력하기 위한 멀티플렉서, 상기 멀티 플렉서의 출력신호를 필터링하기 위한 루프 필터, 상기 루프 필터의 출력신호에 응답하여 전압제어 발진하고 그 출력신호를 상기 제1혼합기에 출력하는 전압제어 발진기, 상기 전압제어 발진기의 출력신호를 입력하여 90도 위상천이하고 그 출력신호를 제2혼합기에 출력하는 90도 위상 천이회로, 상기 제1, 2 그리고 제3, 4상관기의 출력신호를 각각 제곱하는 제1, 2그리고 제3, 4제곱회로, 상기 제1, 3제곱회로의 출력신호를 혼합하는 제3혼합기, 상기 제2, 4제곱회로의 출력신호를 혼합하는 제4혼합기, 상기 제3혼합기의 출력신호를 입력하여 피크점을 검출하고 그 신호를 상기 제1샘플&홀드회로에 출력하는 제1피크 검출기, 상기 제4혼합기의 출력신호를 입력하여 피크점을 검출하고 그 신호를 상기 제2샘플&홀드회로에 출력하는 제2피크 검출기, 상기 제3혼합기의 출력신호와 상기 제1피크 검출기의 출력신호를 입력하여 표본화하고 유지하는 제3샘플&홀드회로, 상기 제4혼합기의 출력신호와 상기 제2피크 검출기의 출력신호를 입력하여 표본화하고 유지하는 제4샘플&홀드회로, 상기 제3, 4샘플&홀드회로의 출력신호를 입력하여 비교하고 최종적인 출력 데이타를 결정하는 결정수단으로 구성되어 있다. 따라서, 록킹특성이 우수하고 페이즈 앰비귀티가 없으며 전 시스템을 디지탈회로로 구현할 수 있어 직접화 하기가 용이하다.

Description

직접 확산 시스템의 복조회로
제1도는 종래의 코히런트 매치드 필터를 이용한 복조회로를 나타내는 블럭도를 나타내는 것이다.
제2도는 본 발명에 따른 일실시예의 복조회로를 나타내는 블럭도를 나타내는 것이다.
제3도는 본 발명에 따른 다른실시예의 복조회로를 나타내는 블럭도를 나타내는 것이다.
본 발명은 직접 확산 시스템에 관한 것으로, 특히 직접 확산 시스템의 복조회로에 관한 것이다.
제1도는 종래의 코히런트 매치드 필터를 사용한 복조회로의 블럭도를 나타내는 것이다. 제1도에 있어서, 입력되는 신호를 VCD의 출력을 직접 또는 90°위상천이한 신호와 곱하는 혼합기(10), (11), 상기 혼합기(10), (11)의 출력신호를 각각 입력하여 필터링하는 저역 통과 필터(12), (13), 상기 저역통과 필터(12), (13)의 아날로그 출력신호를 각각 디지탈신호로 변환하는 아날로그 디지탈 변환회로(14), (15), 상기 아날로그 디지탈 변환회로(14), (15)의 출력신호를 각각 송신기에서 사용한 PN부호와 같은 PN부호로 확산된 성분만 추출하는 상관기(16), (17), 상기 상관기((16), (17)의 출력신호들을 서로 곱하는 혼합기(18), 상기 상관기(16), (17)의 출력신호를 입력하여 피크점을 검출하는 피크 검출기(19), 상기 혼합기(18)와 상기 피크 검출기(19)의 출력신호를 입력하여 표본화하고 유지하는 샘플&홀더(20), 상기 샘플&홀더(20)의 출력신호를 저역 필터닝하는 루프 필터(21), 상기 루프 필터(21)의 출력신호를 입력하고 그 출력신호를 상기 혼합기(10)에 출력하는 전압제어 발진기(22), 상기 전압제어 발진기의 출력신호를 입력하여 90도 위상 천이하는 90도 위상천이기(23), 상기 피크 검출기의 출력신호와 상기 상관기(16)의 출력신호를 표본화하고 유지하는 샘플링&홀더(24), 및 상기 샘플링&홀더(24)의 출력신호를 입력하여 결정하는 결정논리수단(25)로 구성되어 있다.
상기 구성에 의거하여 그 동작을 설명하면 다음과 같다.
종래의 복조회로(demodulator)에서 수신된 신호는 로우 노이즈 엠플리파이어(low noise amplifier)를 거쳐 I-arm, Q-arm의 두 갈래로 나뉘어 각각은 전압 제어 발진기(voltage controlled oscillator;VCO)(22)에서 생성된 반송파와 이 반송파의 90°(π/2)위상 천이된 신호와 혼합기(10), (11)에서 각 신호는 저역 통과 필터(12), (13)를 거쳐 고주파 성분이 제거되고 이 신호들은 아날로그 디지탈변환기(14), (15)에서 디지탈화 된다. 이 신호는 상관기에 의해 송신부에서 사용한 PN부호와 같은 PN부호로 확산된 신호만 추출하게 된다. 즉, 수신신호 중에서 주어진 확산부호로 확산된 신호에 해당하는 성분만을 상관기(16), (17)에서 얻게 된다. 이렇게 구해진 상관 값은 피크 검출기(19)에서 상관이 최대인 점을 찾게 되고, 이 점에서의 상관 값들은 서로 곱해져 이 값은 샘플 & 홀더(20)에서 추출되어 루프 필터(loop filter)(21)를 거쳐 전압 제어 발진기(22)를 구동하게 된다. 이러한 과정을 거침으로서 전압제어 발진기(22)의 출력은 주어진 PN코드로 확산된 신호에 해당하는 반송파를 추적할 수 있게 된다. 이렇게 동기가 맞게 되면 상관이 최대인 점에서, I-arm의 값을 취하여 결정논리수단(25)에서 데이타 값을 결정하게 된다. 상기와 같은 동작을 하는 복조회로는 페이딩(fading)과 쉐도윙(shadowing)채널에서 잘 동작한다. 그러나, 제1도와 같은 구조에서는 전압 제어 발진기, 루프 필터, 저역 통과 필터로 이루어진 코스타스 루프(costas loop) 특성이 비선형이어서 록킹 특성이 나쁘고 록킹 범위가 (-π/2, π/2)이므로 180°페이즈 엠비귀티(ambiguity)가 생긴다. 즉, 부호가 입력신호의 반송파와 전압제어 발진기 출력의 위상 차이에 의해 발생한 값인지 데이타의 값(-1, 1)에 의한 것인지 구별되지 않는다.
본 발명의 목적은 이러한 문제를 극복할 수 있는 두가지 방법을 제공하는데 있다. 첫번째 방법은 비선형적인 locking 특성을 선형화 할뿐 아니라 180°phase ambigwitg도 극복하는 것이고, 두번째는 비선형적인 locking 특성을 선형화 하고자 하는 것이다.
이와같은 목적을 달성하기 위하여 본 발명의 직접 확산 시스템의 복조회로는 수신되는 신호를 입력하는 제1, 2혼합기, 상기 제1, 2혼합기의 출력신호를 각각 저역 통과하는 제1, 2 저역통과회로, 상기 제1, 2저역통과회로의 출력신호를 각각 디지탈 신호로 변환하는 제1, 2 아날로그 디지탈 변환회로, 상기 제1, 2 아날로그 디지탈 변환회로의 출력신호를 각각 입력하여 상기 수신되는 신호의 데이타 상태에 해당하는 확산부호로 확산된 신호를 추출하기위한 제1, 2 그리고 제3, 4상관기, 상기 제1, 3 그리고 제2, 4상관기의 출력신호를 각각 입력하여 표본화하고 유지하는 제1, 2샘플&홀드회로, 상기 제1, 2샘플&홀드회로의 출력신호를 각각 입력하여 아크 탄젠트하는 제1, 2아크 탄젠트 회로, 상기 제1, 2아크 탄젠트 회로의 출력신호를 선택적으로 출력하기 위한 멀티플렉서, 상기 멀티 플렉서의 출력신호를 필터링하기 위한 루프 필터, 상기 루프 필터의 출력신호에 응답하여 전압제어 발진하고 그 출력신호를 상기 제1혼합기에 출력하는 전압제어 발진기, 상기 전압제어 발진기의 출력신호를 입력하여 90도 위상천이하고 그 출력신호를 제2혼합기에 출력하는 90도 위상 천이 회로, 상기 제1, 2 그리고 제3, 4상관기의 출력신호를 각각 제곱하는 제1, 2 그리고 제3, 4제곱회로, 상기 제1, 3제곱회로의 출력신호를 혼합하는 제3혼합기, 상기 제2, 4제곱회로의 출력신호를 혼합하는 제4혼합기, 상기 제3혼합기의 출력신호를 입력하여 피크점을 검출하고 그 신호를 상기 제1샘플&홀드회로에 출력하는 제1피크 검출기, 상기 제4혼합기의 출력신호를 입력하여 피크점을 검출하고 그 신호를 상기 제2샘플&홀드회로에 출력하는 제2피크 검출기, 상기 제3혼합기의 출력신호와 상기 제1피크 검출기의 출력신호를 입력하여 표본화하고 유지하는 제3샘플&홀드회로, 상기 제4혼합기의 출력신호와 상기 제2피크 검출기의 출력신호를 입력하여 표본화하고 유지하는 제4샘플&홀드회로, 상기 제3, 4샘플&홀드회로의 출력신호를 입력하여 비교하고 최종적인 출력 데이타를 결정하는 결정수단을 구비한 것을 특징으로 한다.
즉, 본 발명은 대역확산 시스템에서의 코히런트 복조과정을 디지탈 탄록 루프(digital tanlock loop;DTL)방식과 코히런트 매치드 필터(coherent matched filter;CMF)를 이용하여 수행함으로써 종래의 비선형적인 록킹 특성을 개선하고, 또한 코드 쉬프트 키잉 방법을 이용함으로써 180°페이즈 엠비귀티(phase ambiguity)를 극복하고자 하는 것이다.
첨부된 도면을 참고로하여 본 발명에 따른 직접 확산 시스템을 설명하면 다음과 같다.
제2도는 본 발명에 따른 직접 확산 시스템의 일실시예를 나타내는 블럭도이다.
제2도에 있어서, 송신부는 "1" 또는 "0" 상태의 데이타를 입력하여 데이타"1"에 해당하는 PN코드 또는 데이타 "0"에 해당하는 PN코드를 선택적으로 출력하기 위한 멀티플렉서(50), 상기 멀티플렉서(50)의 출력신호를 국부발진기(51)의 출력신호와 혼합하기 위한 혼합기(52)로 구성되어 있다. 수신부는 입력신호를 수신하는 혼합기(10), (11), 상기 혼합기(10), (11)로 부터의 출력신호를 각각 저역 통과 필터링하는 저역 통과 필터(12), (13), 상기 저역 통과 필터(12), (13)으로 부터의 아날로그 출력신호를 디지탈신호로 변환하는 아날로그 디지탈 변환기(14), (15), 상기 디지탈 변환된 신호를 송신기에서 사용한 PN부호와 같은 PN부호로 확산된 성분만 추출하는 상관기(30), (31), 상관기(32), (33), 상기 상관기(30), (31),상관기(32), (33)의 출력신호를 각각 제곱하는 제곱기(34), (35), 제곱기(36), (37), 상기 제곱기(34), (36)의 출력신호를 가산하는 가산기(38), 상기 제곱기(35), (37)의 출력신호를 가산하는 가산기(39), 상기 가산기(38), (39)의 출력신호를 각각 입력하여 피크점을 검출하는 피크 검출기(40), (41), 상기 가산기(38)와 상기 피크 검출기(40)의 출력신호를 입력하여 표본화하고 유지하는 샘플&홀더(42), 상기 가산기(39)와 상기 피크 검출기(41)의 출력신호를 입력하여 표본화하고 유지하는 샘플&홀더(43), 상기 샘플&홀더(42), (43)의 출력신호를 비교하여 "1" 또는 "0"의 데이타를 출력하는 비교회로(44), 상기 상관기(30)의 출력신호, 상기 피크 검출기(40)의 출력신호와 상기 상관기(32)의 출력신호를 표본화하고 유지하는 샘플&홀더(45), 상기 상관기(31), 상기 피크 검출기(44)의 출력신호와 상기 상관기(33)의 출력신호를 표본화하고 유지하는 샘플&홀더(46), 상기 샘플&홀더(45)의 출력신호를하는회로(47), 상기 샘플&홀더(46)의 출력신호를하는회로(48), 상기회로(47) 또는 (48)의 출력신호를 상기 비교회로(44)의 출력신호에 의해 선택적으로 출력하기 위한 멀티플렉서(49), 상기 멀티플렉서(49)의 출력신호를 입력하는 루프 필터(21), 상기 루프 필터(21)의 출력신호를 입력하고 그 출력신호를 상기 혼합기(10)에 출력하는 전압 제어 발진기(22), 상기 전압제어 발진기의 출력신호를 입력하여 90도 위상 천이하고 상기 혼합기(11)에 공급하는 90도 위상천이기(23)로 구성되어 있다. 상기 구성에서 코드 쉬프트 키잉을 이용하는 경우에는 송신측의 국부발진기와 특성이 같은 국부발진기를 수신측에 사용함으로써, 전압제어 발진기를 사용하지 않고도 좋은 복조회로를 구성할 수 있으나, 페이딩(fading)과 같은 요인에 의해 반송파의 주파수 특성이나 위상특성이 조금씩 변화할 수가 있다. 이러한 경우에는 국부발진기를 이용한 코드 쉬프트 키잉 시스템에서는 성능이 열화된다. 이를 극복 할수 있는 방법으로 전압 제어 발진기를 이용하여 입력신호의 반송파를 재생하는 복조회로를 구성하였다.
상기 구성에 따른 동작을 설명하면 다음과 같다.
송신부에서는 멀티플렉서(50)를 사용하여 데이타가 "1" 또는 "0"에 따라 PN코드 생성기(PN1, PN2) 중에 하나를 선택하고, 선택된 PN생성기를 이용하여 PN코드의 한 주기 또는 수 주기를 데이타에 대응해서 발생시킨다. 이렇게 발생된 PN코드는 국부발진기(51)에서 발생된 반송파와 혼합기(52)에서 곱해져 전송되게 된다.
수신부에서는 수신된 신호가 I-arm, Q-arm의 두 갈래로 나뉘어져 혼합기(10), (11)로 입력된다. 또한 전압제어 발진기(22)에서 재생된 반송파도 동상 채널(I-arm), 직교 채널(Q-arm)으로 나뉘어지고, Q-arm의 재생 반송파는 π/2위성천이되어 Q-arm의 수신신호와 곱해진다. 또한 I-arm의 재생된 반송파는 그대로 I-페이즈 반송파가되어 혼합회로(11)로 입력되어 I-arm의 수신호와 곱해진다. 혼합회로(10), (11)의 출력신호들은 각각 저역 통과 회로(12), (13)를 거쳐 고주파 성분이 제거되고 아날로그 디지탈 변환기(14), (15)에 의해 디지탈화 된다. 이렇게 디지탈화된 I-arm, Q-arm신호들은 다시 데이타 "1"에 해당하는 상관기(30), (32)와 데이타 "0"에 해당하는 상관기(30), (32)와 데이타"0"에 해당하는 상관기(31), (33)로 나뉘어져 입력된다. 우선 데이타"1"에 해당하는 경우에 대해서 살펴보기로 하자. 데이타 "1"에 해당하는 상관값 X, Y는 각각 자승기(34), (36)를 거쳐 부호가 제거되고 가산기(38)에서 더해져 피크 검출기(40)에 입력되어 PN코드 한주기 또는 수주기내에서 최대 상관값을 찾게 되고 이때의 상관값은 샘플 &홀더(42)에 의해 샘플링된다. 마찬가지로, 데이타 "0"에 해당하는 상관값 X', Y'은 각각 자승기(35), (37)를 거쳐 부호가 제거되고 가산기(39)에서 더해지고, 피크 검출기(41)에서 최대 상관값을 추출해낸다. 또한, 이때의 최대 상관값은 샘플&홀더(43)에 의해 샘플링된다. 샘플&홀더(42), (43)의 출력신호는 비교기(44)에 입력되어 최종적인 데이타 값이 결정된다. 즉, 데이타"1"에 해당하는 갈래의 최대값이 "0"에 해당하는 갈래의 최대값보다 크면 데이타는 "1"로 그역은 "0"으로 결정하게 된다. 이는 데이타의 값을 결정하는 과정이지만 이 과정은 입력신호의 반송파와 재생된 반송파를 서로 위상동기를 맞추는 과정과 더불어 진행된다. 이제 입력신호의 반송파와 재생 반송파의 동기를 맞추는 과정을 살펴보자. 데이타 "1"에 해당하는 상관값 X, Y는 피크 검출기(40)의 출력이 최대가 되는 점에서 선택되어회로(47)에서 tan-1가 취해지면 데이타 "1"에 해당하는 입력신호의 반송파와 재생반송파의 위상차가 구해진다. 마찬가지로, 데이타 "0"에 해당하는 입력신호의 반송파와 재생반송파의 위상차는 샘플&홀더(46),회로(48), 피크 검출기(41)의 결과를 이용하여 얻을 수 있다. 이렇게 구해진 두 개의 위상차 성분은 비교기(44)의 결과에 따라 데이타가 "0"으로 판정될 경우는회로(48)의 결과가 선택되어 이는 루프 필터(21)를 거쳐 전압제어 발진기(22)를 구동하게 된다. 이러한 과정을 거치면 재생된 반송파는 입력신호의 반송파와 위상동기가 맞도록 입력신호의 반송파를 추수하게 된다.
따라서, 본 발명의 직접 확산 시스템은 종래의 코히런트 매치드 필터 직접 순차 확산 스펙트럼 시스템에서 나타나는 180°페이즈 앰비귀티 문제를 디지탈 탄록 루프와 코드 쉬프트 키잉(code shift keying)방법을 도입하여 극복함으로써 록킹 특성이 우수하고 페이즈 앰비귀티가 없는 복조회로를 구성할 수 있으며, 전 시스템을 디지탈 회로로 구현할 수 있어 집적화 하기가 용이하다.
제3도는 본 발명에 따른 본 발명에 따른 직접 순차 확산 스펙트럼의 다른 실시예를 나타내는 것이다.
제3도는 하나의 PN 코드를 사용한 복조회로를 나타내는 것으로서, 그 구성은 종래의 방법과 유사하고 그 동작원리도 같다. 그러나, 이러한 경우는 종래의 방법에서 보이는 코스타스 루프 내의 위상동기 루프회로가 비선형 특성을 보이는 반면, 제안된 본 발명의 회로에서는 디지탈 탄록루프회로를 채용하여 위상동기루프회로의 록킹 범위의 특성을 선형화시킴으로써 록킹 특성이 우수해진다. 회로 구성은 제2도에서 데이타 "1" 또는 데이타 "0"에 해당하는 갈래를 제거한 것과 같다. 데이타 "0"에 해당하는 갈래를 제거한 것으로 가정하고 그 구성을 설명하면 다음과 같다. 제3도에 있어서, 혼합기(10), (11), 저역 통과회로(12), (13), 아날로그 디지탈 변환회로(14), (15), 상관기(30), (32), 전압 제어 발진기(22), 루프 필터(21),회로(47), 샘플&홀더(45), 제곱회로(34), (36), 가산기(38), 피크 검출기(40), 샘플&홀더(42), 결정회로(44)로 구성되어 있다.
상기 구성에 따른 동작을 설명하면 다음과 같다.
입력되는 신호는 I-arm과 Q-arm 의 두 갈래로 나뉘어져 재생된 반송파의 I-페이즈 성분과 Q-페이즈 성분과 각각 곱해져 저역 통과 회로(12), (13), 아날로그 디지탈 변환기(14), (15), 상관기(30), (32)를 거쳐 상관값 X, Y가 얻어진다. 이 상관값은 서로 부호가 제거된 상태에서 더해져 최대 상관값이 구해지고 이때의 I-arm의 상관값 X에 의해 데이타를 결정하게 된다. 반송파 동기 추적과정은 피크 검출기(40)의 결과가 최대인 점에서 X, Y값을 선택하여회로(47)를 통하여 입력신호의 반송파와 재생반송파의 위상차가 얻어지고 이 위상차는 루프필터(21)을 거쳐 전압 제어 발진기(22)를 구동하게 되면, 재생 반송파는 입력신호의 반송파와 동기가 맞도록 동작하게 된다.
이 경우는 그림 제2도의 경우와는 달리 180°phase ambiguity는 있으나 PLL loop의 위상추적특성이 선형적이 되므로 빠른 locking 특성을 나타내게 된다. 180°phase ambiguity 문제는 DPSK 변·복조를 행함으로써 해결할 수 있다.

Claims (2)

  1. 직접 확산 시스템의 복조회로에 있어서, 수신되는 신호를 입력하는 제1, 2혼합기, 상기 제1, 2혼합기의 출력신호를 각각 저역 통과하는 제1, 2저역통과 회로, 상기 제1, 2저역통과 회로의 출력신호를 각각 디지탈 신호로 변환하는 제1, 2 아날로그 디지탈 변환회로, 상기 제1, 2아날로그 디지탈 변환회로의 출력신호를 각각 상기 수신되는 신호중에서 하나의 확산부호로 확산된 신호에 해당하는 성분만을 얻기 위한 제1, 2상관기, 상기 제1, 2상관기의 출력신호를 입력하여 표본화하고 유지하는 제1샘플&홀드 회로, 상기 제1샘플&홀드 회로의 출력신호를 아크탄젠트하는 아크 탄젠트 회로, 상기 아크 탄젠트 회로의 출력신호를 필터링하는 루프 필터, 상기 루프 필터의 출력신호에 응답하여 전압제어 발진하고 그 출력신호를 상기 제1혼합기에 출력하는 전압제어 발진기, 상기 전압제어 발진기의 출력신호를 90도 위상천이 하고 그 출력신호를 상기 제2혼합기에 출력하는 90도 위상천이 회로, 상기 제1, 2상관기의 출력신호를 제곱하는 제1, 2제곱회로, 상기 제1, 2제곱회로의 출력신호를 혼합하는 제3혼합기, 상기 제3혼합기의 출력신호를 입력하여 피크점을 검출하여 상기 제1샘플&홀드 회로에 출력하는 피크점 검출기, 상기 피크점 검출기의 출력신호를 입력하여 표본화하고 유지하는 제2샘플&홀드회로, 및 상기 제1상관기의 출력신호와 상기 제2샘플&홀드 회로의 출력신호를 입력하여 데이타의 상태를 결정하는 결정수단을 구비한 것을 특징으로 하는 복조회로.
  2. 직접 확산 시스템에 있어서, 수신되는 신호를 입력하는 제1, 2혼합기, 상기 제1, 2혼합기의 출력신호를 각각 저역 통과하는 제1, 2저역통과회로, 상기 제1, 2저역통과회로의 출력신호를 각각 디지탈 신호로 변환하는 제1, 2 아날로그 디지탈 변환회로, 상기 제1, 2 아날로그 디지탈 변환회로의 출력신호를 각각 입력하여 상기 수신되는 신호의 데이타 상태에 해당하는 확산부호로 확산된 신호를 추출하기 위한 제1, 2 그리고 제3, 4상관기, 상기 제1, 3 그리고 제2, 4상관기의 출력신호를 각각 입력하여 표본화 하고 유지하는 제1, 2샘플&홀드회로, 상기 제1, 2샘플&홀드회로의 출력신호를 각각 입력하여 아크 탄젠트하는 제1, 2아크 탄젠트 회로, 상기 제1, 2아크 탄젠트 회로의 출력신호를 선택적으로 출력하기 위한 멀티플렉서, 상기 멀티 플렉서의 출력신호를 필터링 하기위한 루프 필터, 상기 루프 필터의 출력신호에 응답하여 전압제어 발진하고 그 출력신호를 상기 제1혼합기에 출력하는 전압제어 발진기, 상기 전압제어 발진기의 출력신호를 입력하여 90도 위상천이하고 그 출력신호를 제2혼합기에 출력하는 90도 위상 천이 회로, 상기 제1, 2 그리고 제3, 4상관기의 출력신호를 각각 제곱하는 제1, 2그리고 제3, 4제곱회로, 상기 제1, 3제곱회로의 출력신호를 혼합하는 제3혼합기, 상기 제2, 4제곱회로의 출력신호를 혼합하는 제4혼합기, 상기 제3혼합기의 출력신호를 입력하여 피크점을 검출하고 그 신호를 상기 제1샘플&홀드회로에 출력하는 제1피크 검출기, 상기 제4혼합기의 출력신호를 입력하여 피크점을 검출하고 그 신호를 상기 제2샘플&홀드회로에 출력하는 제2피크 검출기, 상기 제3혼합기의 출력신호와 상기 제1피크 검출기의 출력신호를 입력하여 표본화하고 유지하는 제3샘플&홀드회로, 상기 제4혼합기의 출력신호와 상기 제2피크 검출기의 출력신호를 입력하여 표본화하고 유지하는 제4샘플&홀드회로, 상기 제3, 4샘플&홀드회로의 출력신호를 입력하여 비교하고 최종적인 출력 데이타를 결정하는 결정수단을 구비한 것을 특징으로 하는 직접 확산 시스템의 복조회로.
KR1019920006005A 1992-04-10 1992-04-10 직접 확산 시스템의 복조회로 KR100238172B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920006005A KR100238172B1 (ko) 1992-04-10 1992-04-10 직접 확산 시스템의 복조회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920006005A KR100238172B1 (ko) 1992-04-10 1992-04-10 직접 확산 시스템의 복조회로

Publications (2)

Publication Number Publication Date
KR930022749A KR930022749A (ko) 1993-11-24
KR100238172B1 true KR100238172B1 (ko) 2000-01-15

Family

ID=19331614

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920006005A KR100238172B1 (ko) 1992-04-10 1992-04-10 직접 확산 시스템의 복조회로

Country Status (1)

Country Link
KR (1) KR100238172B1 (ko)

Similar Documents

Publication Publication Date Title
US6459721B1 (en) Spread spectrum receiving apparatus
KR970007618B1 (ko) 자동 주파수 제어(afc)회로
CN100391206C (zh) 频率偏移量校正的方法和装置
JP3212390B2 (ja) スライディング相関器
US5748623A (en) Code division multiple access transmitter and receiver
US6205169B1 (en) Spread spectrum pulse position modulation communication system
JP2728034B2 (ja) スペクトラム拡散信号受信装置
KR960020139A (ko) 파일럿트 채널을 이용한 대역확산 통신시스템의 데이타 송신기 및 수신기
JPH0646032A (ja) スペクトル拡散通信方式
US5402442A (en) Receiving device for receiving and demodulating spread spectrum-modulated GPS wave
US6198763B1 (en) Transmitter and receiver for spread-spectrum communication
US20020131480A1 (en) Spread spectrum receiver
KR101035665B1 (ko) 디지털 변조 회로 및 디지털 변조 방법, 디지털 복조 회로및 디지털 복조 방법, 복조용 캐리어의 생성 회로 및 생성방법, 및 복조용 비트 클록의 생성 회로 및 생성 방법
KR100238172B1 (ko) 직접 확산 시스템의 복조회로
US6744807B1 (en) Multi-dimensional spread spectrum modem
JPH09247043A (ja) スペクトラム拡散通信方式における受信装置
JPH0723072A (ja) 検波方式
JPH088782A (ja) 直接スペクトル拡散通信方式
JP2713654B2 (ja) スペクトル拡散信号における同期追従回路とその信号の通信装置
KR950010928B1 (ko) 차분 2위상 쉬프트 키잉 복조기 및 복조방법
GB2318229A (en) Costas loop carrier recovery circuit
JP2650556B2 (ja) 同期型スペクトル拡散変調復調装置
JP2650550B2 (ja) 同期型スペクトル拡散変調波の復調装置
JPH08102698A (ja) スライディング相関器
JP2650557B2 (ja) 同期型スペクトル拡散変調波の復調装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051007

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee