KR0183777B1 - 칼라벌스트 위상틀어짐 검출장치 - Google Patents
칼라벌스트 위상틀어짐 검출장치 Download PDFInfo
- Publication number
- KR0183777B1 KR0183777B1 KR1019950051055A KR19950051055A KR0183777B1 KR 0183777 B1 KR0183777 B1 KR 0183777B1 KR 1019950051055 A KR1019950051055 A KR 1019950051055A KR 19950051055 A KR19950051055 A KR 19950051055A KR 0183777 B1 KR0183777 B1 KR 0183777B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- color burst
- phase
- flip flop
- counter means
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/02—Analogue recording or reproducing
- G11B20/025—Error detection or correction
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
본 발명은 칼라벌스트(color burst) 신호의 위상이 틀어졌을 때 원래의 정상적인 위상으로 복원해 주기 위한 칼라벌스트의 위상틀어짐 검출장치에 관한 것으로, 수평동기신호를 클럭으로 입력받아 칼라벌스트의 위상틀어짐의 검출구간을 설정하기 위한 소정의펄스를 발생하기 위한 카운터수단; 상기 카운터수단의 출력신호 및 아날로그 신호처리부에서 발생된 칼라벌스트 위상의 틀어짐 유무에 따라 발생되는 제어신호를 입력받아 상기 카운터수단을 클리어하기 위한 래치수단; 및 상기 카운터수단의 출력신호 및 상기 칼라벌스트 위상의 틀어짐 유무에 따라 발생되는 제어신호에 따라 칼라벌스트의 위상틀어짐을 검출하기 위한 검출수단을 포함함을 특징으로 한다.
본 발명에 의하면, 칼라벌스트 신호의 위상을 보정하기 위하여 종래의 아날로그회로에서 디지탈회로를 이용하여 구현함으로써, 더욱 안정된 칼라시스템을 구현할 수 있다.
Description
제1도는 본 발명에 의한 칼라벌스트 위상틀어짐 방지장치의 구성블럭도.
제2도는 제1도에 관련된 신호의 파형도.
본 발명은 비디오테이프레코더(Video Tape Recorder) 등에서 영상신호의 기록 및 재생시의 색신호 처리방식에 관한 것으로, 특히 칼라벌스트(color burst) 신호의 위상이 틀어졌을 때 원래의 정상적인 위상으로 복원해 주기 위한 칼라벌스트의 위상틀어짐 검출장치에 관한 것이다.
종래에는 칼라신호 처리에 있어서 아날로그 방식에 의하여 주로 신호처리를 수행함으로 인하여 벌스트의 위상 록킹(Locking; 정상적인 위상으로 됨)이 불안하게 되는 문제점이 있었다.
본 발명의 목적은 안정된 벌스트의 위상을 유지해 주기 위하여 디지탈방식을 이용하여 구현한 칼라벌스트의 위상틀어짐 검출장치를 제공하는 데 있다.
상기의 목적을 달성하기 위한 본 발명에 의한 칼라벌스트 위상틀어짐 검출장치는, 영상기록재생장치에서 칼라벌스트의 위상틀어짐을 검출하기 위한 장치에 있어서, 수평동기신호를 클럭으로 입력받아 칼라벌스트의 위상틀어짐의 검출구간을 설정하기 위한 소정의 펄스를 발생하기 위한 카운터수단; 상기 카운터수단의 출력신호 및 아날로그신호처리부에서 발생된 칼라벌스트 위상의 틀어짐 유무에 따라 발생되는 제어신호를 입력받아 상기 카운터수단을 클리어하기 위한 래치수단; 및 상기 카운터수단의 출력신호 및 상기 칼라벌스트 위상의 틀어짐 유무에 따라 발생되는 제어신호에 따라 칼라벌스트의 위상틀어짐을 검출하기 위한 검출수단을 포함함을 특징으로 한다.
이하에서 첨부한 도면을 참조하여, 본 발명을 더욱 자세하게 설명하고자 한다.
제1도는 본 발명에 의한 칼라벌스트 위상틀어짐 방지장치의 구성블럭도를 도시한 도면이며, 제2도는 제1도에 관련된 신호의 파형도이다.
도면에서 11은 주기가 63.5us 인 수평동기신호 HSYNC_IN 신호를 클럭으로 입력받아 카운팅하는 카운터(Counter), 12는 벌스트 위상의 틀어짐 유무에 따라 발생되는 ID_IN 신호를 입력받아 데이타를 처리하는 래치부, 그리고 13은 카운터(11) 출력과 ID_IN 신호의 역상신호를 입력으로 하여 NAND로 구성된 검출부이다.
여기서, 카운터(11)는 제1 및 제2플림플럽(111,112), 제1,제2 및 제3인버터(113,114,115)로 구성되며, 제1 및 제2플립플럽의 클럭단자 CK에는 수평동기신호의 반전신호(즉 인버터(113)의 출력)가 입력되고, 제1플립플럽의 데이타입력단자 D에는 제2플립플럽의 출력단자 YQ가 연결되며, 제1 및 제2플립플럽의 클리어단자 C에는 래치부(12)에서 발생된 신호(즉 NAND게이트(121)의 출력)가 연결된다. 그리고 제1플립플럽의 출력신호 NQ는 래치부(12)의 제1NAND게이트(12)로 입력되고, 제2플립플럽의 출력신호 YQ는 검출부(13)의 NAND게이트(131)로 입력된다.
래치부(12)는 제1 및 제2NAND게이트(121,122)로 구성되며, 제1NAND게이트에는 제1플립플럽(111)의 출력신호 NQ 및 제2NAND게이트의 출력신호가 입력되고, 제2NAND게이트에는 ID_IN 신호 및 제1NAND게이트의 출력신호가 입력되며, 제1NAND게이트의 출력신호는 제1 및 제2플립플럽의 클리어단자 C로 입력된다.
그리고 검출부(13)는 제3NAND게이트(131)로 구성되며, 제2플립플럽(112)의 출력 YQ 및 ID_IN의 반전신호가 입력되어, 칼라벌스트의 위상틀어짐 검출신호를 출력한다.
본 발명은 아날로그부에서 출력되는 신호로서 벌스트가 틀어졌을 때 로우펄스를 발생하고 벌스트가 정상적으로 록킹(locking)되었을 때 하이펄스를 유지하는 신호 ID_IN, 그리고 디지탈회로에서 출력되는 듀티사이클(Duty Cycle)이 50%인 수평동기신호 HSYNC(63.5us) 펄스신호 HSYNC_IN을 이용하여 구현된다.
본 발명에 의한 칼라벌스트 위상틀어짐 방지장치의 구체적인 동작을 제1도 및 제2도를 참조하여 자세히 설명한다.
카운터(11)로는 2개의 신호가 입력되며, 그 하나의 입력은 그 주기가 63.5us(15.75KHz)의 펄스인 제1플립플럽(111)의 클럭단자로 입력되는 HSYNC_IN이며, 다른 입력은 제1 및 제2플립플럽(111,112)의 클리어단자로 입력되는 신호로서 NAND게이트 2개(121,122)로 구성된 래치부(12)의 출력신호이다. 이 신호는 IC_IN신호가 로우펄스를 두 번 출력할 때마다 플립플럽의 클리어단자에 하이를 출력하여 플립플럽의 동작을 리셋(reset)시킨다.
NAND게이트(131)로 구성된 검출부(13)에는 2개의 신호가 입력되며, 그 하나의 입력은 HSYNC_IN 신호의 0.5H에서 1.5H 기간 동안만 하이를 출력하는 제2플립플럽(112)의 YQ출력(제2d도)이며, 다른 입력은 ID_IN신호의 역상출력(즉, 인버터(116)의 출력)이다. 검출부(13)는 이들 두 입력신호가 동시에 하이일 때에만 로우신호를 발생한다.
이와 같이 2H를 기준으로 출력을 발생시키는 이유는 NTSC방식인 경우 벌러스트의 위상은 HSYNC 주기마다 0도, 180도의 위상반전이 발생하므로, ID_IN 신호가 2번 로우펄스가 될 때까지 기다린 후 출력펄스를 발생시킨다.
본 발명에 의하면, 비디오테이프레코더 등과 같은 영상시스템에서 칼라신호의 기준이 되는 벌스트위상이 수정발진기의 위상과 비교하여 어긋났을 때 정상적인 위상으로 복원하여 화면상에서 칼라의 위상이 틀어짐으로 인하여 발생되는 가짜칼라의 발생을 방지할 수 있다.
또한 본 발명에 의하면, 칼라벌스트 신호의 위상을 보장하기 위하여 종래의 아날로그회로에서 디지탈회로를 이용하여 구현함으로써, 더욱 안정된 칼라시스템을 구현할 수 있다.
본 발명은 상기의 실시예에 한정되지 않으며, 많은 변형들이 본 발명이 속한 기술분야에서 통상의 지식을 가진 자에 의해 가능함은 명백하다.
Claims (4)
- 영상기록재생장치에서 칼라벌스트의 위상틀어짐을 검출하기 위한 장치에 있어서, 수평동기신호를 클럭으로 입력받아 칼라벌스트의 위상틀어짐의 검출구간을 설정하기 위한 소정의 펄스를 발생하기 위한 카운터수단; 상기 카운터수단의 출력신호 및 아날로그신호처리부에서 발생된 칼라벌스트 위상의 틀어짐 유무에 따라 발생되는 제어신호를 입력받아 상기 카운터수단을 클리어하기 위한 래치수단; 및 상기 카운터수단의 출력신호 및 상기 칼라벌스트 위상의 틀어짐 유무에 따라 발생되는 제어신호에 따라 칼라벌스트의 위상틀어짐을 검출하기 위한 검출수단을 포함함을 특징으로 하는 칼라벌스트 위상틀어짐 검출장치.
- 제1항에 있어서, 상기 카운터수단은 수평동기신호의 2주기를 기준으로 검출구간을 설정함을 특징으로 하는 칼라벌스트 위상틀어짐 검출장치.
- 제1항에 있어서, 상기 카운터수단은 제1플립플럽 및 제2플립플럽을 구비하고, 상기 제1 및 제2플립플럽을 구비하고, 상기 제1 및 제2플립플럽의 클럭단자에는 수평동기신호의 반전신호가 입력되고, 상기 제1플립플럽의 데이타입력단자에는 상기 제2플립플럽의 출력단자가 연결되며, 상기 제1 및 제2플립플럽의 클리어단자에는 상기 래치수단에서 발생된 신호가 연결되며, 상기 제1플립플럽의 출력신호는 상기 래치수단으로 입력되고, 상기 제2플립플럽의 출력신호는 상기 검출수단으로 입력됨을 특징으로 하는 칼라벌스트 위상틀어짐 검출장치.
- 제1항에 있어서, 상기 검출수단은 상기 카운터수단의 출력신호 및 상기 칼라벌스트 위상의 틀어짐 유무에 따라 발생되는 제어신호가 입력되는 NAND게이트임을 특징으로 하는 칼라벌스트 위상틀어짐 검출장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950051055A KR0183777B1 (ko) | 1995-12-16 | 1995-12-16 | 칼라벌스트 위상틀어짐 검출장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950051055A KR0183777B1 (ko) | 1995-12-16 | 1995-12-16 | 칼라벌스트 위상틀어짐 검출장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970050780A KR970050780A (ko) | 1997-07-29 |
KR0183777B1 true KR0183777B1 (ko) | 1999-04-15 |
Family
ID=19440816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950051055A KR0183777B1 (ko) | 1995-12-16 | 1995-12-16 | 칼라벌스트 위상틀어짐 검출장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0183777B1 (ko) |
-
1995
- 1995-12-16 KR KR1019950051055A patent/KR0183777B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR970050780A (ko) | 1997-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950005054B1 (ko) | 기수/우수의 필드 검출장치 | |
US6144410A (en) | Telecine signal conversion method and an up-converter | |
JP3252228B2 (ja) | フィールド形式表示信号発生装置 | |
EP0249281A1 (en) | Television picture display device | |
US5068717A (en) | Method and apparatus for synchronization in a digital composite video system | |
KR0183777B1 (ko) | 칼라벌스트 위상틀어짐 검출장치 | |
US5473387A (en) | Field decision circuit | |
US5301033A (en) | Circuit for preventing false detection of video sync pulses in a video signal which also contains copy guard signals | |
US4291335A (en) | Vertical synchronizing signal detector | |
KR900006305Y1 (ko) | 영상신호의 수평 수직동기신호 및 필드검출회로. | |
JP3218375B2 (ja) | スーパーインポーズ回路 | |
US5995158A (en) | Blanking signal generating control circuit of a video apparatus | |
JP3083031B2 (ja) | 文字放送装置 | |
KR960008391B1 (ko) | 프레임동기재생회로 | |
JP2596183B2 (ja) | 垂直ブランキングパルス出力装置 | |
KR950003029B1 (ko) | 영상신호 처리 장치의 제어신호 발생방법 | |
KR0141185B1 (ko) | 수정발진기에 있어서 3배 발진 방지회로 | |
JP2635669B2 (ja) | 信号検出回路 | |
KR940004997Y1 (ko) | 디지틀 데이터 신호의 에러검출 장치 | |
JPH05308544A (ja) | 映像信号処理装置 | |
KR920010322B1 (ko) | 고선명 tv의 프레임펄스 검출회로 | |
JPH04227164A (ja) | 垂直同期信号分離回路 | |
JPS62118633A (ja) | デイジタル識別回路 | |
KR0172459B1 (ko) | 클럭재생방법 및 장치 | |
KR890007495Y1 (ko) | 등화펄스 검출회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20051109 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |