KR0171050B1 - 반도체 소자의 제조방법 - Google Patents

반도체 소자의 제조방법 Download PDF

Info

Publication number
KR0171050B1
KR0171050B1 KR1019900003737A KR900003737A KR0171050B1 KR 0171050 B1 KR0171050 B1 KR 0171050B1 KR 1019900003737 A KR1019900003737 A KR 1019900003737A KR 900003737 A KR900003737 A KR 900003737A KR 0171050 B1 KR0171050 B1 KR 0171050B1
Authority
KR
South Korea
Prior art keywords
insulating film
contact hole
forming
substrate
film
Prior art date
Application number
KR1019900003737A
Other languages
English (en)
Other versions
KR900015282A (ko
Inventor
하라다 유수께
다나까 히로유끼
Original Assignee
고스기 노부미쓰
오끼뎅끼 고오교오가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 고스기 노부미쓰, 오끼뎅끼 고오교오가부시끼가이샤 filed Critical 고스기 노부미쓰
Publication of KR900015282A publication Critical patent/KR900015282A/ko
Application granted granted Critical
Publication of KR0171050B1 publication Critical patent/KR0171050B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/485Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76805Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics the opening being a via or contact hole penetrating the underlying conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76829Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
    • H01L21/76831Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • H01L21/76879Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Weting (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

내용 없음.

Description

반도체 소자의 제조방법
제1도는 본 발명의 반도체소자의 제조방법의 일 실시예를 나타내는 공정 단면도.
제2도 및 제3도는 각각 종래의 방법을 나타내는 단면도.
제4도는 제3도의 선택 WCVD에 의한 매립법에서의 문제점을 나타내는 단면도이다.
* 도면의 주요부분에 대한 부호의 설명
21 : Si 기판 23 : 층간절연막
24 : 콘택트 홀 25 : 절연박막
25a : 측벽 26 : W막
27 : Al-Si계 합금막
본 발명은 반도체소자의 제조방법에 관한 것으로서, 특히 선택 W(텅스텐) CVD법에 의한 콘택트 홀 매립법을 사용한 배선형성을 위한 도전성 패턴의 형성방법에 관한 것이다.
반도체소자에 있어서 배선구조는 종래 제2도에 표시하는 것과 같이 형성되어 있다. 우선 IC 기판(1)에 소자 분리를 위한 절연막(2)(예를 들면 SiO3막), 확산층(3)을 형성한 후, 절연막(4)(예를들면 BPSG막)을 CVD법으로 형성하고 열처리를 행하여 절연막(4)을 플로(flow)시켜 표면을 평탄하게 한다. 그 후, 콘택트 홀로서의 개공부(5)를 절연막(4)으로 형성하고 필요하면 개공부(5) 저부의 기판 콘택트부(확산층(3))에 불순물을 이온 주입하고, 다시 콘택트 홀 모양을 완만하게 하기 위함과 상기 이온 주입 후 활성화를 위한 열처리를 행한다.
그 후, 배선이 되는 Al-Si계 합금막(6)을 스퍼터법으로 형성하고 배선패턴을 포토리소 ·에칭으로 얻는다. 이것에 의하여 반도체소자를 완성한다.
그러나 집적도가 증가함에 따라 콘택트 홀로서 개공부(5)의 구경은 작게되고 어스팩트(aspect)비가 커짐에 따라 종래의 상기 방법에서는 Al-Si계 합금막(6)의 스텝커버리지가 나빠져서 단선이 된다.
그래서, 콘택트 홀 내부를 금속으로 매립하는 기술이 개발되어 왔다.
그 하나로서 선택 WCVD법이 있으며 이것은 제3도를 사용하여 설명한다. IC기판(11)에 제2도와 마찬가지로 소자 분리 절연막(12)과 확산층(13)을 형성한 후, 절연막(14)을 형성하고 콘택트 홀로서의 개공부(15)를 형성한다. 그리고 선택 WCVD법에 의하여 W막(16)을 개공부(15)와 절연막(14)의 단자가 생기지 않는 정도로 개공부(15)내에 형성한다. 그후 Al-Si계 합금막(17)을 스퍼터법으로 형성하고 포토리소·에칭에 의하여 패터닝한다.
이같은 방법에 의하면 콘택트 홀내를 금속으로 매립하므로 스텝커버리지의 악화에 의한 단선을 방지할 수가 있고, 신뢰성 높은 배선구조를 얻을 수가 있다.
그러나 상기와 같은 종래의 선택 WCVD에 의한 매립법에서는 다음과 같은 문제점이 있다.
즉 콘택트 홀로서의 개공부(15)를 에칭 형성할 때 기판면내 균일성의 문제 때문에 저스트(just) 에칭시간 보다도 10~15%정도 오버 에칭을 행한다.
그러면 개공부(15)(콘택트 홀) 저부의 기관부(11a)는 제4도에 표시하는 것과 같이 평탄하지 않은 오목한 모양으로 에칭되고 만다. 또 선택 WCVD는 통상의 Si의 엔크로치먼트 및 웜홀 발생을 억제하기 위하여 SiH4가스를 사용하여 2WF6+ 3SiH4→ 2W + 3SiF4+ 6H2라는 반응으로 형성하고 있으나 기초 소재 기판(Si)과 WF 가스의 반응 즉, 2WF6+ 3Si → 2W + 3SiF4가 약간 생긴다.
따라서 제4도에 표시하는 것과 같이 실리콘 기판(11)의 에칭에 의한 오목부를 저부로 갖는 개공부(15)(콘택트 홀)의 경우는 저부(오목부의 저면) 보다 조금 위에 기판(Si)과 절연막(14)의 계면에 있어서 상기 저부로부터 성장하는 W막(16)이 상기 계면을 덮을 때까지 시간이 걸리므로 그간 WF6가스는 계면의 기판(Si)과 반응해버려 기판(Si)과 절연막(14)의 계면에 W막이 들어가서 침식현상(18은 그 침식 W막을 표시한다)을 볼 수 있으며 리크전류 증대라는 문제점이 있었다.
또한 계면의 기판(Si)과 WF6가스가 반응하여 W막(18)이 성장할 때 체적 수축이 일어나서 계면부에 틈새가 생겨서 그 틈새를 통하여 보다 속으로 WF6가스가 들어가므로 서서히 속으로 W막(18)이 성장하는 것으로 생각된다.
본 발명은 이상 기술한 실리콘 기판의 에칭에 의한 오목부를 저부로 갖는 콘택트 홀에 선택 WCVD법에 의하여 W막을 매립한 때의 기판(Si)과 층간 절연막 계면에서의 W막의 침식현상 발생을 억제하고 전기적 특성이 우수한 반도체소자를 얻을 수 있는 반도체소자의 제조에 있어서 도전성 패턴의 형성방법을 제공하는 것을 목적으로 한다.
본 발명에서는 실리콘 기판상에 층간 절연막을 형성하고 그 일부에 콘택트 홀을 에칭 형성한 후, 절연박막의 전면형성과 이방성 에칭에 의하여 상기 콘택트 홀 형성시의 오버에칭에 의하여 기판에 생긴 오목부의 저면까지 연재시켜서 상기 절연박막을 콘택트 홀의 측면에 형성하고 그 위에서 콘택트 홀내에 선택 WCVD에 의하여 W막을 매립한다.
상기와 같이 하여 콘택트 홀의 측면에 절연박막을 형성하면 층간 절연막과 기판 실리콘과의 계면은 예를 들면 제1도(b)에 표시하는 것과 같이 절연박막으로 덮혀져서 절연막과 기판 실리콘의 노출계면은 상기 절연박막과 기판에 의하여 해당 기판에 생긴 오목부의 저면으로 이동하는 것이 된다.
따라서 그 오목부의 저면(콘택트 홀의 저부라 생각된다.)으로부터 W막이 성장한 경우, 이 경우는 곧 절연막과 기판 실리콘 노출 계면이 W막으로 덮혀지는 것이 되어, 오랫동안 선택 WCVD에 있어서 WF6가스에 접촉되지 않게 되므로 상기 계면에 있어서 W막의 침식현상이 방지된다.
만약 W막의 침식이 생겼다 하여도 이 경우는 콘택트 홀의 형상을 따라 상방향에 생기는 것 뿐이며 가로방향으로는 확산되지 않으므로 폐해는 없다.
[실시예]
이하, 본 발명의 일 실시예를 제1도를 참조하여 설명한다.
우선 제1도(a)를 참조하면, Si기판(21)의 표면에 종래의 방법으로 확산층(22)을 형성한 후, 층간절연막(예를 들면 BPSG막)을 CVD법에 의하여 10000Å 두께로 형성한다. 그리고 층간 절연막(23)의 표면을 평탄하게 하기 위해 N5분위기중의 950℃에서 15분동안 Si 기판(21)을 열처리 한다. 이어서 제1도(b)와 같이, 층간 절연막(23)에 포도리소그래피 리액티브이온 에칭(RIE)공정로 콘택트 홀(24)을 형성한다. 이때, 포토리소그래피 RIE공정을 위한 조건은 플로우 비율 C2F6;15sccm, CHF3;20sccm, 압력 80Pa, RF파워 400W이다.
층간 절연막(23)은 Si기판(21)의 전체영역 위에 있는 콘택트 홀(24)에 대응하는 확산층(22)의 모든 부분이 완벽하게 노출되도록 30~50%로 오버에칭하여, 오목부를 제1도(b)에서 보여지는 바와 같이 확산층(22)의 부분에 형성한다.
다음으로, 제1도(c)와 같이, SiO2와 같은 500Å의 절연박막(25)을 CVD법으로 콘택트 홀(24)의 내부표면을 포함하는 층간절연막(23)의 전표면위와 콘택트 홀(24)에 대응하는 확산층(22) 부분의 노출된 표면에 형성한다.
그후 제1도(d)에서 나타내는 바와 같이 절연박막(25)의 대부분을 제거하기 위해 절연박막(25)의 막 두께분(500Å)의 깊이까지 이방성 RIE처리로 절연박막(25)을 에칭하여, 절연막(25)으로부터 콘택트 홀(24)의 측면 위에 측벽(25a)을 형성한다. 측벽(25a)은 Si기판(21)과 층간절연막(23)간의 내부면에 형성되고, 확산층(22)에 형성된 오목부의 측면을 덮는다.
다음으로 제1도(e)와 같이, 콘택트 홀(24)을 선택 WCVD공정에 의해 W막(26)으로 매립한다. Si기판(21)(확산층(22))과 측벽(25a)간의 내부표면은 콘택트 홀(24)의 저면에 근방에 노출된다. 따라서, Si기판(21)과 측벽(25a)간의 노출된 내부표면은 선택 WCVD 공정이 시작된 후에 재빨리 W막(26)으로 매립되고, 오랫동안 WF6가스에 노출되지 않기 때문에 W막(26)이 내부표면으로 침식할 수 없게 된다.
비록 W막(26)이 내부표면에 침식하더라도, W막(26)은 단지 내부표면을 따라 위쪽으로 성장하고, W막(26)의 측면침식은 발생하지 않는다.
그러므로, 침식 W막을 통하여 흐르는 누설전류로 인한 문제는 피할 수 있다.
콘택트 홀(24)을 W막(26)으로 채운 후, 제1도(f)에서 나타낸 바와 같이 콘택트 홀(24)을 매립한 W막(26)에 연결되도록 스퍼터법에 의하여 Al-Si계 합금막(27)을 7000Å의 두께로 층간절연막 위에 형성한다. Al-Si계 합금막은 그후 도전성 패턴을 형성하기 위해 패터닝된다.
이상 상세히 설명한 것과 같이 본 발명의 방법에 의하면 오버 에칭에 의하여 기판부에 생긴 오목부의 저면까지 연재시켜 콘택트 홀의 측면에 절연박막을 형성하였으므로, 상기 콘택트 홀을 선택 WCVD법에 의하여 W막으로 매립할 때에 기판(Si)과 절연막의 계면에서 W막의 침식현상이 발생하는 것을 방지할 수 있고 리크전류가 적은 양호한 반도체소자를 실현할 수 있다.
또 만약 계면에서 W막의 침식이 발생하였다 하여도 본 발명에 의하면 콘택트 홀 형상을 따라 생길 뿐이며 가로방향으로는 확산하지 않으므로 역시 리크전류의 발생을 억제할 수가 있어 양호한 반도체소자를 실현할 수 있다.

Claims (7)

  1. 반도체기판상에 제1절연막을 형성하는 공정과, 상기 제1절연막의 일부분을 선택적으로 에칭하여 콘택트 홀을 형성하고, 상기 콘택트 홀에 대응하는 반도체기판의 오모한 부분을 연속적으로 에칭하는 공정과, 상기 콘택트 홀의 내측표면을 포함하는 제1절연막의 전체표면 위에 제2절연막을 형성하는 공정과, 상기 오목부의 저면이 노출되고 측벽코팅이 상기 콘택트 홀내에 남아 있도록 이방성 에칭을 사용하여 상기 제2절연막을 에칭하되, 상기 측벽코팅이 상기 제2절연막으로 형성되어 있고 상기 제1절연막의 저면까지 또한 상기 기판의 오목부분내에 연장되어 있으며, 상기 측벽은 상기 오목부의 에지부분에 의해 제한되고 이에 직면하는 경사면을 갖게 하는 공정과, 도전성 물질로 상기 콘택트 홀을 채우는 공정과, 상기 콘택트 홀을 채우는 도전성 물질에 접속된 도전성 패턴을 형성하는 공정을 포함하는 것을 특징으로 하는 도전성 패턴의 형성방법.
  2. 제1항에 있어서, 상기 콘택트 홀은 선택적 CVD법을 사용하여 도전성 물질로 채워지는 것을 특징으로 하는 도전성 패턴의 형성방법.
  3. 제1항에 있어서, 상기 반도체기판은 실리콘기판인 것을 특징으로 하는 도전성 패턴의 형성방법.
  4. 제2항에 있어서, 상기 도전성 물질은 텅스텐인 것을 특징으로 하는 도전성 패턴의 형성방법.
  5. 제2항에 있어서, 상기 선택적 CVD법은 도전성 물질의 플루오르화물가스를 사용하는 것을 특징으로 하는 도전성 패턴의 형성방법.
  6. 반도체기판 위에 제1절연막을 형성하는 공정과, 상기 제1절연막의 일부분을 선택적으로 에칭하여 콘택트 홀을 형성하는 공정과, 상기 콘택트 홀에 대응하는 기판의 오목한 부분을 에칭하는 공정과, 상기 콘택트 홀의 내측면과 상기 기판의 오목한 부분의 내측면을 포함하는 표면과, 상기 제1절연막의 전체의 표면위에 제2절연막을 형성하는 공정과, 이방성 에칭법으로 제2절연막을 에칭하여 기판 오목부의 저면까지 연장되는 측벽 커버를 콘택트 홀의 측면에 제2절연막의 일부로 형성하여, 상기 오목부의 저면이 노출되고, 상기 측벽이 상기 오목부의 에지부분에 의해 규정되고 이에 직면하는 경사면을 갖도록 하는 공정과, 도전성 물질로 상기 콘택트 홀을 채우는 공정과, 상기 콘택트 홀을 채우는 도전성 물질에 접속된 도전성 패턴을 형성하는 공정을 포함하는 것을 특징으로 하는 도전성 패턴의 형성방법.
  7. 제1항에 있어서, 상기 측벽코팅을 형성하기 위한 에칭공정은 상기 측벽코팅이 제1절연막의 저면 아래에서 기판내의 오목한 부분의 저부로 경사지도록 하는 것을 특징으로 하는 도전성 패턴의 형성방법.
KR1019900003737A 1989-03-30 1990-03-20 반도체 소자의 제조방법 KR0171050B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1-76829 1989-03-30
JP1076829A JPH02257640A (ja) 1989-03-30 1989-03-30 半導体素子の製造方法

Publications (2)

Publication Number Publication Date
KR900015282A KR900015282A (ko) 1990-10-26
KR0171050B1 true KR0171050B1 (ko) 1999-03-30

Family

ID=13616570

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900003737A KR0171050B1 (ko) 1989-03-30 1990-03-20 반도체 소자의 제조방법

Country Status (3)

Country Link
US (1) US5128278A (ko)
JP (1) JPH02257640A (ko)
KR (1) KR0171050B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950012918B1 (ko) * 1991-10-21 1995-10-23 현대전자산업주식회사 선택적 텅스텐 박막의 2단계 퇴적에 의한 콘택 매립방법
US5227336A (en) * 1991-12-27 1993-07-13 Small Power Communication Systems Research Laboratories Co., Ltd. Tungsten chemical vapor deposition method
US5366914A (en) * 1992-01-29 1994-11-22 Nec Corporation Vertical power MOSFET structure having reduced cell area
EP0697730B1 (en) * 1994-08-05 1999-11-24 International Business Machines Corporation Method of forming an Al-Ge alloy with WGe polishing stop
US5504038A (en) * 1995-05-25 1996-04-02 United Microelectronics Corporation Method for selective tungsten sidewall and bottom contact formation
US5484747A (en) * 1995-05-25 1996-01-16 United Microelectronics Corporation Selective metal wiring and plug process
US5643823A (en) * 1995-09-21 1997-07-01 Siemens Aktiengesellschaft Application of thin crystalline Si3 N4 liners in shallow trench isolation (STI) structures
US6008117A (en) * 1996-03-29 1999-12-28 Texas Instruments Incorporated Method of forming diffusion barriers encapsulating copper
US6660456B2 (en) 2001-06-27 2003-12-09 International Business Machines Corporation Technique for the size reduction of vias and other images in semiconductor chips

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5842227A (ja) * 1981-09-07 1983-03-11 Toshiba Corp 半導体装置の製造方法
US4597164A (en) * 1984-08-31 1986-07-01 Texas Instruments Incorporated Trench isolation process for integrated circuit devices
KR900001836B1 (ko) * 1985-07-02 1990-03-24 마쯔시다덴기산교 가부시기가이샤 반도체기억장치 및 그 제조방법
DE3665961D1 (en) * 1985-07-29 1989-11-02 Siemens Ag Process for selectively filling contact holes made by etching in insulating layers with electrically conductive materials for the manufacture of high-density integrated semiconductor circuits, and apparatus used for this process
JPS6247122A (ja) * 1985-08-26 1987-02-28 Toshiba Corp 半導体装置の製造方法
JPS62204523A (ja) * 1986-03-04 1987-09-09 Nec Corp コンタクト電極の形成方法
JPH0770461B2 (ja) * 1987-04-27 1995-07-31 株式会社ニコン 重ね合わせ露光方法
JPS63275113A (ja) * 1987-05-07 1988-11-11 Nec Corp 半導体装置の製造方法
KR920009718B1 (ko) * 1987-08-10 1992-10-22 스미도모덴기고오교오 가부시기가이샤 화합물반도체장치 및 그 제조방법
US4963511A (en) * 1987-11-30 1990-10-16 Texas Instruments Incorporated Method of reducing tungsten selectivity to a contact sidewall
US4898841A (en) * 1988-06-16 1990-02-06 Northern Telecom Limited Method of filling contact holes for semiconductor devices and contact structures made by that method
US5010039A (en) * 1989-05-15 1991-04-23 Ku San Mei Method of forming contacts to a semiconductor device

Also Published As

Publication number Publication date
US5128278A (en) 1992-07-07
KR900015282A (ko) 1990-10-26
JPH02257640A (ja) 1990-10-18

Similar Documents

Publication Publication Date Title
US6090700A (en) Metallization method for forming interconnects in an integrated circuit
US5330934A (en) Method of fabricating a semiconductor device having miniaturized contact electrode and wiring structure
EP0279588A2 (en) Contact in a contact hole in a semiconductor and method of producing same
US4851369A (en) Method of establishing a structure of electrical interconnections on a silicon semiconductor device
US5374591A (en) Method of making a metal plug
US6635576B1 (en) Method of fabricating borderless contact using graded-stair etch stop layers
KR100270464B1 (ko) 함몰형 산화절연을 형성하는 방법
KR900001654B1 (ko) 반도체장치의 제조방법
US5801096A (en) Self-aligned tungsen etch back process to minimize seams in tungsten plugs
KR100277377B1 (ko) 콘택트홀/스루홀의형성방법
KR100283109B1 (ko) 반도체소자의 금속배선 형성방법
KR0171050B1 (ko) 반도체 소자의 제조방법
KR20020049730A (ko) 매끄러운 텅스텐 표면을 갖는 반도체 장치의 배선 제조방법
US6746952B2 (en) Diffusion barrier layer for semiconductor wafer fabrication
US5700726A (en) Multi-layered tungsten depositions for contact hole filling
EP0448276B1 (en) Integrated circuit interconnection
US5457070A (en) Method of forming a step compensated semiconductor device
US6236091B1 (en) Method of forming a local interconnect with improved etch selectivity of silicon dioxide/silicide
KR19980070785A (ko) 반도체 장치 및 그 제조 방법
KR100282232B1 (ko) 반도체장치의 배선 형성방법
JPH04307934A (ja) タングステンプラグの形成方法
US6225216B1 (en) Method of forming a local interconnect with improved etch selectivity of silicon dioxide/silicide
KR100272270B1 (ko) 반도체 소자의 금속 배선 형성방법
JPH10340952A (ja) 集積回路の多層配線形成方法
KR19980053692A (ko) 반도체 소자의 금속 배선 형성방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021007

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee