KR0170255B1 - 엔티에스시/팔 겸용 휘도신호와 색신호 분리회로 - Google Patents

엔티에스시/팔 겸용 휘도신호와 색신호 분리회로 Download PDF

Info

Publication number
KR0170255B1
KR0170255B1 KR1019920027595A KR920027595A KR0170255B1 KR 0170255 B1 KR0170255 B1 KR 0170255B1 KR 1019920027595 A KR1019920027595 A KR 1019920027595A KR 920027595 A KR920027595 A KR 920027595A KR 0170255 B1 KR0170255 B1 KR 0170255B1
Authority
KR
South Korea
Prior art keywords
signal
output
unit
delay
outputs
Prior art date
Application number
KR1019920027595A
Other languages
English (en)
Other versions
KR940017918A (ko
Inventor
김지호
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019920027595A priority Critical patent/KR0170255B1/ko
Publication of KR940017918A publication Critical patent/KR940017918A/ko
Application granted granted Critical
Publication of KR0170255B1 publication Critical patent/KR0170255B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

이 발명은 복합영상신호를 휘도신호(Y)와 색신호(C)로 분리하는 휘도신호와 색신호 분리회로에 관한 것으로서, NTSC 방식의 신호와의 위상이 다른 PAL 방식의 신호도 처리가능케 함으로써 NTSC 방식 및 PAL 방식의 휘도신호와 색신호 분리에 사용할 수 있으며, 또한, 수직상관성 검출부를 구성하여 수직상관성을 검출하여 수직상관성의 유무에 따라 수직상관처리부 또는 수평상관 처리부의 출력을 색신호로써 출력할 수 있도록 함으로써 보다 효율적인 휘도신호와 색신호의 분리가 가능토록 한 것이다.

Description

엔티에스시/팔 겸용 휘도신호와 색신호 분리회로
제1도는 일반적인 휘도신호와 색신호 분리회로의 블럭도.
제2도는 이 발명에 따른 엔티에스시/팔 겸용 휘도신호와 색신호 분리회로의 일실시예를 나타낸 블럭도.
제3도는 제2도 수직상관 처리부의 일실시예도.
제4도는 제2도 수평상관 처리부의 일실시예도.
제5도는 제2도 수평상관성 검출부의 일실시예도.
제6도는 수직상관 처리부의 입출력 특성도.
제7a~g도는 수평상관 처리부의 입출력 특성도이다.
*도면의 주요부분에 대한 부호의 설명
101, 102 : 제1, 제2 1H 지연부 103 : 수직상관 처리부
104 : 수평상관 처리부 105 : 연산부
104C, 106 : 0레벨 출력부 107, 109 : 제1, 제2 스위칭부
110 : 수직상관성 검출부 111~115 : 절대값 출력부
116 : 임계값 발생부 COMP1, COMP2 : 비교기
OR1 : 오아게이트 SW1, SW2 : 스위치
SUB1, SUB2 : 감산기 ADD1, ADD2 : 가산기
MIN1~MIN5 : 최소값 산출기 MAX1~MAX5 : 최대값 산출기
INV1, INV2 ; 인버터
104a, 104b :제1, 제2지연부
이 발명은 디지탈 영상 신호처리 분야에서의 휘도신호와 색신호분리장치에 관한 것으로서, 더욱 상세하게는 복합 영상신호를 휘도신호((Y)와 색신호(C)로 분리하는 콤 필터(Comb Filter)를 엔티에스시(이하 NTSC라함) 방식과 팔(이하PAL이라함) 방식에 겸용할 수 있도록 하고 수직상관성의 유무에 따라 능동적으로 색신호가 출력될 수 있도록 한 NTSC/PAL 겸용 휘도신호와 색신호 분리회로에 관한 것이다.
현재 칼라 텔레비젼에 있어서, 입력영상신호를 휘도신호(Y)와 색신호(C)로 분리하는 것은 필수적인 과정으로 되어 있으며, 이과정의 수행은 통상적으로 콤필터로서 이루어진다.
특히 고화질을 요구하는 ID(Improved Definition) 텔레비젼, EX(Extended Definition) 텔레비젼등의 디지탈 칼라 텔레비젼에 있어서는 보다 효율적인 휘도신호(Y)와 색신호(C)의 분리가 요구되고 있다.
한편, 콤 필터와 기본원리는 NTSC 방식에 있어서 1H(1 수평주사기간)마다 색신호(C)의 위상이 180도씩 바뀌므로 1H딜레이를 사용하여 원신호와 1H 딜레이된 신호의 수직 상관성으로부터 휘도신호(Y)와 색신호(C)를 분리하는 것이다.
이러한 원리에 따라 원신호 1H 딜레이된 신호를 이용하여 휘도신호(Y)와 색신호(C)를 분리하는 2라인 논리 콤필터(2 Line Logical Comb Filter)가 등장하게 되었다.
그러나, 상기 2라인 논리 콤 필터에서는 라인간의 상관성이 없는 곳에서는 크로스 칼라(Cross Color)나 도트(Dot) 방해등의 문제점이 발생되었다.
따라서, 제1도와 같이 원신호와 1H 딜레이된 신호와 2H딜레이된 신호를 이용하여 휘도신호(Y)와 색신호(C)를 분리하는 3라인 논리 콤필터(3 Line Logical Comb Filter)가 등장하게 되었다.
상기 제1도는 원신호와 제 1H지연부(101)를 거친 신호와 상기 제 1H 지연부(101)를 거친 신호를 다시 1H딜레이시키는 제2 1H지연부(102)를 통과한 신호를 수직상관성에 따라 수직상관 처리를 행하는 수직상관 처리부(103)에 입력하여 휘도신호(Y)를 제거하고 수평상관 처리부(104)에서 상기 수직상관 처리부(103)의 출력을 입력으로 하여 수평상관처리를 행하여 색신호(C)를 출력한다.
그리고, 상기 제 1 1H지연부(101)를 통고한 신호(Y+C)에서 상기 수평상관 처리부(104)의 출력인 색신호(C)를 연산부(105)에서 감산하여 휘도신호(Y)를 얻는다.
그러나, 상기와 같은 휘도신호와 색신호 분리회로에서는 고휘도의 경사성분과 같이 수직상관성이 없는 곳에서는 수직상관 처리부(103)의 출력에 오류가 발생하고, 수평상관 처리부(104)에서는 에지(Edgy)부분의 색신호(C)가 손실되는 문제점이 발생하였다.
한편, PAL 방식은 각 1H마다 색신호(C)의 위상이 90도씩 바뀌므로 수직상관성을 이용하려면 2H 딜레이를 사용하여 입력신호와의 위상차가 180도가 되는 2H 딜레이된 신호를 사용하여야 한다.
그러나, 2H 딜레이된 신호를 사용하게 되면 수직상관성이 현저하게 떨어지므로 수직상관 처리부만으로는 적절한 색신호의 분리를 행할 수 없게되는 문제점이 발생하였다.
이 발명은 이러한 문제점을 해결하기 위한 것으로, 이 발명의 목적은 휘도신호와 색신호를 분리하는 콤 필터 설계시 NTSC 방식과 PAL 방식에 겸용할 수 있고, 수직상관성의 유무에 따라 능동적으로 색신호를 출력할 수 있도록 하여 보다 효과적으로 휘도신호와 색신호를 분리할 수 있도록 한 NTSC/PAL 겸용 휘도신호와 색신호 분리회로를 제공하고자 함에 있다.
이러한 목적을 달성하기 위한 이 발명의 특징은, 휘도신호와 색신호 분리회로에 있어서, 입력되는 입력영삳신호를 1H 딜레이시키는 제1 1H지연부와, 상기 제1 1H 지연부에 연결되어 이 제1 1H 지연부의 출력을 1H지연시키는 제2 1H지연부와, 0레벨의 신호를 출력하는 0레벨 출력부와, 상기 제1, 제2 1H지연부와 0레벨 출력부에 연결되어 NTSC 또는 PAL 모드에 따라 상기 제1, 제2 1H 지연부와 0레벨 출력부의 출력을 선택적으로 출력하는 제1스위칭부와, 상기 제1 스위칭부에 연결되며 NTSC 모드 또는 PAL 모드에 따라 상기 제1 스위칭부가 상기 제1, 제2 1H지연부와 0레벨 출력부의 출력을 선택적으로 출력하도록 제어하는 제어부와, 상기 제1 스위칭부에 연결되며 입력영상신호와 제1 1H지연부의 출력신호와 제 2 1H 지연부의 출력신호를 입력으로 하여 이 세라인간의 수직상관성을 이용하여 휘도신호와 색신호 분리를 행하는 수직상관 처리부와, 상기 제1스위칭부에 연결되며 상기 제1 1H지연부의 출력신호를 입력으로 하여 이 라인의 수평상관성을 이용하여 휘도신호와 색신호 분리를 행하는 수평상관 처리부와, 상기 수직 및 수평 상관 처리부에 연결되어 이 수직 및 수평상관 처리부의 출력을 선택적으로 출력하는 제2스위칭부와, 상기 제1 및 제2 스위칭부에 연결되며 입력영상신호와 제1 1H지연부의 출력과 제2 1H 지연부의 출력을 입력으로 하여 이 세라인간의 수직상관성을 검출하여 상기 제2 스위칭부의 스위칭을 제어하는 수직상관성 검출부와, 상기 제1 및 제2 스위칭부에 연결되어 1H 지연된 영상신호와 제2 스위칭부의 출력신호와의 차로 휘도신호를 구하여 출력하는 연산부로 구성되는 NTSC/PAL 겸용 휘도신호와 색신호 분리회로에 있다.
이하, 이 발명의 바람직한 일실시예를 첨부도면을 참조로 하여 상세히 설명한다.
제 2 도는 이 발명에 따른 NTSC/PAL 겸용 휘도신호와 색신호 분리회로의 블럭도로서, 복합영상신호(Composite Video Signal)인 입력영상신호(a)를 1H 지연시키는 제1H지연부(101)에 이 제 1H 지연부(101)의 출력신호(b)를 다시 1H 지연시키는 제2 1H 지연부(102)를 연결시킨다.
그리고,상기 제1, 제2 1H지연부(101), (102) 및 0레벨을 출력하는 0레벨 출력부(106)에 NSTC 또는 PAL 모드에 따라 상기 제1, 제2 1H지연부(101), (102)와 0레벨 출력부(106)의 출력(b), (c), (d)을 선택적으로 출력하는 제1 스위칭부(107)를 연결시키며, 이 제1 스위칭부(107)는 스위치(SW1), (SW2)로 구성된다.
또한, 상기 제1 스위칭부(107)에는 NTSC 모드 또는 PAL 모드에 따라 상기 제1스위치부(107)가 상기 제1, 제2 1H지연부(101), (102)와 0레벨 출력부(106)의 출력 (b), (c), (d)을 선택적으로 출력하도록 제어하는 제어부(108)를 연결시킨다.
그리고, 상기 제1 스위칭부(107)에는 입력영상신호(a)와 제1 1H 지연부(101)의 출력신호(b)와 제2 1H지연부(102)의 출력신호(c)를 입력으로 하여 이 세라인간의 수직상관성을 이용하여 휘도신호(Y)와 색신호(C)분리를 행하는 수직상관 처리부(103)를 연결시키며, 상기1 1H 지연부(101)의 출력신호(b)를 입력으로 하여 이 라인의 수평상관성을 이용하여 휘도신호(Y)와 색신호(C) 분리를 행하는 수평상관 처리부(104)도 연결시킨다.
한편, 상기 수직 및 수평상관 처리부(103), (104)에는 이 수직 및 수평상관 처리부(103), (104)의 출력을 선택적으로 출력하는 제2 스위칭부(109)를 연결시키며, 상기 제1 및 제2스위칭부(107), (109)에는 입력영상신호(a)와 제1 1H지연부(101)의 출력(b)과 제2 1H 지연부(102)의 출력(c)을 입력으로 하여 이 세라인간의 수직상관성을 검출하여 상기 제2 스위칭부(109)의 스위칭을 제어하는 수직상관성 검출부(110)를 연결시킨다.
그리고, 상기 제1 및 제2 스위칭부(107), (109)에는 상기 제1 1H 지연부(101)에 의해 1H지연된 영상신호(b)와 제2 스위칭부(109)의 출력신호(c)와의 차로 휘도신호(Y)를 구하여 출력하는 연산부(105)를 연결시켜 구성된다.
제3도는 수직상관 처리부의 일실시예를 나타낸 블럭도로서, 제 1 1H지연부(101)에 의해 1H 지연된 영상신호(b)를 반전시키는 인버터(INV1)와, 입력영상신호(a)와 반전된 1H 지연영상신호(b') 사이의 최대값을 구하는 최대값 산출기(MAX1)와, 위상반전된 1H지연영상신호(b')와 2H 지연된 영상신호(c)사이의 최대값을 구하는 최대값 산출기(MAX2)와, 입력영상신호(a)와 위상반전된 1H 지연영상신호(b') 사이의 최소값을 구하는 최소값 산출기(MIN1)와, 위상반전된 1H 지연 영상신호(b')와 2H 지연영상신호(c) 사이의 최소값을 구하는 최소값 산출기(MIN2)와, 상기 최대값 산출기(MAX1), (MAX2)의 출력의 최소값을 구하는 최소값 산출기(MIN3)와, 상기 최소값 산출기(MIN1), (MIN2)의 출력의 최대값을 구하는 최대값 산출기(MAX3)와, 상기 최소값 산출기(MIN3)와 최대값 산출기(MAX3) 출력을 가산하여 출력하는 가산기(ADD1)로 구성된다.
제4도는 수평상관 처리부의 일실시예를 나타낸 블럭도로서, 1H 지연된 영상신호(b)를 색신호 부반송파(Chroma Sub Carrier)의 주파수(3.58MHz)의 반주기 만큼 딜레이시키는 제 1지연부 (104a)와, 상기 제1지연부(104a)의 출력을 위상반전시키는 인버터(INV2)와, 상기지연부(104a)의 출력을 다시지연시키는 제2지연부(104b)와, 1H지연 영상신호(b)와 상기 인버터(INV2)를 통한 신호(e)와, 상기 제2지연부(104b)를 통한 신호(f) 사이의 최소값을 구하는 최소값 산출기(MIN4)와, 상기 신호(b), (e), (f) 사이의 최대값을 구하는 최대값 산출기(MAX4)와, 0레벨을 출력하는 0레벨 출력부(104C)와, 상기 최소값 산출기(MIN4)의 출력(g)과 0레벨 출력부(103c)의 출력사이의 최대값을 구하는 최대값 산출기(MAX5)와, 상기 최대값산출기(MAX4)의 출력(h)과 0레벨 출력부(104c)의 출력사이의 최소값을 구하는 최소값 산출기(MIN5)와, 상기 최대값 산출기(MAX5)와, 최소값 산출기(MIN5)의 출력(i), (j)을 가산하는 가산기(ADD2)로 구성된다.
제5도는 수직상관성 검출부의 일실시예를 나타낸 블럭도로서, 입력영상신호(a)와 제 1 1H 지연부(101)의 출력신호(b)와 제2 1H지연부(102)의 출력신호(C)에 절대값을 취하는 절대값 출력부(111), (112), (113)와, 상기 절대값 출력부 (111), (112)와 절대값 출력부(112), (113)간의 차를 구하는 감산기(SUB1), (SUB2)와, 상기 감산기 (SUB1), (SUB2)의 출력에 절대값을 취하는 절대값 출력부(114), (115)와, 임계값(K)을 발생시키는 임계값 발생부(116)와, 상기 절대값 출력부(114), (115)의 출력과 임계값 발생부(116)의 임계값을 비교하여 수직상관성을 검출하는 비교기(COMP1), (COMP2)와, 상기 비교기(COMP1), (COMP2)의 출력을 논리합하는 오아게이트(OR1)로 구성된다.
상기와 같이 구성된 이 발명에서 입력영상신호(a)는 제1 1H 지연부(101)에 의해 1H 지연되고 제2 1H 지연부(102)에 의해 2H 지연되어 출력된다.
그리고, 제1 스위칭부(107)와 제어부(108)는 NTSC 모드와 PAL 모드에 따라 동작되어 NTSC 모드에서는 수직상관 처리부(103) 입력으로 입력영상신호(a)와 제 1 1H 지연부(101)를 거친 신호(b)와 제2 1H 지연부(102)를 거친 신호(c)가 입력되도록 하고, PAL 모드에서는 수직상관 처리부(103)의 입력으로 입력영상신호(a)와 제 2 1H 지연부(102)를 거친신호(c)와, 0레벨 출력부(106)의 출력신호(d)가 입력되도록 동작하게 된다. 즉, 상기 제 1스위칭부(107)의 스위치(SW1), (SW2)는 NTSC 모드의 경우는 접점으로 스위칭되고 PAL 모드의 경우는 접점으로 스위칭된다.
따라서, PAL 모드에서는 상기 수직상관 처리부(103)입력은 형식상 세개 라인의 신호이지만 실질적인 영상신호는 2개 라인뿐이므로 수직상관 처리부(103)는 실제 2라인 논리 콤 필터처럼 동작하게 된다.'
여기서, NTSC 모드의 경우는 각각 1H 지연된 신호를 사용하고 PAL 모드에서는 입력영상신호(a)와 2H 지연된 영상신호(c)를 사용하므로 두 라인간의 상관성은 NTSC 모드에 비해 PAL 모드에서 현저히 떨어지므로 효율적인 휘도신호(Y)와 색신호(C) 분리를 위해 수직상관성을 검출하는 수직상관성 검출부(110)가 설정되게 된다.
상기 수직상관성 검출부(110)는 입력 세 라인간의 수직상관성을 검출하여 제2 스위칭부(109)로 제어신호를 보내 수직상관성이 있는 경우에는 상기 수직상관 처리부(103)의 출력을 , 수직상관성이 없는 경우에는 수평상관처리부(104)의 출력을 선택적으로 출력하도록 한다. 이렇게 하여 휘도신호(Y)와 색신호(C)가 제2 스위칭부(109)에서 출력된다.
상기 색신호(C)는 제 1 스위칭부(107)를 통한 1H 지연(PAL모드에서는 2H 지연)된 영상신호와 함께 연산부(105)에 입력되어 휘도신호(Y)가 얻어지게 된다.
한편, 제3도와 같은 구성으로 되는 상기 수직상관 처리부(103)의 동작은 다음과 같다.
먼저, 1H 딜레이된 영상신호(b)는 인버터(INV1)를 통하여 위상반전되어 입력영상신호(a)와 최대값 산출기(MAX1)에 입력되어 입력영상신호(a)와 위상반전된 1H딜레이된 영상신호(b')의 최대값이 출력된다.
그리고, 상기 위상반전된 1H 딜레이된 영상신호(b')는 2H 딜레이된 영상신호(c)와 최대값 산출기(MAX2)에 입력되어 최대값이 산출되고 상기 최대값 산출기(MAX1), (MAX2)의 출력은 최소값 산출기(MIN3)에 입력되어 최소값이 출력된다.
또한, 상기 입력영상신호(a)와 위상반전된 1H딜레이된 영상신호(b')는 최소값 산출기(MIN1)에 입력되고, 상기 위상반전된 1H 딜레이된 영상신호(b')와 2H 딜레이된 영상신호(c)는 최소값 산출기(MIN2)에 각각 입력되어 최소값이 산출되고, 이 최소값 산출기(MIN1), (MIN2)의 출력은 최대값 산출기(MAX3)에 입력되어 최대값이 출력된다.
상기 최소값 산출기(MIN3)와 최대값 산출기(MAX3)의 최소 및 초대값 출력은 가산기(ADD1)에 입력되어 가산되어 출력되며 이 출력된 신호가 수직상관성을 이용하여 입력영상신호(복합영상신호)에서 휘도신호(Y)를 제거한 색신호(C)가 된다.
한편, 제 6도는 상기 수직상관 처리부(103)의 입출력 특성도를 나타낸 것으로, 여러가지 경우의 입력에 대한 출력을 나타내고 있다. 그리고, 제4도와 같은 구성으로 되는 수평상관 처리부(104)의 동작은 다음과 같다.
먼저, 입력신호는 1H 딜레이된 영상신호(b)이며, 이 신호(b)는 제1지연부(104a)에 입력되어 색신호 부반송파의 주파수(3.58MHz)의 반주기 만큼 딜레이되고, 다시 제2지연부(104b)에 입력되어 색신호 부반송파 주파수의 반주기 만큼 지연되어 출력된다.
그리고, 상기 제1지연부(104a)의 출력신호는 인버터(INV2)에서 위상반전되어 제7도(b)와 같은 위상의 신호로 된다.
상기 1H 지연된 입력영상신호(b)와 색신호 부반송파 주파수의 반주기만큼 지연된 후 위상반전된 신호(e)와 색신호 부반송파 주파수의 1주기만큼 지연된 신호(f)는 각각 최소값 산출기(MIN4)와 최대값 산출기(MAX4)에 입력되어 제7도(d)및 (e)와 같은 신호로 출력된다.
상기 최소값 산출기(MIN4)와 최대값 산출기(MAX4)의 출력신호(g), (h)는 0레벨 출력부(104c)의 출력과 함께 각각 최대값 산출기(MAX5) 및 최소값 산출기(MIN5)에 입력되어 최대값 및 최소값이 선택되어 제7도(f), (g)와 같은 신호로 출력되며 이 최대값 및 최소값 신호(i), (j)는 가산기(ADD2)에 입력되어 가산되어 휘도신호(Y)가 제거된 색신호(C)로 출력되게 된다.
그리고 제5도와 같은 구성의 수직상관성 검출부(110)의 동작은 다음과 같다.
이 수직상관성 검출부(110)는 입력영상신호(a)와 1H 딜레이된 영상신호(B)와 2H 딜레이된 영상신호(C)사이의 수직상관성을 검출하는 것으로, 신호처리의 기준이 되는 1H 지연(PAL 모드에서는 2H지연)된 영상신호(b)와, 전후라인의 신호(a), (b) 사이의 수직상관성을 검출하는 것이다.
먼저, 절대값 출력부(111), (112), (113)에서 입력영상신호(a)와 1H 딜레이된 영상신호(b)와 2H 딜레이된 영상신호(C)에 절대값을 취하여 부호가 없는 신호로 출력한다.
상기 절대값 출력부(111), (112)의 출력은 감산기(SUB1)에 입력되고, 상기 절대값 출력부(112), (113)의 출력은 감산기(SUB2)에 입력되어 각각 감산이 행해진후, 절대값 출력부(114), (115)에 입력되어 절대값이 취해져 출력된다.
이 절대값 출력부(114), (115)의 출력은 각각 비교기(COMP1), (COMP2)에 입력되어 임계값 발생부(116)로 부터의 임계값(K)과 비교되게 되는데, 여기서 상기 절대값 출력부(114), (115)의 출력이 0에 가까운 임계값(K)보다 작거나 같으면 상관성이 있는 것으로 판정되어 상기 비교기(COMP1), (COMP2)의 출력이 하이가 되며, 절대값 출력부(114), (115)의 출력이 임계값(K)보다 크면 상관성이 없는 것으로 판정하여 비교기(COMP1), (COMP2)의 출력이 로우로 된다.
단, K는 0에 가까운 임계(Threshold)값
여기서, 데이타 (a), (b) 에 각각 절대값을 취한 이유는 상관성이 있는 색신호(C)뿐만 아니라 상관성이 있는 휘도신호(Y)를 검출하기 위한 것이다. 다시말해, 상관성이 있는 색신호(C)와 상관성이 있는 휘도신호(Y)는 수직상관 처리부(103)에서 각각 처리되어 색신호(C)의 경우는 출력을 얻을 수 있고 휘도신호(Y)의 경우는 제거가 가능하므로 두 경우 모두 수직상관 처리부(103)에서처리한 데이타를 사용함이 더 유리하기 때문이다.
결국, 상기 비교기(COMP1), (COMP2)의 출력은 오아게이트(OR1)에 입력되어 비교기(COMP1), (COMP2)의 출력중 하나만 하이가 되면, 다시말해, 기준라인의 신호(b)와 전후 라인의 신호(a), (c)중 어느 한 라인이라도 상관성이 있는 것으로 판정되면 제2 스위칭부(109)에서 수직상관 처리부(103)의 추력을 색신호(C)로서 출력하고,어느 한 라인과도 상관성이 없는 것으로 판정되면 제2 스위칭부(109)에서 수평상관 처리부(104)의 출력을 색신호(C)로서 출력하게 하는 것이다.
이상에서 살펴본 바와같이 이 발명은 NTSC 방식의 신호와는 위상이 다른 PAL 방식의 신호도 처리가능케 함으로써 NTSC 방식 및 PAL 방식의 휘도신호와 색신호 분리에 사용할 수 있게 되며, 또한 수직상관성을 검출하여 수직상관성의 유무에 따라 수직상관 처리부 또는 수평상관 처리부의 출력을 색신호로써 출력할 수 있도록 함으로써 크로스 컬러나 도트 방해의 제거는 물론 보다 효율적인 휘도신호와 색신호 분리가 가능케 되는 효과가 있다.

Claims (2)

  1. 휘도신호와 색신호 분리회로에 있어서, 입력되는 입력영상신호(a)를 1H 딜레이시키는 제1 1H지연부(101)와, 상기 제1 1H지연부(101)에 연결되어 이 제 1 1H 지연부(101)의 출력(b)를 1H지연시키는 제2 1H 지연부(102)와, 0레벨의 신호를 출력하는 0레벨 출력부(106)와, 상기 제 1, 제2 1H지연부(101), (102)와 0레벨부(106)에 연결되어 NTSC 또는 PAL모드에 따라 상기 제1, 제2 1H지연부(101), (102)와 0레벨 출력부(106)의 출력(b), (c), (d) 을 선택적으로 출력하는 제1스위칭부(107)와, 상기 제 1 스위칭부(107)에 연결되며 NTSC 모드 또는 PAL모드에 따라 상기 제 1 스위칭부(107)가 상기 제1, 제2 1H 지연부(101), (102)와 0레벨 출력부(106)의 출력(b), (c), (d) 을 선택적으로 출력하도록 제어하는 제어부(108)와, 상기 제 1 스위칭부(107)에 연결되며 입력영상신호(a)와 제1 1H 지연부(101)의 출력신호(b)와 제2 1H 지연부(102)의 출력신호(c)를 입력으로하여 이 세 라인간의 수직상관성을 이용하여 휘도신호(Y)와 색신호(C) 분리를 행하는 수직상관 처리부(103)와, 상기 제1 스위칭부(107)에 연결되며 상기 제 1 1H지연부(101)의 출력신호(b)를 입력으로하여 이 라인의 수평상관성을 이용하여 휘도신호(Y)와 색신호(C) 분리를 행하는 수평상관 처리부(104)와, 상기 수직 및 수평상관 처리부(103), (104)에 연결되어 이 수직 및 수평상관 처리부(103), (104)의 출력을 선택적으로 출력하는 제2 스위칭부(109)와, 상기 제1 및 제2 스위칭부(107), (109)에 연결되며 입력영상신호(a)와 제 1 1H 지연부(101)의 출력(b)과 제2 1H지연부(102)의 출력(c)을 입력으로 하여 이 세라인간의 수직상관성을 검출하여 상기 제 2 스위칭부(109)의 스위칭을 제어하는 수직상관성 검출부(110)와, 상기 제1 및 제2 스위칭부(107), (109)에 연결되어 1H 지연된 영상신호(b), (c)와 제 2 스위칭부(109)의 출력신호(C)와의 차로 휘도신호(Y)를 구하여 출력하는 연산부(105)로 구성되는 NTSC/PAL 겸용 휘도신호와 색신호 분리회로.
  2. 제1항에 있어서, 상기 수직상관성 검출부(110)는 입력영상신호(a)와 제 1 1H 지연부(101)의 출력신호(b)과 제2 1H지연부(102)의 출력신호(c)에 절대값을 취하는 절대값 출력부(111), (112), (113)와, 상기 절대값 출력부(111), (112), (1B)에 연결되어 상기 절대값 출력부 (111), (112)및 절대값 출력부(112), (113)간의 차를 구하는 감산기(SUB1), (SUB2)와, 상기 감산기 (SUB1), (SUB2)에 연결되어 이 감산기 (SUB1), (SUB2)의 출력에 절대값을 취하는 절대값 출력부(114), (115)와, 임계값(K)을 발생시키는 임계값 발생부(116)와, 상기 절대값 출력부(114), (115) 및 임계값 발생부(116)에 연결되며 상기 절대값 출력부(114), (115)의 출력과 임계값 발생부(116)의 임계값을 비교하는 비교기(COMP1), (COMP2)와, 상기 비교기(COMP1), (COMP2)에 연결되어 이 비교기(COMP1), (COMP2)의 출력을 논리합하는 오아게이트(OR1)로 구성되는 NTSC/PAL 겸용 휘도신호와 색신호 분리회로.
KR1019920027595A 1992-12-31 1992-12-31 엔티에스시/팔 겸용 휘도신호와 색신호 분리회로 KR0170255B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920027595A KR0170255B1 (ko) 1992-12-31 1992-12-31 엔티에스시/팔 겸용 휘도신호와 색신호 분리회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920027595A KR0170255B1 (ko) 1992-12-31 1992-12-31 엔티에스시/팔 겸용 휘도신호와 색신호 분리회로

Publications (2)

Publication Number Publication Date
KR940017918A KR940017918A (ko) 1994-07-27
KR0170255B1 true KR0170255B1 (ko) 1999-03-20

Family

ID=19348794

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920027595A KR0170255B1 (ko) 1992-12-31 1992-12-31 엔티에스시/팔 겸용 휘도신호와 색신호 분리회로

Country Status (1)

Country Link
KR (1) KR0170255B1 (ko)

Also Published As

Publication number Publication date
KR940017918A (ko) 1994-07-27

Similar Documents

Publication Publication Date Title
KR930006531B1 (ko) 주사선보간장치와 움직임 검출장치
US4646138A (en) Video signal recursive filter with luma/chroma separation
KR920010787B1 (ko) 휘도 및 색신호 분리회로
KR100320901B1 (ko) 움직임검출회로
US5394193A (en) Pattern-adaptive digital comb filter for separation of a luminance and a color signal
KR0170255B1 (ko) 엔티에스시/팔 겸용 휘도신호와 색신호 분리회로
JPH06113324A (ja) Yc分離回路
KR100376404B1 (ko) 2라인와이씨분리장치
JP3180741B2 (ja) 動き検出回路
JP2642846B2 (ja) フィールド間の動き検出装置
JP3121519B2 (ja) 動きベクトルを用いた動き内挿方法および動き内挿回路ならびに動きベクトル検出方法および動きベクトル検出回路
JPH02260889A (ja) 画像信号処理装置
JP2627664B2 (ja) 順次走査変換装置
KR930008183B1 (ko) 휘도/색도성분 분리장치
JPH01277092A (ja) 動き検出回路
JPH04326276A (ja) 動き検出回路および動き適応型走査線補間回路
KR940002936B1 (ko) Ntsc 영상신호의 움직임 검출회로
JPH04123591A (ja) 動き検出回路
KR970007808B1 (ko) 화상신호 적응형 라인 보간장치
KR0141127B1 (ko) 색신호 분리장치
KR930011140B1 (ko) 휘도/색 신호 분리회로 및 방법
JPH03185984A (ja) 動き適応走査線補間回路
KR960013562B1 (ko) 텔레비젼 수상기
JP3803124B2 (ja) 動き検出回路
JPH02288551A (ja) 垂直輪郭補償回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050929

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee