KR0138678B1 - 모니터의 동기신호 처리회로 - Google Patents

모니터의 동기신호 처리회로

Info

Publication number
KR0138678B1
KR0138678B1 KR1019950032305A KR19950032305A KR0138678B1 KR 0138678 B1 KR0138678 B1 KR 0138678B1 KR 1019950032305 A KR1019950032305 A KR 1019950032305A KR 19950032305 A KR19950032305 A KR 19950032305A KR 0138678 B1 KR0138678 B1 KR 0138678B1
Authority
KR
South Korea
Prior art keywords
inverting
output
signal
synchronization signal
resistor
Prior art date
Application number
KR1019950032305A
Other languages
English (en)
Other versions
KR970017123A (ko
Inventor
김영민
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950032305A priority Critical patent/KR0138678B1/ko
Priority to GB9620219A priority patent/GB2305834B/en
Priority to JP8257028A priority patent/JPH09179516A/ja
Priority to US08/720,058 priority patent/US5838312A/en
Publication of KR970017123A publication Critical patent/KR970017123A/ko
Application granted granted Critical
Publication of KR0138678B1 publication Critical patent/KR0138678B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/20Prevention of damage to cathode-ray tubes in the event of failure of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Details Of Television Scanning (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Picture Signal Circuits (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 발명은 모니터의 음극선관에 관한 것으로서, 특히 동기신호를 일정 시간동안 지연시킨 후 출력시킴으로써 고정된 화면으로 인한 음극선관의 파손을 제거할 수 있도록 하는 음극선관 보호회로에 관한 것이다. 이와같은 본 발명의 동기신호 처리회로(10)는 입력되는 동기신호(SYN)를 정형시키는 정형부(11B)와, 정형부(11B)의 출력신호르 반전시키는 제1반전부(12B)와, 상기 정형부(11B)의 출력신호를 일정시간동안 지연시켜 반전시키는 제2반전부(13)와, 입력되는 동기신호(SYN)에 따라 릴레이코일(RL)이 동작하고 그 릴레이코일(RL)의 구동에 따라 릴레이스위치(REW1)(RSW2)를 제어하여 제1반전부(12B)또는 제2반전부(13)의 출력신호의 출력을 제어하는 제어부(14)와, 상기 제어부(14)에 따라 제1반전부(12)또는 제2반전부(13)의 출력신호를 버퍼링시키는 동기신호 출력부(15)로 구비된다.

Description

모니터의 동기신호 처리회로
제1도는 일반적인 모니터의 구성을 보인 도면.
제2도는 제1도에 있어서 동기신호 처리회로의 상세회로도.
제3도는 본 발명에 따른 동기신호 처리회로의 구성을 보인 도면.
제4도는 제3도의 출력신호를 보인 파형도.
*도면의 주요부분에 대한 부호의 설명
11:정형부12:제1반전부
13;제2반전부14:제어부
15:동기신호 출력부R1-R8:저항
Q1-Q4:트랜지스터C1-C4:콘덴서
RSW1, RSW2:릴레이스위치RL:릴레이코일
D1:다이오드
본 발명은 모니터의 음극선관에 관한 것으로서, 특히 동기신호를 일정 시간동안 지연시킨 후 출력시킴으로써 음극선관의 고정면에 주사되는 비디오신호로 인한 음극선관의 파손을 제거할 수 있도록 하는 음극선관 보호회로에 관한 것이다.
일반적인 모니터는 제1도에 도시된 바와 같이, 입력되는 동기신호(SYN)를 정형한 후 반전시켜 마이크로프로세서(2), 비디오프로세서(3) 및 편향회로(4)에 공급하는 동기신 호 처리회로(1)로 구비된다.
상기 동기신호 처리회로(1)는 제2도에 도시된 바와 같이, 입력되는 동기신호를 정형시키는 정형부(11A)와, 정형부(11A)의 출력신호를 반전시키는 반전부(12A)로 구비된다.
여기서, 상기 정형부(11A)는 입력되는 동기신호(SYN)의 피킹을 조절하는 콘덴서(C1)(C2), 콘덴서(C1)(C2)의 충전전압을 빠른 속도로 방전시키는 다이오드(D1)및 저항(R1)으로 구비되고, 또한 반전부(12A)는 상기 다이오드(D1)및 저항(R1)의 방전속도에 따라 스위칭속도를 제어하고 콘덴서(C2)의 출력신호에 따라 스위칭하여 동기신호(SYN)를 반전시키는 트랜지스터(Q1)와, 트랜지스터(Q1)의 출력전류를 제어하는 저항(R2)으로 구비된다.
이와같이 이루어진 일반적인 동기신호 처리회로(1)에 있어서, 우선 입력되는 동기신호(SYN) 정형부(11A)의 콘덴서(C1)(C2)에 공급되어 피킹되고, 그때 콘덴서(C1)(C2)의 충전신호는 다이오드(D1)및 저항 (R1)을 통해 방전된다.
그리고, 상기 콘덴서(C1)(C2)의 출력신호는 반전부(12A)의 트랜지스터(Q1)에 공급되어 반전되고, 그 반전된 수평동기신호 및 수직동기신호는 마이크로프로세서(2), 비디오프로세서(3)및 편향회로(4)에 각각 공급된다.
상기와 같은 일반적인 동기신호 처리회로(1)는 파워 세이빙모드가 제공되지 않은 모니터의 경우 일정시간동안 키입력이 없으면, 비디오프로세서(3)에 공급되는 동기신호(SYN)에 따라 동기되어 처리된 비디오신호는 음극선관의 같은 면에 주사된다. 그러므로 그 계속 주사되는 비디오신호로 인해 음극선관이 파손되는 문제점이 종종 발생하게 된다.
따라서, 본 발명은 상기와 같은 문제점을 해소하기 위해 동기신호를 일정시간 동안 지연시켜 출력시킴으로써 비디오신호가 주사되는 음극선관의 면을 이동시켜 음극선관을 보호할 수 있는 동기신호 처리회로를 제공하는데 본 발명의 목적이 있는 것이다.
이와같은 본 발명의 목적은 동기신호 처리회로에 의해 처리된 동기신호에 동기되어 비디오프로세서에 의해 처리된 비디오신호가 음극선관에 주사되는 모니터에 있어서, 상기 동기신호 처리회로는 입력되는 동기신호를 정형시키는 정형부와, 정형부의 출력신호를 반전시키는 제1반전부와, 상기 정형부의 출력신호를 일정시간동안 지연시켜 반전시키는 제2반전부와, 입력되는 동기신호에 따라 릴레이코일이 동작하고 그 릴레이코일의 구동에 따라 릴레이스위치를 제어하여 제1반전부 또는 제2반전부의 출력신호의 출력을 제어하는 제어부와, 상기 제어부에 따라 제1반전부 또는 제2반전부의 출력신호를 출력시키는 동기신호 출력부를 구비하여서 된 것이다.
이하 본 발명에 따른 모니터의 동기신 호 처리회로를 첨부된 도면에 의거하여 보다 상세하게 설명한다.
제3도 및 제4도는 본 발명에 따른 모니터의 동기신호 처리회로(10)의 구성을 보인 도면으로서, 이에 도시된 바와 같이, 입력되는 동기신호(SYN)를 정형시키는 정형부(11B)와, 정형부(11B)의 출력신호를 반전시키는 제1반전부(12B)와, 상기 정형부(11B)의 출력신호를 일정시간동안 지연시켜 반전시키는 제2반전부(13)와, 입력되는 동기신호(SYN)에 따라 릴레이코일 (RL)이 동작하고 그 릴레이코일(RL)의 구동에 따라 릴레이스위치(RSW1)(RSW2)를 제어하여 제1반전부(12B) 또는 제2반전부(13)의 출력신호의출력을 제어하는 제어부(14)와, 상기 제어부(14)에 따라 제1반전부(12) 또는 제2반전부(13)의 출력신호를 버퍼링시키는 동기신호 출력부(15)로 구비된다.
여기서, 상기 졍형부(11B)및 제1반전부(12B)는 제2도의 정형부(11A)및 반전부(12A)와 동일하게 콘덴서(C1)(C2), 저항(R1)(R2), 다이오드(D1)및 트랜지스터(Q1)로 구비되고, 또한 제2반전부(13)는 상기 정형부(11)의 출력신호를 지연시키는 저항(R3)및 콘덴서(C3)와, 저항(R4)및 콘덴서(C3)의 출력신호에 따라 스위칭하는 트랜지스터(Q2)와, 트랜지스터(Q2)의 출력전류를 제어하는 저항(R4)으로 구비된다.
한편, 상기 제어부(14)는 초기접속되어 동기신호(SYN)를 통과시키는 릴레이스위치(RSW1)와, 릴레이스위치(RSW1)를 통과한 동기신호(SYN)를 바이어스시킨 후 충전시키는 저항(R5)및 콘덴서(C4)와, 저항(R5)및 콘덴서(C4)의 출력신호를 바이어스시키는 저항(R6)과, 저항(R6)의 출력신호에 따라 스위칭하는 릴레이코일(RL)에 전류가 흐르도록 제어하는 트랜지스터(Q3)와, 릴레이코일(RL)의 전류의 흐름에 따라 스위칭되어 제1반전부(12)의출력신호를 통과시키는 릴레이스위치(RSW2)로 구비된다.
그리고, 동기신호 출력부(15)는 상기 제어부(14)의 릴레이스위치(RSW2)의 출력신호 또는 제2반전부(13)의 출력신호를 바이어스시키는 저항(R7)과, 저항(R7)의 출력신호를 반전시키는 트랜지스터(Q4)와, 트랜지스터(Q4)의 출력전류를 제어하는 저항(8)으로 구비된다.
이와같이 이루어진 모니터의 동기신호 처리회로(10)를 제4도를 참조하여 설명한다.
우선 제4도(a)에 도시돤 바와같이 입력되는 동기신호(SYN)는 정형부(11B)의 콘덴서(C1)(C2)에 충전되고 그 충전된 전압은 다이오드(D1)및 저항(R1)을 통해 방전되므로 콘덴서(C1)(C2)의 충전전압이 빠르게 출력된다.
그리고, 상기 정형부(11B)의 출력신호는 제1반전부(12B)의 트랜지스터(Q1)에 인가되어 제4도(b)에 도시된 바와 같이, 반전되고 그 반전된 신호는 초기에 턴온상태로 접속되는 릴레이스위치(RSW2)를 통해 출력된다.
상기 릴레이스위치(RSW2)를 통해 출력되는 동기신호는 동기신호 출력부(15)저항(R7)을 통해 트랜지스터(Q4)에 공급되어 버러핑된 후 출력된다.
그때 초기접속되는 릴레이스위치(RSW1)를 통과한 동기신호(SYN)는 저항(R5)를 통해 콘덴서(C4)에 충전된다.
한편, 상기 정형부(11B)의 출력신호는 제2반전부(13)의 저항(R4)및 콘덴서(C3)를 통해 제4도(c)에 도시된 바와 같이 적분되고, 그 적분된 신호는 트랜지스터(Q2)에 공급되므로 턴온상태로 스위칭되어 제4도(d)에 도시된 바와 같이 출력된다.
한편, 상기 제어부(14)의 콘덴서(C4)의 충전이 완료되면 콘덴서(C4)는 방전하게 되고 그 방전된 전압은 저항(R6)를 통해 트랜지스터(Q3)에 공급되어 트랜지스터(Q3)가 턴온상태로 스위칭하게 된다.
그리고 상기 트랜지스터(Q3)에 턴온에 의해 제어부(14)의 릴레이코일(RL)에 전류가 흘르게되며 릴레이코일(RL)에 흐르는 전류에 의해 릴레이스위치(RSW1)(RSW2)가 단락된다.
그러므로, 상기 제2반전부(13)의 출력신호는 동기신호 출력부(15)의 저항(R7)을 통해 트랜지스터(Q4)에 공급되어 버퍼링된 후 제4도(마)에 도시된 바와 같은 신호가 출력된다.
그 후 일정시간이 경과되어 콘덴서(C4)의 충전전압이 방전이 완료되면 트랜지스터(Q3)는 다시 턴오프상태로 스위칭하게 되어 릴레이코일(RL)에는 전류가 흐르지 않게되며, 그러므로 릴레이스위치(RSW1)(RSW2)는 다시 접속하게 된다.
상기 릴레이스위치(RSW2)의 접속에 의해 제1반전부(12B)의 출력신호가 다시 동기신호 출력부(15)에 공급되어 버퍼링된 후 제4도(나)에 도시된 바와 같이 출력된다.
이상에서 설명한 바와 같이, 본 발명에 따른 모니터의 동기신호 처리회로는 일정시간동안 키입력이 없으면 동기신호를 일정시간 동안 지연시켜 출력시킴으로써 비디오신호가 주사되는 음극선관의 면을 이동시켜 음극선관을 보호할 수 있는 효과가 있는 것이다.

Claims (3)

  1. 동기신호 처리회로(10)에 의해 처리된 동기신호에 동기되어 처리된 비디오신호가 음극선관에 주사되는 모니터에 있어서, 상기 동기신호 처리회로(10)는, 입력되는 동기신호를 정형시키는 정형부(11B)와, 상기 정형부(11B)의 출력신호를 반전시키는 제1반전부(12B)와, 상기 정형부(11B)의 출력신호를 일정시간동안 지연시켜 반전시키는 제2반전부(13)와, 입력되는 동기신호(SYN)에 따라 릴레이코일(RL)이 동작하고 그 릴레이코일(RL)의 구동에 따라 릴레이스위치(RSW1)(RSW2)를 제어하여 제1반전부(12B)의 출력을 제어하는 제어부(14)와, 상기 제어부(14)에 따라 제1반전부(12B)와 제2반전부(13)의 출력신호를 버퍼링시키는 동기신호 출력부(15)를 구비함을 특징으로 하는 모니터의 동기신호 처리회로.
  2. 제1항에 있어서, 상기 제어부(14)는 초기접속되어 동기신호(SYN)를 통과시키는 릴레이스위치RSW1)와, 상기 릴레이스위치(RSW1)를 통과한 동기신호(SYN)를 바이어스시킨 후 충전시키는 저항(R5)및 콘덴서(C4)와, 상기 저항(R5)및 콘덴서(C4)의 출력신호를 바이어스시키는 저항(R6)과, 상기 저항(R6)의 출력신호에 따라 스위칭하는 릴레이코일(RL)에 전류가 흐르도록 제어하는 트랜지스터(Q3)와, 상기 릴레이코일(RL)의 전류의 흐름에 따라 스위칭되어 제1반전부(12)의 출력신호를 통과시키는 릴레이스위치(RSW2)로 구비됨을 특징으로 하는 모니터의 동기신호 처리회로.
  3. 제1항에 있어서, 상기 동기긴호 출력부(15)는 상기 제어부(14)의 릴레이스위치(RSW2)의 출력신호와 제2반전부(13)의 출력신호를 바이어스시키는 저항(R7)과, 상기 저항(R7)의 출력신호를 반전시키는 트랜지스터(Q4)와, 상기 트랜지스터(Q4)의 출력전류를 제어하는 저항(R8)으로 구비됨을 특징으로 하는 모니터의 동기신호 처리회로.
KR1019950032305A 1995-09-28 1995-09-28 모니터의 동기신호 처리회로 KR0138678B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019950032305A KR0138678B1 (ko) 1995-09-28 1995-09-28 모니터의 동기신호 처리회로
GB9620219A GB2305834B (en) 1995-09-28 1996-09-27 Synchronization signal processing circuit for a monitor
JP8257028A JPH09179516A (ja) 1995-09-28 1996-09-27 モニターの同期信号処理回路
US08/720,058 US5838312A (en) 1995-09-28 1996-09-27 Synchronization signal processing circuit for a monitor for protecting the cathode ray tube

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950032305A KR0138678B1 (ko) 1995-09-28 1995-09-28 모니터의 동기신호 처리회로

Publications (2)

Publication Number Publication Date
KR970017123A KR970017123A (ko) 1997-04-30
KR0138678B1 true KR0138678B1 (ko) 1998-06-15

Family

ID=19428142

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950032305A KR0138678B1 (ko) 1995-09-28 1995-09-28 모니터의 동기신호 처리회로

Country Status (4)

Country Link
US (1) US5838312A (ko)
JP (1) JPH09179516A (ko)
KR (1) KR0138678B1 (ko)
GB (1) GB2305834B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101941501B1 (ko) * 2018-11-01 2019-01-24 주식회사 한국에스지티 지리조사 시 접근위험지역시설물의 위치정보를 휴대용 거리측정기로 확보하고 수치지도에 적용하는 시스템

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100280727B1 (ko) * 1997-04-14 2001-02-01 윤종용 노이즈 필터 회로

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4127796A (en) * 1977-05-23 1978-11-28 Hughes Aircraft Company CRT display anti-burn circuit
US4275338A (en) * 1979-09-19 1981-06-23 Zenith Radio Corporation Anti-spot burn protection for CRT
US4475057A (en) * 1981-12-28 1984-10-02 Zenith Electronics Corporation CRT Article of manufacture and process therefore
DE3427455A1 (de) * 1984-07-25 1986-01-30 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zur vermeidung von einbrennerscheinungen auf dem bildschirm eines sichtgeraetes
US4677430A (en) * 1984-08-23 1987-06-30 American Telephone And Telegraph Company Method and apparatus for operating a display monitor
GB2240243B (en) * 1990-01-19 1994-01-19 Rank Cintel Ltd Protection of cathode ray tubes
US5034665A (en) * 1990-04-30 1991-07-23 Thomson Consumer Electronics, Inc. Deflection loss protection arrangement for a CRT
JPH05134618A (ja) * 1991-11-15 1993-05-28 Pfu Ltd 表示装置
JP2951132B2 (ja) * 1992-11-10 1999-09-20 アイホン株式会社 テレビインターホン装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101941501B1 (ko) * 2018-11-01 2019-01-24 주식회사 한국에스지티 지리조사 시 접근위험지역시설물의 위치정보를 휴대용 거리측정기로 확보하고 수치지도에 적용하는 시스템

Also Published As

Publication number Publication date
JPH09179516A (ja) 1997-07-11
GB9620219D0 (en) 1996-11-13
KR970017123A (ko) 1997-04-30
GB2305834B (en) 1999-12-01
GB2305834A (en) 1997-04-16
US5838312A (en) 1998-11-17

Similar Documents

Publication Publication Date Title
KR0138678B1 (ko) 모니터의 동기신호 처리회로
JPH08228301A (ja) モニターの水平サイズ調整装置
JP2003069853A (ja) 制御デバイス
KR0122521Y1 (ko) 수평동기신호 보정회로
JPH066708A (ja) 画面表示装置
KR930005610B1 (ko) 버스트게이트 펄스 발생회로
KR100206315B1 (ko) 영상표시장치의 디스플레이 제어회로
JPH08149327A (ja) 高圧制御回路
SU1596486A1 (ru) Телевизионна камера
MY117057A (en) Control signal generator for dynamic focus disabling
KR0124557B1 (ko) Ntsc 시그널의 1/2 h 신호 제거회로
KR200159191Y1 (ko) 아날로그 비디오 스위쳐의 롤 프리 구현회로
KR200146200Y1 (ko) 메인전원 공급 초기 수직 동기신호 안정화회로
KR920008528Y1 (ko) Tv"오프"시 화상 잔광 제거회로
JP3221794B2 (ja) クロマ信号処理用ラインアイデント回路
JP3298931B2 (ja) 発振回路
JPH09261676A (ja) 直流消磁回路
KR100221338B1 (ko) 모니터에 있어서 b+ 전압 발생회로
KR200173057Y1 (ko) 모니터의 동기신호 지연장치
KR980004271A (ko) 모니터의 디가우징 능력 향상을 위한 회로 및 방법
JPH05207315A (ja) テレビジョン受像機
KR100189518B1 (ko) 케이블텔레비젼의 스위칭 회로
KR100234158B1 (ko) 카메라의 락 모드 절환 회로
KR19980031640A (ko) 모니터에 있어서 수평 편향부 보호회로
KR960028353A (ko) 텔레비젼 수상기 전원장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020129

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee