KR200159191Y1 - 아날로그 비디오 스위쳐의 롤 프리 구현회로 - Google Patents

아날로그 비디오 스위쳐의 롤 프리 구현회로 Download PDF

Info

Publication number
KR200159191Y1
KR200159191Y1 KR2019970013734U KR19970013734U KR200159191Y1 KR 200159191 Y1 KR200159191 Y1 KR 200159191Y1 KR 2019970013734 U KR2019970013734 U KR 2019970013734U KR 19970013734 U KR19970013734 U KR 19970013734U KR 200159191 Y1 KR200159191 Y1 KR 200159191Y1
Authority
KR
South Korea
Prior art keywords
signal
output
switching
video
video signal
Prior art date
Application number
KR2019970013734U
Other languages
English (en)
Other versions
KR19990000449U (ko
Inventor
김철순
Original Assignee
권태웅
한국하니웰주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 권태웅, 한국하니웰주식회사 filed Critical 권태웅
Priority to KR2019970013734U priority Critical patent/KR200159191Y1/ko
Publication of KR19990000449U publication Critical patent/KR19990000449U/ko
Application granted granted Critical
Publication of KR200159191Y1 publication Critical patent/KR200159191Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

본 고안은 아날로그 비디오 스위쳐의 롤 프리(Roll Free)구현회로에 관한 것으로, 종래에는 비디오 신호의 화면절환이 스위칭되기 전의 비디오 신호와 스위칭되어 절환될 비디오 신호의 수직동기 기간중에 수행되지 않으면 원활하게 이루어지지 않고 영상이 무너져서 화면 절환시에 모니터 중간에 검은바(bar)가 흘러가거나 영상의 찌그러짐이 눈에 띄게 되는 문제점이 있었다. 따라서 본 고안은 이와 같은 문제점을 해결하기 위하여 안출한 것으로 스위칭되기 전의 비디오 신호의 수직동기신호와 스위칭되어 전환될 비디오 신호의 수직동기신호를 둘다 사용함으로써 종래의 아날로그 비디오 스위쳐에서 구현하기 어려웠던 롤 프리(Roll Free : 영상의 무너짐이 없이 화면절환이 원할히 수행되는 것을 의미함)의 구현을 가능하게 하는 효과가 있다.

Description

아날로그 비디오 스위쳐의 롤 프리 구현회로.
본 고안은 아날로그 비디오 스위쳐에서의 롤 프리(Roll Free)구현회로에 관한 것으로, 특히 기존의 영상절환장치에서 카메라 입력의 절환시에 모니터상의 화면이 무너지는 현상을 개선할 수 있는 아날로그 비디오 스위쳐에서의 롤 프리(Roll Free)구현회로에 관한 것이다.
비디오 신호 중의 영상정보는 수평동기신호와 수직동기신호를 제외한 전부분에 걸쳐 있으며 수직동기신호는 연속되는 영상의 시작지점과 끝지점을 알려주는 정보원으로서의 역할을 담당한다.
도1은 종래의 아날로그 비디오 스위쳐의 구성도로서, 이에 도시된 바와 같이 비디오 신호(VS1)와 비디오 신호(VS2)를 입력받아 영상 절환스위치에 의해 선택된 비디오 신호를 출력(OUT)하는 스위칭부(1)로 구성되어 있고, 한편, 도3은 종래의 다른 방법의 아날로그 비디오 스위쳐의 구성도로서, 이에 도시된 바와 같이 비디오 신호(VS1)와 비디오 신호(VS2)를 입력받아 제어 신호에 의해 선택된 비디오 신호를 출력(OUT)하는 스위칭부(1)와, 영상절환 스위칭 신호(S1)를 클럭 신호로 입력받아 외부접속단자에 연결된 저항(R1)과 커패시터(C1)에 의한 일정 시정수를 갖는 펄스신호를 반전출력단자()로 출력하는 멀티-바이브레이터(2)와, 상기 스위칭부(1)의 영상출력신호(OUT)를 입력단자(Vin)로 입력받아 수직동기 신호와 수평동기 신호로 분리하여 출력하는 동기신호 분리부(3)와, 상기 멀티-바이프레이터(2)의 반전출력단자()에서 출력되는 펄스신호와 상기 동기신호 분리부(3)의 수직동기신호 출력단자(VD)에서 출력되는 수직동기 신호를 입력받아 오아조합하여 상기 스위칭부(1)로 출력하는 오아 게이트(OR)로 구성된 것으로, 이와 같은 종래의 아날로그 스위쳐의 동작을 네가티브(negative)로 도시된 도2 , 도4의 동작파형도를 참조하여 설명하면 다음과 같다.
도1에서 사용자의 수동작이나 기타 콘트롤러에 의해 발생된 비디오 절환신호는 곧바로 스위칭부(1)에 전달되고 이 스위칭부(1)는 아무런 조건없이 모니터로 출력되는 영상출력을 절환하는데, 도2의 동작파형도에 도시된 바와 같이 모니터 출력영상의 절환시점은 도2의 ①과 같은 비디오 신호(VS1)나 도2의 ②와 같은 비디오 신호(VS2)의 수직동기신호 기간에 상관없이 도2의 ③과 같이 절환스위치의 동작시점에서 도2의 ④와 같이 화면절환이 수행됨에 따라서 영상정보가 무너지는 결과가 발생한다.
한편, 도3에서는 도4의 ①과 같은 영상출력신호(OUT)가 동기신호 분리부(3)에 입력되고 이 동기신호 분리부(3)에서 분리되어 수직동기신호 출력단자(VD)로 출력된 수직동기신호는 도4의 ③과 같은 영상절환 스위칭 신호(S1)가 입력되었을 때 도4의 ④와 같은 멀티-바이브레이터(2)의 출력신호와 오아조합하여 스위칭부(1)를 제어하는데, 도4의 동작 파형도에 도시된 바와 같이 절환이전의 비디오 신호인 도4의 ①과 같은 비디오 신호(VS1)의 수직동기신호 기간을 선택하여 도4의 ⑤와 같이 화면의 절환이 이루어지기 때문에 적어도 비디오 신호(VS1)에서는 영상신호의 무너짐을 방지할 수 있고 전체적인 절환영상이 개선된다.
그러나 상기와 같은 종래의 아날로그 비디오 스위쳐는 비디오 신호의 스위칭이 비디오신호(VS1)와 비디오 신호(VS2)의 수직동기 기간중에 수행되지 않으면 화면절환이 원활하게 이루어지지 않고 영상이 무너져서 화면 절환시에 모니터 중간에 검은바(bar)가 흘러가거나 영상의 찌그러짐이 눈에 띄게 되는 문제점이 있었다.
따라서, 본 고안은 상기와 같은 종래의 문제점을 해결하기 위하여 안출한 것으로, 화면 절환시의 영상의 무너짐을 해소하고 종래의 아날로그 비디오 스위쳐에서 구현하기 어려웠던 롤 프리(Roll Free : 영상의 무너짐이 없이 화면절환이 원할히 수행되는 것을 의미함)의 구현을 가능하게 하는데 목적이 있다.
도1은 종래의 아날로그 비디오 스위쳐의 구성도.
도2는 도1의 동작 파형도.
도3은 종래의 다른 방법의 아날로그 비디오 스위쳐의 구성도.
도4는 도3의 동작 파형도.
도5는 본 고안 아날로그 비디오 스위쳐의 롤 프리 구현회로의 구성도.
도6은 도5의 동작 파형도.
***도면의 주요 부분에 대한 부호의 설명***
1 : 제1 스위칭부 2 : 멀티-바이브레이터
3 : 동기신호 분리부 4 : 제2 스위칭부
5 : 플립플롭 OR : 오아 게이트
R1, R2 : 저항 C1 : 커패시터
상기와 같은 목적을 달성하기 위한 본 고안을 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도5는 본 고안의 아날로그 비디오 스위쳐의 롤 프리 구현회로도로서, 이에 도시한 바와 같이 비디오 신호(VS1)와 비디오 신호(VS2)를 입력받아 제어 신호에 의해 선택된 비디오 신호를 출력하는 제1 스위칭부(1)와, 영상절환 스위칭 신호(S1)를 클럭 신호로 입력받아 외부접속단자에 연결된 저항(R1)과 커패시터(C1)에 의한 일정 시정수를 갖는 펄스신호를 반전출력단자()로 출력하는 멀티바이브레이터(2)와, 상기 제1 스위칭부(1)에서 출력되는 비디오 출력 신호를 입력단자(Vin)로 입력받아 수직동기 신호와 수평동기신호로 분리하는 동기신호 분리부(3)와, 상기 멀티바이브레이터(2)의 반전출력단자()에서 출력되는 펄스신호와 상기 동기신호 분리부(3)의 수직동기 출력단자(VD)에서 출력되는 수직동기신호를 입력받아 오아조합하여 상기 제1 스위칭부(1)로 출력하는 오아 게이트(OR)와, 세트단자()는 상기 오아 게이트(OR)의 출력신호를 입력받고 클리어단자()는 상기 동기신호 분리부(3)의 수직동기 신호 출력단자(VD)에서 출력되는 수직동기신호를 입력받아 반전출력단자()로 출력신호를 출력하는 플립플롭(4)과, 전원전압(Vcc)을 인가받는 저항(R2)과 접지사이의 신호를 입력받고 상기 제1 스위칭부(1)에서 출력되는 비디오 출력신호를 입력받아 상기 플립플롭(5)의 반전출력단자()에서 출력되는 출력신호의 제어에 따라 선택하여 출력신호(OUT)를 출력하는 제2 스위칭부(4)로 구성된 것으로, 이와 같이 구성된 본고안의 동작을 네가티브(negative)로 도시된 도6의 동작파형도를 참조하여 상세히 설명하면 다음과 같다.
비디오 신호(VS1)와 비디오 신호(VS2)는 도6의 ①, ② 와 같이 서로 다른 수직 동기신호를 가지고 있으며 비디오 신호(VS1)로부터 비디오 신호(VS2)로 절환되는 경우 도6의 ③과 같이 임의의 시간에 영상절환 스위칭 신호(S1)를 입력함으로써 비디오 신호를 절환하라는 정보를 입력하면 이 정보는 도6의 ④와 같이 멀티바이브레이터(2)에 의해서 그 신호가 일정기간 유지되며 이 지속시간은 저항(R1)과 커패시터(C1)의 시정수에 의해서 결정되어 지는데, 비디오 신호의 국제 규격에 따르면 비디오 신호의 수직동기 신호간의 주기는 1/60초 이므로, 절환되기 전 비디오 신호의 수직동기기간 직후에 비디오 절환 스위치가 온되는 최악의 경우를 고려할 때, 시정수는 약0.0167초가 되도록 설계한다. 상기 도6의 ④와 같은 멀티-바이브레이터(2)의 출력신호가 오아게이트(OR)의 일측 입력단자에 인가되고, 이와 같은 상태에서 도6의 ①과 같은 비디오 신호(VS1)의 수직동기신호가 동기신호 분리부(3)에서 분리되어 출력될 때 오아게이트(OR)에서 도6의 ⑤와 같은 저전위의 펄스신호가 출력되어 제1 스위칭부(1)에 인가되므로, 그 제1 스위칭부(1)가 절환동작되어 비디오신호(VS2)가 그 제1 스위칭부(1)를 통해 출력되고, 또한 이때 상기 오아 게이트(OR)에서 출력되는 저전위의 펄스신호가 플립플롭(5)의 세트단자()에 입력되어 세트되므로 그의 반전출력단자()에 도6의 ⑦과 같은 저전위 신호가 출력된다. 따라서, 이때 제2 스위칭부(4)는 전원전압(Vcc)을 인가받는 저항(R2)과 접지사이의 접속점으로 스위칭절환되어, 그 접속점의 신호를 입력받아 블랭킹화면 즉, 영상정보의 절환시 눈에 보이지 않는 공영상을 출력하게 된다. 이후 상기 제1 스위칭부(1)를 통해 출력되는 도6의 ②와 같은 비디오신호(VS2)의 수직동기신호가 동기신호 분리부(3)에서 분리되어 출력되면, 그 저전위의 수직동기신호가 플립플롭(5)의 클리어단자()에 인가되어 클리어 되므로, 그의 반전출력단자()에 도6의 ⑦과 같은 고전위 신호가 출력된다. 따라서, 이때 제2 스위칭부(4)는 제1 스위칭부(1)의 출력측으로 스위칭 절환되어, 그 제1 스위칭부(1)를 통한 비디오 신호(VS2)가 제2 스위칭부(4)를 통해 모니터에 출력된다.
이상에서 상세히 설명한 바와 같이 본 고안은 스위칭되기 전의 비디오 신호의 수직동기신호와 스위칭되어 전환될 비디오 신호의 수직동기신호를 둘다 사용함으로써 종래의 아날로그 비디오 스위쳐에서 구현하기 어려웠던 롤 프리(Roll Free : 영상의 무너짐이 없이 화면절환이 원할히 수행되는 것을 의미함)의 구현을 가능하게 하는 효과가 있다.

Claims (1)

  1. 제어신호에 따라 제1 비디오 신호 또는 제2 비디오 신호를 선택하여 출력하는 제1 스위칭부와, 영상절환 스위칭신호를 클럭신호로 입력받아 일정 시정수를 갖는 부펄스신호를 출력하는 멀티바이브레이터와, 상기 제1 스위칭부에서 출력되는 비디오 신호로부터 수직동기신호를 분리하여 출력하는 동기신호 분리부와, 상기 멀티바이브레이터의 부펄스신호와 상기 동기신호 분리부의 수직동기신호의 수직동기신호를 입력받아 오아조합하여 상기 제1 스위칭부의 제어신호로 출력하는 오아 게이트와, 상기 오아 게이트의 출력신호에 의해 세트제어를 받고 상기 동기신호 분리부의 수직동기신호에 의해 클리어 제어를 받는 플립플롭과, 상기 플립플롭의 출력신호에 따라 접지전위 또는 상기 제1 스위칭부를 통한 비디오 신호를 선택하여 출력하는 제2 스위칭부로 구성하여 된 것을 특징으로 하는 아날로그 비디오 스위쳐의 롤 프리 구현회로.
KR2019970013734U 1997-06-10 1997-06-10 아날로그 비디오 스위쳐의 롤 프리 구현회로 KR200159191Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019970013734U KR200159191Y1 (ko) 1997-06-10 1997-06-10 아날로그 비디오 스위쳐의 롤 프리 구현회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019970013734U KR200159191Y1 (ko) 1997-06-10 1997-06-10 아날로그 비디오 스위쳐의 롤 프리 구현회로

Publications (2)

Publication Number Publication Date
KR19990000449U KR19990000449U (ko) 1999-01-15
KR200159191Y1 true KR200159191Y1 (ko) 1999-10-15

Family

ID=19502757

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019970013734U KR200159191Y1 (ko) 1997-06-10 1997-06-10 아날로그 비디오 스위쳐의 롤 프리 구현회로

Country Status (1)

Country Link
KR (1) KR200159191Y1 (ko)

Also Published As

Publication number Publication date
KR19990000449U (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
EP0411906A2 (en) Still/moving picture selection control circuit for video phone system
KR200159191Y1 (ko) 아날로그 비디오 스위쳐의 롤 프리 구현회로
US6333731B1 (en) Apparatus for simultaneously displaying TV and PC images
JPH07134577A (ja) 表示装置
KR880001122Y1 (ko) 화면밝기 자동조절장치
JPH04119177U (ja) 画面重畳回路
JPS63257387A (ja) 映像特殊効果装置
KR0122741Y1 (ko) 동기신호 분리신호
JPH0510463Y2 (ko)
KR0128090Y1 (ko) 온스크린 디스플레이 구동회로
KR930007347Y1 (ko) 캠코더의 듀얼 카메라 제어장치
KR0177107B1 (ko) 온스크린 디스플레이 화면 위치 조절회로 및 조절방법
KR0164846B1 (ko) 디지탈 vcr에서의 자화면 영상신호 생성회로
KR0138135B1 (ko) 아날로그 방식의 화면 아트(art) 회로
KR970064229A (ko) 멀티미디어 텔레비전 수상장치
JPH0837619A (ja) ビデオ信号ミキシング装置
KR200162300Y1 (ko) 표시 장치의 동기 신호 발생 장치
KR950010131Y1 (ko) 오에스디의 문자 보정시스템
KR970007473B1 (ko) 모니터의 입력자동절환회로
KR0122528Y1 (ko) 영상기기의 문자 표시회로
KR200141097Y1 (ko) 문자 흔들림 방지 회로
KR930006886Y1 (ko) Vcr의 기록 일시정지시 경과시간 화면 표시회로
JP2811067B2 (ja) 選局表示回路
KR940000159Y1 (ko) 고화질용 키드 펄스 발생기
JPH06164978A (ja) 同期信号処理回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20110622

Year of fee payment: 13

EXPY Expiration of term