KR0136562B1 - 가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기 - Google Patents

가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기

Info

Publication number
KR0136562B1
KR0136562B1 KR1019930030561A KR930030561A KR0136562B1 KR 0136562 B1 KR0136562 B1 KR 0136562B1 KR 1019930030561 A KR1019930030561 A KR 1019930030561A KR 930030561 A KR930030561 A KR 930030561A KR 0136562 B1 KR0136562 B1 KR 0136562B1
Authority
KR
South Korea
Prior art keywords
signal
control signal
write control
output
flop
Prior art date
Application number
KR1019930030561A
Other languages
English (en)
Other versions
KR950022983A (ko
Inventor
이진학
Original Assignee
김주용
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업주식회사 filed Critical 김주용
Priority to KR1019930030561A priority Critical patent/KR0136562B1/ko
Publication of KR950022983A publication Critical patent/KR950022983A/ko
Application granted granted Critical
Publication of KR0136562B1 publication Critical patent/KR0136562B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/1887Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a variable length codeword
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/06Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 디지탈 고화질 텔레비젼에서 가변길이 부호화된 데이터를 선입선출기(FIFO)에 일시저장 하는데 사용하는 회로로서 가변길이 복호기에서 선입선출기(FIFO)의 쓰기제어 신호 생성기에 관한 것으로, 일반적으로 선입선출기(FIFO)에 가변길이 부호화 데이터를 써 넣을 시에 래치를 시키지 않고 저장하여 데이터 전송시 주위환경의 영향을 받아 데이터가 불안정하게 출력이 되는 문제점을 선입선출기(FIFO)로 전송되는 쓰기제어신호와 가변길이부호화 데이터를 래치하여 저장함으로써 주위환경에 관계없이 안전하게 출력될 수 있다.

Description

가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기
제1도는 본 발명 쓰기 제어신호 생성기의 구성도.
제2도는 제1도에 대한 타이밍도.
(a)는 클럭신호 타이밍도
(b)는 제1플립플롭에서의 데이터 출력 타이밍도.
(c)는 제3플립플롭에서의 데이터 출력 타이밍도.
(d)는 오아게이트에서의 데이터 출력 타이밍도.
(e)는 제2플립플롭에서의 데이터 출력 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
10 : 데이터 래치부 11 : 제1플립플롭
12, 41 : 인버터 13 : 제2플립플롭
20 : 쓰기 제어신호 래치부 21 : 제3플립플롭
22 : 오아 게이트 30 : 멀티 플렉서부
31 : 멀티 플렉서 A 32 : 멀티 플렉서 B
40 : 리드 인네이블 신호 출력부 42 : 제4플립플롭
50 : 선입 선출기 A 60 : 선입 선출기 B
70 : 멀티 플렉서
본 발명은 디지탈 고화질 텔레비젼에서 가변길이 부호화된 데이터 선입선출기(First In First out; 이하 FIFO라 칭함)에 일시 저장하는데 사용하는 회로로서, 가변길이 복호기에서 선입선출기(FIFO)의 쓰기제어신호 생성기(Write Control Signal Generator)에 관한 것이다.
일반적으로 가변길이 복호기에서 데이터를 처리하기 위해서는 선입선출기(FIFO)에 데이터를 저장했다가 출력하게 되는데, 이때 래치(Ratch)를 시키기 않고 저장하여 데이터 전송시 주위환경 즉, 온도에 영향을 받아 데이터가 불안정하게 출력되는 문제점이 있게 된다.
즉, 본 발명은 가변길이 부호화된 24비트의 데이터를 입력하여 17㎒ 클럭신호로써 래치하고, 상기 래치된 데이터를 인버트된 17㎒ 클럭신호로써 다시 래치하여 선입선출기(FIFO)로 데이터를 전송하는 데이터 래치부와; 쓰기제어신호를 17㎒ 클럭신호로써 래치한 후, 상기 래치된 데이터와 17㎒클럭신호를 오아하여 멀티플렉서부로 전송하는 쓰기 제어신호 래치부와; 리드인네이블신호출력부의 신호에 의해 어떤 쓰기 제어 신호를 어떤 선입선출기(FIFO)의 쓰기제어 신호로 사용할지를 선택하는 멀티플렉서부와; 슬라이스마다 펄스가 들어오는 신호 ECLK449에 의해 래치되고, 상기 래치된 데이터를 인버트하여 리드인네이블신호를 반복 출력하는 리드인네이블 신호 출력부로 구성되어 선입선출기(FIFO)로 각각 데이터가 전송되어, 리드인네이블 신호 출력부의 신호에 의해, 멀티 플렉서에서 데이터를 선택하여 출력한다.
이하, 본 발명의 일실시예를 첨부도면을 참조로하여 상세히 설명하면 다음과 같다.
제1도는 본 발명의 전체 구성도로서, 가변길이 부호화된 24비트의 데이터를 입력하여 17㎒ 클럭신호(S2)로써 래치하는 제1플립플롭(11)과, 17㎒ 클럭신호(S2)를 인버트하는 인버터(12)와, 상기 인버트된 17㎒ 클럭신호로써 제1플립플롭(11)에서 출력된 데이터를 다시 래치하여 선입선출기(FIFO)(50, 60)로 전송하는 제2플립플롭(13)으로 이루어진 데이터 래치부(10)와; 쓰기제어신호(S1)을 17㎒ 클럭신호(S2)로써 래치하는 제3플립플롭(13)과, 상기 래치된 쓰기제어 신호와 17㎒ 클럭신호를 오아하여 멀티플렉서부(30)로 전송하는 오아게이트(22)로 이루어진 쓰기 제어신호 래치부(20)와; 오아게이트(22)에서 출력된 신호와 5V의 입력신호 중에서 어떤 신호를 선입선출기(FIFO) A(50)와, 선입선출기(FIFO) B(60)의 쓰기 제어신호로 사용할지를 리드인네이블 신호출력부(40)의 신호(S4)에 따라 선택하는 멀티플렉서 A(31)와, 멀티플렉서 B(32)로 이루어진 멀티플렉서부(30)와; 슬라이스마다 펄스가 들어오는 신호 ECLK449(S3)에 의해 래치되고, 상기출력되는 리드인네이블 신호(S4)를 반전시키는 인버터(41)와 같이 작용하여, 리드인네이블신호(S4)를 슬라이스마다 '0' 과 '1'을 반복하도록 하는 제4플립플롭(42)과, 제4플립플롭(42)의 출력신호인 리드인네이블신호(S4)를 반전시키는 인버터(41)로 이루어진 리드인네이블신호 출력부(40)로 구성되어 각각의 선입선출기(FIFO) (50, 60)로 각각의 래치된 데이터가 전송되어, 리드인네이블 신호 출력부(40)의 신호(S4)에 의해 멀티플렉서(70)에서 데이터를 선택하여 출력한다.
상기와 같이 구성된 본 발명의 동작을 제2도의 타이밍도와 같이하여 설명하면 다음과 같다.
제1플립플롭(11)에서 가변길이 부호화된 데이터를 제2도의 (a)와 같은 17㎒클럭신호(S2)로 래치하여, 가변길이 부호화된 데이터를 제2도의 (b)와 같이 만든다. 인버터(12)는 (a)와 같은 17㎒ 클럭신호(S2)를 반전시켜, 제2플립플롭(13)에서 상기 반전된 클럭신호로 제1플립플롭(11)의 제2도의 (b)와 같은 출력을 래치하여 제2도의 (e)와 같은 신호로 출력한다. 제3플립플롭(21)에는 입력 데이터가 유효한 경우'0'이고, 입력데이타가 유효하지 않는 경우'1'이 되는 신호인 쓰기제어신호(S1)가 입력되어, 각각의 선입선출기(FIFO)(50, 60)에 입력되는 데이터를 쓰는데 사용되도록 제2도의 (a)와 같은 클럭신호(S2)로 래치하여 제2도의 (c)와 같은 신호를 만든다.
제3플립플롭(21)의 출력과 클럭신호(S2)를 오아하는데 상용되는 오아게이트(22)는 선입선출기(FIFO) A(50)와 선입선출기(FIFO) B(60)에 제2플립플롭(13)의 출력을 쓰기 위해서 제2도의 (d)와 같은 신호를 만든다.
제2플립플롭(13)의 출력은 17㎒클럭신호(S2)를 인버트하는데 딜레이되고, 또한 인버트된 클럭신호를 래치한 후에도 딜레이 되므로, 제2도에서의 (d)와 같이 출력된 오아게이트(22)의 출력신호의 상승부분은 제2도의 (e)에서 출력된 데이터 각각의 경계에 올 수 없게 되어 데이터를 각각의 선입선출기(FIFO)(50, 60)에 쓸 수 있다.
한편, 멀티플렉서부(30)에서는 오아게이트(22)에서 출력된 신호와 5V의 입력신호 중 어떤 신호를 선입선출기(FIFO)(50, 60)의 쓰기 제어신호로써 사용할지를 리드인네이블신호 출력부(40)의 출력신호(S4)를 사용하여 선택한다.
상기 멀티플렉서부(30)의 멀티플렉서 A(30)의 출력은 리드인네이블 신호(S4)가 '1'일때 오아게이트(22)의 출력이 선택되고, 리드인네이블 신호(S4)가 '0'일때 5V의 입력신호가 선택되어 선입선출기 A(50)로 보내진다.
상기 멀티플렉서부(30)의 멀티플렉서 B(32)의 출력은 리드인네이블 신호(S4)가 '0'일때 오아게이트(22)의 출력이 선택되고, 리드인네이블 신호(S4)가 '1'일때 5V 입력신호가 선택되어 선입선출기 B(FIFO)(60)로 보내진다.
선입선출기(FIFO)(50, 60)는 5V 입력신호가 들어올때는 데이터를 쓰지 않으므로, 리드인네이블신호(S4)가 '1'일때는 선입선출기(FIFO) A(50)에 제3플립플롭(13)의 출력을 쓰고, 리드인네이블신호(S4)가 '0'일때는 선입선출기(FIFO) B(60)에 제3D플립플롭(13)의 출력을 쓴다.
리드인네이블 신호(S4)는 리드인네이블신호 출력부(40)의 인버터(41)에 의해 슬라이스마다 펄스가 들어오는 신호 ECLK449(S3)에 의해 래치되는 제4플립플롭(42)의 출력이 반전되므로써, 제4D플립플롭(42)의 출력 리드인네이블신호(S4)가 슬라이스마다 '0' 과 '1'을 반복하도록 한다.
상기 선입선출기(FIFO)(50, 60)의 출력은 멀티플렉서(70)에 입력되어 제4D플립플롭(42)의 출력에 따라 각각의 선입선출기(FIFO)(50, 60)의 출력을 선택하여 출력하도록 한다.
이상에서 살펴본 바와 같이 본 고안에 따르면, 고화질 텔레비젼 등과 같이 가변길이 부호화된 데이터를 선입선출기에 일시저장하는데 있어서, 쓰기 제어신호와 가변길이 부호와 데이터를 각각 래치하여 선입선출기로 써 넣으면, 선입선출기에서 입력되는 쓰기제어 신호와 가변부호화 데이터의 타이밍은 주위환경에 관계없이 안전하게 출력될 수 있다.

Claims (5)

  1. 가변길이 부호화된 24비트의 데이터를 입력하여 17㎒ 클럭신호(S2)로써 래치하고, 상기 래치된 데이터를 인버트 된 17㎒ 클럭신호(S2)로써 다시 래치하여 선입선출기(50, 60)로 데이터를 전송하는 데이터 래치부(10)와; 쓰기제어신호(S1)을 17㎒ 클럭신호(S2)로써 래치한 후, 상기 래치된 데이터와 17㎒ 클럭신호(S2)를 오아하여 멀티플렉서부(30)로 전송하는 쓰기 제어신호 래치부(20)와; 리드인네이블 신호출력부(40)의 신호(S4)에 의해 어떤 쓰기 제어신호를 어떤 선입선출기의 쓰기제어신호로 사용할지를 선택하는 멀티플렉서부(30)와; 슬라이스마다 펄스가 들어오는 신호 ECLK449(S3)에 의해 래치되고, 상기 래치된 데이터를 인버트하여 리드인네이블신호(S4)를 반복 출력하는 리드인네이블신호 출력부(40)로 구성됨을 특징으로 하는 가변길이 복호기에서 선입선출기의 쓰기제어신호 생성기.
  2. 제1항에 있어서, 데이터래치부(10)는 가변길이 부호데이터를 17㎒ 클럭신호(S2)로 래치하는 데 사용되는 제1D플립플롭(11)과, 17㎒ 클럭신호(S2)를 인버트 하는데 사용되는 인버터(12)와, 인버터(12)의 출력으로 제1플립플롭(11)의 출력을 래치하는데 사용되는 제2플립플롭(13)으로 구성됨을 특징으로 하는 가변길이 복호기에서 선입선출기의 쓰기제어 신호 생성기.
  3. 제1항에 있어서, 쓰기 제어 신호래치부(20)는 쓰기 제어신호(S1)를 17㎒ 클럭신호(S1)로 래치하는데 사용하는 제3플립플롭(21)과, 17㎒ 클럭신호(S2)와 제3플립플롭(21)의 출력을 오아하는데 사용되는 오아게이트(22)로 구성됨을 특징으로 하는 가변길이 복호기에서 선입선출기의 쓰기제어 신호 생성기.
  4. 제1항에 있어서, 멀티 플렉서부(30)는 오아게이트(22)의 출력과 5V 입력신호 중에서 어떤 신호를 선입선출기 A(50)와 선입선출기 B(60)의 쓰기 제어 신호로 사용할지를 제4플립플롭(42)의 출력신호 리드인네이블 신호(S4)에 의해 선택하는 멀티플렉서 A(31)와, 멀티플렉서 B(32)로 구성됨을 특징으로 하는 가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기.
  5. 제1항에 있어서, 리드인네이블 신호 출력부(40)는 제4플립플롭(42)의 출력을 반전시키는데 사용되는 인버터(41)와, 슬라이스마다 펄스가 들어오는 신호 ECLK449(S4)를 슬라이스마다 '0'과'1'을 반복하도록 하는 제4플립플롭(42)으로 구성됨을 특징으로 하는 가변길이 복호기에서 선입선출기의 쓰기제어 신호 생성기.
KR1019930030561A 1993-12-29 1993-12-29 가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기 KR0136562B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930030561A KR0136562B1 (ko) 1993-12-29 1993-12-29 가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930030561A KR0136562B1 (ko) 1993-12-29 1993-12-29 가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기

Publications (2)

Publication Number Publication Date
KR950022983A KR950022983A (ko) 1995-07-28
KR0136562B1 true KR0136562B1 (ko) 1998-11-16

Family

ID=19373568

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930030561A KR0136562B1 (ko) 1993-12-29 1993-12-29 가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기

Country Status (1)

Country Link
KR (1) KR0136562B1 (ko)

Also Published As

Publication number Publication date
KR950022983A (ko) 1995-07-28

Similar Documents

Publication Publication Date Title
US5365485A (en) Fifo with fast retransmit mode
US3967062A (en) Method and apparatus for encoding data and clock information in a self-clocking data stream
US4750149A (en) Programmable FIFO buffer
US4888739A (en) First-in first-out buffer memory with improved status flags
JPH0713926A (ja) バッファ制御回路及びその操作方法
KR0162501B1 (ko) Lcd 구동회로
KR0136562B1 (ko) 가변길이 복호기에서 선입선출기의 쓰기 제어 신호 생성기
US4289976A (en) Circuit arrangement for the transmission of digital data
JPH06282523A (ja) Ic内のバス回路
US5200647A (en) High-speed signal multiplexing circuit for multiplexing high-speed signals
US6367027B1 (en) Skew pointer generation
JPS63167496A (ja) 半導体メモリ装置
KR910009093B1 (ko) 부호화 마크 반전 코딩회로
KR100211120B1 (ko) 클럭분주회로
JP2597041B2 (ja) Fifoメモリ装置
KR900000853Y1 (ko) 출력포트 변환 회로
KR0178892B1 (ko) 클럭 다중화 회로
KR930002353B1 (ko) 레이저 프린터 엔진 접속 제어 데이터 전송회로
KR940004024Y1 (ko) D플립플롭 논리회로
KR100199190B1 (ko) 데이타 포착회로
KR970002073B1 (ko) 파이프 라인 구조를 이용한 브이 엘 디 장치
KR0131448Y1 (ko) 데이타 직, 병렬 변환회로
KR0134273B1 (ko) 고성능 궤환 쉬프트 레지스터
SU1193827A1 (ru) Преобразователь последовательного кода в параллельный
KR950007122B1 (ko) 키보드 제어 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041220

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee