KR0135597B1 - 펄스 인식회로 - Google Patents

펄스 인식회로

Info

Publication number
KR0135597B1
KR0135597B1 KR1019920013007A KR920013007A KR0135597B1 KR 0135597 B1 KR0135597 B1 KR 0135597B1 KR 1019920013007 A KR1019920013007 A KR 1019920013007A KR 920013007 A KR920013007 A KR 920013007A KR 0135597 B1 KR0135597 B1 KR 0135597B1
Authority
KR
South Korea
Prior art keywords
value
count
counted
period
pulse
Prior art date
Application number
KR1019920013007A
Other languages
English (en)
Other versions
KR940002836A (ko
Inventor
고명준
Original Assignee
강진구
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자주식회사 filed Critical 강진구
Priority to KR1019920013007A priority Critical patent/KR0135597B1/ko
Publication of KR940002836A publication Critical patent/KR940002836A/ko
Application granted granted Critical
Publication of KR0135597B1 publication Critical patent/KR0135597B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/08Pulse-modulation recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

본 발명은 펄스 인식회로에 관한 것으로, 일정한 주기의 클럭을 가지고 입력되는 신호의 로우 또는 하이에 따라 카운트 업(Counter Up)이나 카운트 다운(Counter Down)을 수행하여 해당 레지스터에 그 카운트 값을 일시 저장하는 업 다운 카운터(Up Down Counter)와, 다른 일정한 주기의 클럭을 가지고 입력되는 펄스의 주기를 카운트하여 해당 레지스터에 일시 저장하는 프리 런 카운터(Free Run Counter)와, 인터립트단자(INT)로 입력되는 펄스의 폴링이나 라이징의 순간에서 상기의 두 레지스터에서 카운트된 값을 읽어들인 후 상기의 두 카운터로 클리어 신호를 출력하여 다시 카운트하도록 하는 마이크로프로세서들로 구성함으로써 입력되는 펄스의 라이징(Rising)과 폴링(Falling)을 모두 사용하여 주기 및 기간을 카운트하고 이를 읽어들이는 시간할당은 라이징에지(Rising Edge) 또는 폴링에지(Falling Edge)의 순간에만 하도록 하면서 정확한 데이터 수신이 이루어지도록 하는 동시에 신호의 듀티를 산정하여 종류도 판별하도록 한 것이다.

Description

펄스 인식회로
제1도는 본 발명의 전체적인 구성을 나타낸 블록도.
제2도는 본 발명의 동작을 나타내는 타이밍차트.
제3도는 본 발명의 신호의 듀티를 판별하는 과정을 나타낸 플로우챠트.
제4도는 본 발명의 리모콘 수신시 노이즈를 판별하는 동작을 나타내는 타이밍챠트.
제5도는 본 발명의 리모콘 수신시 노이즈를 판별하는 과정을 나타낸 플로우챠트.
* 도면의 주요부분에 대한 부호의 설명
1 : 업,다운 카운터 2 : 제1레지스터
3 : 프린,런 카운터 4 : 제2레지스터
5 : 마이크로 프로세서
본 발명은 펄스 인식회로에 관한 것으로, 특히 계단형 펄스의 라이징에서 및 폴링에지의 숫자와 하이 또는 로우의 기간을 정확히 체크하여 신호의 듀티(duty)를 판별하는데 데이터 수신을 정확히 할 수 있도록 한 펄스 인식회로에 관한 것이다.
일반적으로 신호를 출력하는 송신수와 신호를 입력받아 판독하는 수신부가 일정거리 떨어져 있는 리모콘(remote control)의 수신방식 또는 신호의 듀티를 판별하여 이용하는 VTR의 VISS(Video Index Search System)이나 VASS(Video Address Search system)에서는 에지의 숫자 또는 펄스의 폭을 정확히 인식해야 한다는 것은 이미 잘 알려진 사실이다.
그러므로 종래에는 리모콘에서 신호를 수신하기 위하여 입력신호를 일정주기로 계속 체크하여 하이(High)와 로우(Low)의 기간을 산출하거나, 입력신호의 폴링(Falling)이나 라이징(Rising) 순간을 이용하여 두 순간의 기간을 카운팅하는 방법, 또는 폴링과 라이징을 동시에 사용하는 3가지 방법을 주로 이용하였었다.
그러나 상기와 같은 종래의 신호수신 방법에 의하여서는 효율적이고 정확한 신호인식이 어렵게 되는 단점이 있었다.
특히, 입력신호를 일정주기로 계속 체크하여 하이나 로우를 체크하는 첫 번째 방법에 있어서는 입력신호의 유무에 관계없이 입력을 계속 샘플링(Sampling)해야 하므로 소프트웨어(Soft Wart)의 수행시간 할당에 비효율적이며, 샘플링 데이터를 조립하며 하이나 로우의 기간을 산출하는데에도 많은 어려움이 있게되는 문제점이 있으며,, 입력신호의 폴링과 라이징 순간의 기간을 카운트하는 두 번째 방법에 있어서는 폴링이나 라이징의 순간만을 이용함으로써 신호의 중간에 임펄스(inpulse)성 노이즈(예를 들어 형광등에 의한 노이즈)가 중첩될 경우 원래의 데이터가 무시되어 에러로 처리될 위험성이 내포되어 있고, 폴링과 라이징을 동시에 사용하는 세 번째 방법에 있어서는 신호의 폴링과 라이징을 모두 사용하므로 정확한 하이, 로우의 기간을 체크하는데 유리하지만 이를 처리하는데 많은 시간을 할당하게 되어 전체적인 프로그램수행이나 다른 중요한 처리를 수행해야 할 시간적 여력이 줄어들게 되는 등의 문제점이 있었다.
이에 따라, 본 발명은 신호의 정확한 하이.로우 기간을 체크하면서 라이징 및 폴링의 순간을 카운트하여 데이터 수신을 정확히 하도록 한 펄스 인식회로를 제공하는 것을 그 목적으로 한다.
또한, 본 발명은 신호의 듀티를 산정하여 신호의 종류를 판별하도록 한 펄스 인식회로를 제공하는 것을 또다른 목적으로 한다.
이를 위하여 본 발명은 리모콘의 신호수신회로의 펄스 인식회로에 있어서, 일정한 주기의 클럭을 가지고 입력되는 신호의 로우 또는 하이에 따라 카운트업(Court Up)이나 카운터 다운(Counter Down)을 수행하여 해당 레지스터에 그 카운트 값을 일시 저장하는 업.다운 카운터(Up Down Counter)와, 다른 일정한 주기의 클럭을 가지고 입력되는 펄스의 주기를 카운트하여 해당 레지스터에 일시 저장하는 프리.런 카운터(Free Run Counter)와 인터립트단자(INT)로 입력되는 펄스의 폴링이나 라이징의 순간에서 상기의 두 레지스터에서 카운트된 값을 읽어들인 후 상기의 두 카운터로 클리어 신호를 출력하여 다시 카운트하도록 하는 마이크로 프로세서들로 구성함으로써 입력되는 펄스의 라이징(Rising)과 폴링(Falling)을 모두 사용하여 주기 및 기간을 카운트하고 이를 읽어 들이는 시간할당은 라이징에지(Rising Edge) 또는 폴링에지(Falling Edge)의 순간에만 하도록 하면서 정확한 데이터수신이 이루어지도록 하는 동시에 신호의 듀티를 산정하여 신호의 종류도 판별하도록 한 것이다.
이하 본 발명을 첨부 도면에 의거 상세히 기술하여 보면 다음과 같다.
높은 주파수(High Frequency) 주기의 클럭(T1)을 가지고 입력단(IN)을 통하여 입력되는 계단형 펄스신호의 입력이 로우(Low)이면 카운트 업(Counter Up)을 하면서 하이(High)이면 카운트 다운(Counter Down)을 하여 전환스위치(SW1)를 경유하여 해당되는 제1레지스터(Rogister)(2)에 카운트 값을 일시 저장하는 업.다운 카운터(1)와, 낮은 주파수(Low Frequency) 주기의 클럭(T2)을 가지고 상기 입력단(IN)을 통해 입력되는 계단형 펄스신호의 주기를 카운트하여 전환스위치(SW2)를 경유하여 해당되는 제2레지스터(4)에 카운터(4)에 카운트값을 일시 저장하는 프린.런 카운터(3)와, 상기 인터립트단자(INT)를 통하여 입력되는 계단형 펄스신호의 라이징 순간(라이징에지) 또는 폴링순간(폴링에지)에서 읽기단자(READ)를 통하여 두 전환스위치(SW1), (SW2)를 경유하여 상기 두 레이스터(2), (4)에 저장된 카운트 값을 읽어들인 후 클리어단자(CLEAR)을 통하여 상기 두 카운터(1), (3)를 클리어시켜 다시 카운터 하도록 하는 마이크로프로세서(5)들로 구성한 것이다.
여기서 마이크로프로세서(5)가 라이징에지 또는 폴링에지에 동작하도록 임의로 선택하여 입력시킬 수 있다.
이와 같이 구성한 본 발명의 펄스 인식회로는 리모콘으로부터 또는 VTR의 VISS이나 VASS에서 입력되는 계단형 펄스신호를 체크하여 정확한 데이터수신이 이루어지도록 한 것으로, 입력단(IN)을 통한 제2a도에 도시한 것과 같은 계단형 펄스신호가 인터럽트단자(INT)에 입력되면 마이크로프로세서(5)는 입력펄스의 폴링에지 즉 a의 시점에서 동작을 개시한다(여기에서는 마이크로프로세서의 입력을 폴링에지로 선택한 경우이고 만약 라이징에지로 선택한다면 라이징에지 즉 b의 시점에서 동작을 개시한다).
그러므로 마이크로프로세서(5)이러 클리어단자(CLEAR)로부터 출력되는 클리어신호에 의해 다시 카운트를 시작하는 업.다운 카운터(1)와 프리.런 카운터(3)는 각각 다른 주기의 클럭(T1), (T2)에 따라 카운트를 시작한다. 업.다운 카운터(1)는 제2b도에 도시한 것과 같은 폴링에지부터 즉 a(a', a, a')의 시점부터 카운트 업을 수행하고 라이징에지부터 즉 b(b', b, b')의 시점부터 카운트 다운을 수행하여 전환스위치(SW1)을 경유하여 제1레지스터(2)에 카운트값을 일시 저장하는 한편, 프리.런 카운터(3)는 제2c도에 도시한 것과 같은 폴링에지 즉 a(a', a, a')의 시점부터 다음 폴링에지 즉 a'(a, a')의 시점까지 계속 카운트업을 수행하여 전환스위치(SW2)를 경유하며 제2레지스터(4)에 일시 정지한다.
따라서 폴링에지 즉 a의 시점에서 동작을 개시한 마이크로프로세서(5)는 다음의 폴링에지 즉 a'의 시점에서 두 전환스위치(SW1), (SW2)를 경유하여 두 레지스터(2), (4)에 일시 저장된 카운트값을 읽기단자(READ)를 통해 읽어들인 후 클리어단자(CLEAR)를 통해 두 카운터(1), (3)를 클리어시켜 다시 카운트를 시작하도록 한다.
즉, 카운트는 폴링과 라이징을 모두 사용하여 정확한 카운팅을 하도록 하고 카운트를 읽어 들이는 것은 폴링에지 또는 라우징에지에만 수행하도록 함으로써 정확한 데이터 수신과 함께 수행시간이 여유를 얻도록 한 것이다.
제3도는 신호의 듀티(Duty)를 판별하는 과정을 나타낸 것으로서, 처음에 폴리에지 때 마이크로프로세서(5)에서 클리어단자(CLEAR)를 통해 업.다운 카운터(1) 및 프리.런 카운터(3)를 크리어시킨 후 다시 카운트를 시작하도록 하고(단계 10), 인터럽트단자(INT)를 통해 입력되는 계단형 펄스신호에 다음의 폴링에지가 있는가를 판단하여(단계 11), 있는 경우에는 마이크로프로세서(5)에서 읽기단자(READ)를 통해 업.다운 카운터(1)에서의 카운트 값을 CO로 읽어들이면서 프리.런 카운터(3)에서의 카운트 값을 C1으로 읽어들인다(단계 12), 다음에 마이크로프로세서(5)에서 클리어단자(CLEAR)를 통해 두 카운터(1), (3)를 클리어시키면서 다시 카운트를 시작하도록 한 후(단계 13), 듀티값을 계산한다(단계 14).
이때 업.다운 카운트(1)의 카운트 값(C0)는 클럭(T1)의 주기에
따른 카운트값이므로 T1C0 = XT1 - YT1 ·········· ①
(여기에서 X는 카운트업한 값, Y는 카운트 다운한 값이다).
그리고 프리.런 카운터(3)의 카운트 값(C1)은 클럭(T2)의 주기에
따른 카운트값이므로 T2C1 = XT1 + YT1 ·········· ②
① + ② → T1C0 + T2C1 = 2XT1
② - ① → T2C1 - T1C0 = 2YT1
따라서 듀티 D는
가 된다
그러므로 듀티값로써 신호의 종류를 판별하도록 함으로써 VTR의 VISS 또는 VASS의 처리에도 오차없이 수행하도록 한다(단계 15).
그리고 만약 주기가 일정하면 XT1+YT1=T2C1=T(주기)로 설정할 수 있으므로가 되어 프리.런 카운터(3)의 카운터값(C1)은 필요가 없게 된다.
한편, 제2b도에서 a시점부터 a시점까지의 경우처럼 업.다운 카운터(1)의 카운트값(CQ)이 음(-)으로 될 경우가 있으므로, 이때에는
T1CQ = XT1 - (-YT1) = XT1 + YT1
T2C1 + XT1 + (-YT1) = XT1 - YT1
듀티 D는
가 된다.
위의 식에서 알 수 있듯이 업.다운 카운터(1)의 클럭(T1)의 주기와 프리.런 카운터(3)의 클럭(T2)의 주기는 T2 〉 T1, 즉 클럭(T2)의 주파수는 입력 펄스의 한 주기를 충분히 카운트할 수 있는 낮은 주파수(Low Frequency)이어야 하며, 클럭(T1)은 정확한 듀티를 판별하기 위해 충분히 높은 주파수(High Frequency)이어야 한다.
또한, 카운트 값이 음(-)이 되는 경우는 리모콘의 수신에서 빈번하게 발생하는 입펄스성 노이즈가 유입되는 때이므로 이때 체크된 X, Y 값들을 충분히 검토하여 정상적인 데이터로 오인하지 않도록 다음에 일예로 제시한 계산식에 보정을 가하는 방법을 이용하여야 한다.
제4도 및 제5도는 리모콘 수신시 노이즈를 판별하는 방법의 일실시예를 나타낸 것이다. 원하는 수신시간을 주기(T')라 하면 즉, 제4도의 d시점에서 d' 시점부터 d시점까지라고 할 때 d 시점부터 e 시점까지의 짧은 주기(T')의 펄스가 입력되게 되면 일반적으로 노이즈 입력으로 하여 에러데이터가 수신된 것으로 처리하므로 e 시점부터 d' 시점까지의 펄스까지 모두 에러 데이터로 처리하였었다. 그러므로 마이크로프로세서(5)에 의해 처않으면 안 되었의 폴링에지에서 카운트를 시작하여 다음의 폴링에지가 입력되었을 때 업.다운 카운터(1) 및 프리.런 카운터(3)에서 제1 및 제2레지스터(2), (4)에 일시 저장한 카운트값(C0), (C1)을 읽어들인 후 듀티 값을 계산하는 중에, 업.다운 카운터(1)에서 카운트업한 값(X)과 카운트 다운한 값(Y) 즉, 입력 펄스의 하이, 로우 시간을 체크한다(단계 20).
그리고 이전에 에러 데이터가 있었는가의 여부를 확인하기 위하여 전에 카운트 타운한 값(Y')이 있었는가를 확인하여(단계 21), 있는 경우에는 이전의 카운트 업한 값(X')과 이전의 카운트 다운한 값(Y') 및 지금 카운트 다운한 값(Y)을 더하여 합산 카운트 다운값(Ya)으로 가정하면서 지금 카운트 업한 값(X)을 합산 카운트 업값(Xa)로 가정한 후(단계 22), 합산 카운트 업값(Xa)이 합산 카운트다운값(Ya) 보다 큰가를 비교한다(단계 23).
만약 합산 카운트 업값(Xa)이 작으면 지금 카운트 다운한 값(Y)을 합산 카운트 다운값(Ya)로 설정하면서 이전 카운트 다운한 값(Y')과 이전 카운트 업한 값(X') 및 지금 카운트 업한 값(X)을 더하여 합산 카운트업값(Xa)으로 설정한다(단계 24).
그리고 합산 카운트업 값(Xa)과 합산 카운트 다운 값(Ya)의 합이 원하는 수신시간의 주기(T)와 같은가를 비교하여(단계 25), 같으면 정확한 데이터로 인정하여 데이터를 수신한 후 종료하고(단계 26), 같지 않으면 다시 합산 카운트 업값(Xa)과 합산 카운트 다운 값(Ya)의 합이 주기(T) 보다 큰가를 비교하여(단계 27), 합산 카운트 다운 값(Ya)을 이전 카운트 다운한 값(Y')으로 설정한 후(단계 29), 에러데이터의 입력이므로 그 값을 단계 21로 귀환시킨다(단계 30).
한편, 단계 21에서 이전의 에러데이터, 즉 이전 카운트 다운한 값(Y1)이 없으면 지금 카운트 업한 값(X)과 지금 카운트 다운한 값(Y)을 더한 값이 원하는 수신시간의 주기(T)와 같은가를 확인하여 같은 경우에 정확한 데이터이므로 단계 26으로 보내고(단계 31), 같지 않으면 지금 카운트 업한 값(Y)을 이전 카운트 업한 값(X'), 지금 카운트 다운한 값(Y)을 이전 카운트 다운한 값(Y')으로 설정한 후(단계 32), 에러데이터이므로 다음 입력되는 펄스와 같이 비교하기 위하여 단계 21로 귀환시킨다(단계 33).
여기에서는 마이크로프로세서(5)에 의해 입력되는 펄스에 의해 폴링에지 때마다 카운트 값(C0), (C1)을 읽어 들이면서 다시 카운트하도록 하는 과정에 대한 설명을 생략한 것이다.
따라서 본 발명의 펄스 인식회로에 의하여서는 입력 신호인 계단형 펄스의 폴링과 라이징을 모두 이용하되, 업.다운 카운터(1)에서는 높은 주파수인 클럭(T1)을 가지고 입력이 로우 또는 하이의 상태에 따라 카운트 업.카운트 다운하여 제1레지스터(2)에 일시 저장하도록 하고, 프리.런 카운터(3)에서는 낮은 주파수인 클럭(T2)을 가지고 입력신호의 주기를 카운트하여 제2레지스터(4)에 일시 저장하도록 함으로써 마이크로프로세서(5)에서 인터럽트단자(INT)로 입력되는 입력신호의 폴링에지 때마다 두 레지스터(2), (4)의 카운트 그러기가 (C0), (C1)을 읽어들인 후 카운트 값을 초기화시켜 다시 카운트 하도록 하면서 데이터 수신의 정확성과 수행시간의 여유를 얻을 수 있도록 함은 물론, 이 정확성을 이용하여 듀티를 산정하면서 신호의 종류까지 판별하도록 한 것임을 알 수 있다.

Claims (4)

  1. 높은 주파수 주기의 클럭(T1)을 가지고 입력단을 통하여 입력되는 계단형 펄스신호의 입력이 로우이면 카운트 업을 하면서 하이(High)이면 카운트 다운을 하여 전환스위치(SW1)를 경유하여 해당되는 제1레지스터(2)에 카운트 값을 일시 저장하는 업.다운 카운터(1)와, 낮은 주파수 주기의 클럭(T2)을 가지고 상기 입력단(INT)을 통해 입력되는 계단형 펄스 신호의 주기를 카운트하여 전환스위치(SW2)를 경유하여 해당되는 제2레지스터(4)에 카운터(4)에 카운트값을 일시 저장하는 프린.런 카운터(3)와, 인터립트단자(INT)를 통하여 입력되는 계단형 펄스 신호의 라이징 순간(라이징에지) 또는 폴링 순간(폴링에지)에 읽기단자(READ)를 통해 두 전환스위치(SW1), (SW2)를 경유하여 상기 두 레지스터(2), (4)에 저장된 카운트 값을 읽어들인 후 클리어단자(CLEAR)를 통하여 상기 두 카운터(1), (3)를 클리어시켜 다시 카운터 하도록 하는 마이크로프로세서(5)들로 구성됨을 특징으로 하는 펄스 인식회로.
  2. 제1항에 있어서, 입력단을 통해 입력되는 계단형 펄스신호의 주기가 일정하면 주기를 카운트하는 프리.런 카운터 및 제2레지스터를 삭제하고 업.다운 카운터와 제1레지스터 및 마이프로프로세서에 의해 정확한 데이터 수신이 이루어지도록 한 펄스 인식회로.
  3. 제1항에 있어서, 마이크로프로세서는 폴링에지 때 인터립트에 의해 초기화되면서 카운트를 시작하는 단계와, 다음의 폴링에지 가있는가를 판단하여 두 카운터의 카운트 값을 읽어들인 후 다시 초기화하는 단계와, 상기 두 카운터의 카운트 값을 카운트 업한 값과 카운트 다운한 값을 구하고 그 값으로 듀티값을 구하여 듀티값을 판별하는 단계들에 의하여 입력되는 신호의 종류를 알 수 있도록 하여 VTR와 VISS나 VASSDP 이용하도록 한 펄스 인식회로.
  4. 제3형에 있어서, 카운트 업한 값과 카운트 다운한 값을 구한 다음 이전의 에러 데이터가 있었는가를 확인하는 단계와, 이전의 에러데이터가 있으면 이전의 카운트 업한 값 및 카운트 다운한 값을 지금 카운트 다운한 값에 더한 합산 카운트 다운값이 지금 카운트 업한 값보다 작은가를 확인하는 단계와, 상기의 단계에서 작지 않은 경우에만 이전의 카운트 업한 값 및 카운트 다운 한 값에 지금 카운트 업한 값을 더하여 합산 카운트 업 값이 되도록 하는 단계와, 합산 카운트 업값과 합산 카운트 다운 값의 합이 원하는 수신시간의 주기와 같은가를 확인하여 같으면 정상데이터로 판정하는 단계와, 상기의 단계에서 같지 않으면 주기보다 큰가를 확인하여 크면 완전한 에러 데이터이므로 버리고 작으면 이전의 카운트 값으로 선택하는 단계와, 상기의 단계에서 이전의 에러데이터가 없으면 지금의 카운트 값의 합이 주기와 같은가를 확인하여 같으면 정상데이터로, 같지 않으면 이전의 카운트 값으로 각각 선택하는 단계들에 의하여 리모콘 수신시 노이즈의 입력여부를 판별하도록 한 펄스 인식회로.
KR1019920013007A 1992-07-21 1992-07-21 펄스 인식회로 KR0135597B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920013007A KR0135597B1 (ko) 1992-07-21 1992-07-21 펄스 인식회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920013007A KR0135597B1 (ko) 1992-07-21 1992-07-21 펄스 인식회로

Publications (2)

Publication Number Publication Date
KR940002836A KR940002836A (ko) 1994-02-19
KR0135597B1 true KR0135597B1 (ko) 1998-04-22

Family

ID=19336727

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920013007A KR0135597B1 (ko) 1992-07-21 1992-07-21 펄스 인식회로

Country Status (1)

Country Link
KR (1) KR0135597B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101241990B1 (ko) * 2011-06-14 2013-03-11 (주)누리텔레콤 기계식 계량기의 펄스 신호 센싱 방법 및 그 장치

Also Published As

Publication number Publication date
KR940002836A (ko) 1994-02-19

Similar Documents

Publication Publication Date Title
US5436853A (en) Remote control signal processing circuit for a microcomputer
JPS6068787A (ja) フレ−ミングコ−ド検出回路
KR100288996B1 (ko) 입력신호독출회로
CN109782841B (zh) 基于rtc芯片的实时时钟的实现方法、终端设备及存储介质
KR0135597B1 (ko) 펄스 인식회로
US6546065B1 (en) Frame synchronous circuit
KR100439368B1 (ko) 오류정정장치
CN116455365B (zh) 一种捕获电路、微处理芯片及设备
JPH0748647B2 (ja) デューティ比判別回路
US20110106985A1 (en) Input Device
US4517683A (en) Microprocessor controlled system for decoding serial data into parallel data for execution
KR100209715B1 (ko) 인터럽트 발생 회로
RU2052898C1 (ru) Способ разнесенного приема данных
JPH0643963A (ja) 計時機能を備えた計算機システム
GB2095013A (en) Multi-tone sequential call signal detector
SU1474638A1 (ru) Устройство дл обработки информации
SU1142836A1 (ru) Устройство дл обработки прерываний
SU1003072A2 (ru) Устройство дл определени максимального числа из р да чисел
SU877547A1 (ru) Устройство дл диагностического контрол
SU1734114A1 (ru) Устройство дл профессионального отбора операторов
SU1660154A1 (ru) Устройство для регистрации и формирования импульсов
KR910002608B1 (ko) 문자 다중방송 수신기용 자동탭 선택방식
JPH08163100A (ja) 2計数値間差分出力方法及びその装置
SU1083402A1 (ru) Устройство дл приема сигналов относительной фазовой телеграфии
JP3130803B2 (ja) リモートコントロール信号受信装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061221

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee