KR940002836A - 펄스 인식회로 - Google Patents

펄스 인식회로 Download PDF

Info

Publication number
KR940002836A
KR940002836A KR1019920013007A KR920013007A KR940002836A KR 940002836 A KR940002836 A KR 940002836A KR 1019920013007 A KR1019920013007 A KR 1019920013007A KR 920013007 A KR920013007 A KR 920013007A KR 940002836 A KR940002836 A KR 940002836A
Authority
KR
South Korea
Prior art keywords
count
value
counted
period
pulse
Prior art date
Application number
KR1019920013007A
Other languages
English (en)
Other versions
KR0135597B1 (ko
Inventor
고명준
Original Assignee
강진구
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자 주식회사 filed Critical 강진구
Priority to KR1019920013007A priority Critical patent/KR0135597B1/ko
Publication of KR940002836A publication Critical patent/KR940002836A/ko
Application granted granted Critical
Publication of KR0135597B1 publication Critical patent/KR0135597B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/08Pulse-modulation recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

본 발명은 펄스 인식 회로에 관한 것으로, 일정한 주기의 클럭을 가지고 입 력되는 신호의 로우 또는 하이에 따라 카운트업 (Court Up) 이나 카운트 다운 (Count Down)을 수행하여 해당 레지스터에 그 카운트 값을 일시 저장하는 업다운 카운터 (Up Down Counter)와, 다른 일정한 주기외 클럭을 가지고 입력되는 펄스의 주기를 카운트하여 해당레지스터에 일시 저장하는 프리런 카운터 (Free Run Counter)와, 인터 럽트단자(INT)로 입력되는 퍽스의 폴링이나 라이징의 순간에서 상기의 두 레지스터에서 카운트된 값을 읽어들인후 상기의 두 카운터로 클리어 신호를 출력하여 다시 카운트하도록 하는 마이크로프로세서들로 구성함으로써 입력되는 펄스의 라이징(Rising)과폴링 (Falling) 을 모두 사용하여 주기 및 기간을 카운트하고 이를 읽어 들이는 시간할당은 라이징에 지 (Rising Edge)또는 폴링에 지 (Falling Edge) 의 순간에만 하도록 하면서 정확한 데이타 수신이 이루어 지도록 하는 동시에 신호의 듀티를 산정하여 신호의 종류도 판별하도록 한 것이다.

Description

펄스 인식회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 전체적인 구성을 나타낸 블럭도,
제2도는 본 발명의 동작을 나타내는 타이밍차트,
제4도는 본 발명의 리모콘 수신시 노이즈를 판별하는 동작을 나타낸 타이밍차트,
제5도는 본 발명의 리모콘 수신시 노이즈를 판별하는 과정을 나타낸 플로우차트.

Claims (4)

  1. 리모콘 수신의 펄스 인식회로에 있어서, 높은 주파수 주기의 클럭을 가지고 입력단을 통해 입력되는 계단형 펄스신호와 파형이 로우이면 카운트 업하고 하이이면 카운트 다운하면서 그 카운트 값을 제1레지스터에 일시 저장하는 업다운 카운터와, 낮은 주파수 주기의 클럭을 가지고 상기의 계단형 펄스신호의 주기를 카운트하여 그 값을 제2레지스터에 일시 저장하는 프리 · 런 카운터와, 인터 럽트단자를 통하여 입력되는 상기의 계단형 펄스신호의 폴링에지 또는 라이징에 지의 순간마다 읽기 단자를 통해 상기 두 레지스터의 카운트 값을 읽어들인후, 클리어 단자를 통하여 상기 두 카운터의 카운트 값을 초기화하면서 다시 카운트 하도록하는 마이크로프로세서들로 구성하여 정확한 데이타수신이 이루어지면서 수행시간의 여유를 갖도록 한 펄스 인식회로.
  2. 제1항에 있어서, 입력단을 통해 입력되는 계단형 펄스신호의 주기가 일정하면 주기를 카운트하는 프리런 카운터 및 제2레지스터를 삭제하고 업다운 카운터와 제1레지스터 및 마이크로프로세서에 의해 정확한 데이타 수신이 이루어지도록한 펄스 인식회로.
  3. 제1항에 있어서, 마이크로프로세서는 폴링에지때 인터럽트에 의해 초기화되면서 카운트를 시작하는 단계와, 다음의 폴링에지가 있는가를 판단하여 두 카운터의 카운트 값을 읽어들인 후 다시 초기화하는 단계와, 상기 두 카운터의 카운트 값을 통하여 카운트 업 한 값과 카운트 다운한 값을 구하고 그 값으로 듀티 값을 구하여 듀티 값을 관별하는 단계들에 의하여 입력되는 신호의 종류를 알 수 있도록하여 VTR의 VISS나 VASS에 이용하도록 한 퍽스 인식회로.
  4. 제3항에 있어서, 카운트 업한 간과 카운트 다운한 값을 구한 다음 이전의 에 러데이타가 있었는가를 확인하는 단계와, 이전의 에러데이타가 있으면 이전의 카운트 업한 값 및 카운트 다운한 값을 지금 카운트 다운한 값에 더한 합산 카운트 다운값이 지금 카운트 업한 값보다 작은가를 확인하는 단계와, 상기의 단계에서 작지 않은 경우에만 이전의 카운트 업한 값 및 카운트 다운 한 값에 지금 카운트 업한 값을 더하여 합산 카운트 업 값이 되도록 하는 단계와, 합산 카운트 업 값과 합산 카운트 다운 값의 합이 원하는 수신시 간의 주기와 같은가를 확인하여 같으면 정상데이타로 판정하는 단계와, 상기의 단계에서 같지 않으면 주기보다 큰가를 확인하여 크면 완전한 에러데이타이므로 버리고 작으면 이전의 카운트 값으로 선택하는 단계와, 상기의 단계에서 이전의 에러데이타가 없으면 지금의 카운트값의 합이 주기와 같은가를 확인하여 같으면, 정상 데이타로, 같지 않으면 이전의 카운트 값으로 각각 선택하는 단계들에 의하여 리모콘 수신시 노이즈의 입력여부를 판별하도록한 펄스 인식회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920013007A 1992-07-21 1992-07-21 펄스 인식회로 KR0135597B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920013007A KR0135597B1 (ko) 1992-07-21 1992-07-21 펄스 인식회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920013007A KR0135597B1 (ko) 1992-07-21 1992-07-21 펄스 인식회로

Publications (2)

Publication Number Publication Date
KR940002836A true KR940002836A (ko) 1994-02-19
KR0135597B1 KR0135597B1 (ko) 1998-04-22

Family

ID=19336727

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920013007A KR0135597B1 (ko) 1992-07-21 1992-07-21 펄스 인식회로

Country Status (1)

Country Link
KR (1) KR0135597B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101241990B1 (ko) * 2011-06-14 2013-03-11 (주)누리텔레콤 기계식 계량기의 펄스 신호 센싱 방법 및 그 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101241990B1 (ko) * 2011-06-14 2013-03-11 (주)누리텔레콤 기계식 계량기의 펄스 신호 센싱 방법 및 그 장치

Also Published As

Publication number Publication date
KR0135597B1 (ko) 1998-04-22

Similar Documents

Publication Publication Date Title
US5436853A (en) Remote control signal processing circuit for a microcomputer
JPS57173230A (en) Phase synchronizing circuit
KR20040068971A (ko) 광대역 주파수 범위에서 펄스 입력 신호의 주파수를 높은정확도로 결정하는 방법
KR940002836A (ko) 펄스 인식회로
US5357490A (en) Measuring timer system
CN108809299B (zh) 信号频率测量系统
RU2210785C2 (ru) Цифровой частотомер
US5138639A (en) Pulse position measurement type meter-driving circuit capable of improving measurement accuracy
US4164712A (en) Continuous counting system
JPS597826Y2 (ja) 遠方監視制御装置における渋帯検出回路
JP3223884B2 (ja) デューティ比判定回路及びデューティ比判定方法
US5511047A (en) High resolution timer using low resolution counter
KR900002624A (ko) 클램프펄스 작성회로
US6072338A (en) Method of and device for determining pulse width
SU1649577A1 (ru) Многоканальный счетчик импульсов
JPH0514186A (ja) パルス幅変調回路
SU1023256A1 (ru) Устройство дл измерени глубины модул ции амплитудно-модулированных сигналов
SU1322219A1 (ru) Селектор сигналов проверки времени
JP3130803B2 (ja) リモートコントロール信号受信装置
SU1679626A1 (ru) Счетное устройство
SU1640695A1 (ru) Анализатор логических сигналов
SU1298768A1 (ru) Устройство дл формировани гистограммы
SU1553972A1 (ru) Устройство дл возведени в квадрат
KR950013602B1 (ko) 주파수 측정장치
SU1571584A1 (ru) Устройство переменного приоритета

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061221

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee