KR0135143B1 - 프로젝션 티브이(tv)의 디지탈 컨버젼스 보정회로 - Google Patents

프로젝션 티브이(tv)의 디지탈 컨버젼스 보정회로

Info

Publication number
KR0135143B1
KR0135143B1 KR1019940022627A KR19940022627A KR0135143B1 KR 0135143 B1 KR0135143 B1 KR 0135143B1 KR 1019940022627 A KR1019940022627 A KR 1019940022627A KR 19940022627 A KR19940022627 A KR 19940022627A KR 0135143 B1 KR0135143 B1 KR 0135143B1
Authority
KR
South Korea
Prior art keywords
data
correction
correction data
convergence
converter
Prior art date
Application number
KR1019940022627A
Other languages
English (en)
Other versions
KR960013008A (ko
Inventor
박한이
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019940022627A priority Critical patent/KR0135143B1/ko
Publication of KR960013008A publication Critical patent/KR960013008A/ko
Application granted granted Critical
Publication of KR0135143B1 publication Critical patent/KR0135143B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/28Arrangements for convergence or focusing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/12Bandpass or bandstop filters with adjustable bandwidth and fixed centre frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/1435Random access memory [RAM]
    • H01L2924/1437Static random-access memory [SRAM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • H01L2924/145Read-only memory [ROM]
    • H01L2924/1451EPROM
    • H01L2924/14511EEPROM

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

본 발명은 프로젝션(Projection) TV에서 화면의 미스컨버젼스(Misconvergence)에 대한 보정시간을 짧게하여 성능을 개선한 프로젝션 TV의 디지털 컨버젼스 보정회로에 관한 것이다.
상기와 같은 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로는 복수 개의 서브 보정데이타값을 조장하고 보정하고자 하는 컨버젼스값에 가장 가까운 데이터값을 출력하여 대략적으로 컨버젼스 보정을 수행하는 서브 컨버젼스 보정회로부와, 상기 서브 컨버젼스 보정회로부에 의해 1차 컨버젼스 보정 후에 메인 보정데이타값을 출력하여 미세 컨버젼스 보정을 수행하는 메인 컨버젼스 보정회로부를 포함하여 구성되는 것으로 이루어 지고, 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로의 다른 실시에는 시스템 전체를 제어하는 마이컴과 컨버젼스 보정데이타를 저장하는 SRAM 등을 구비한 컨버젼스 보정회로에 있어서, 상기 SRAM에 저장되어 있는 데이터 중에서 보정데이타만을 출력하는 데이터 변환부와, 상기 데이터 변환부의 출력을 아나로그 데이터로 변환하는 R.H(Red Horizontal) D/A 컨버터, G. H D/A 컨버터, B. H D/A 컨버터, R. V(Red Vertcal) D/A 컨버터, G. V D/A 컨버터, B. V D/A 컨버터로 구성된 D/A 변환부와, 상기 복수 개의 D/A 변환부의 출력을 각각 필터링하는 복수 개의 LPF와, 상기 LPF 출력신호 중 R. H 보정데이타에 G. H 보정데이타가 합산된 보정데이타를 증폭하는 제1증폭기, G. H 보정데이타를 증폭하는 제2증폭기, B. H 보정데이타에 G. H 보정데이타가 합산된 보정데이타를 증폭하는 제3증폭기, R. V 보정데이타에 G. V 보정데이타가 합산된 보정데이타를 증폭하는 제1증폭기, G. H 보정데이타를 증폭하는 제2증폭기, B. H 보정데이타에 G. H 보정데이타가 합산된 보정데이타를 증폭하는 제3증폭기, R. V 보정데이타에 G. V 보정데이타가 합산된 보정데이타를 증폭하는 제4증폭기, G. V 보정데이타를 증폭하는 제5증폭기, B. V 보정데이타에 G. V 보정데이타가 합산된 보정데이타를 증폭하는 제6증폭기로 구성된 증폭단, 상기 증폭단의 출력신호에 의해 보정자계를 발생하는 복수 개의 컨버젼스 요크코일을 포함하여 구성된다.

Description

프로젝션 티브이(TV)의 디지탈 컨버젼스 보정회로
제1도는 종래의 프로젝션 TV의 디지털 컨버젼스 보정회로를 나타낸 구성블럭도.
제2도는 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로를 나타낸 구성블럭도.
제3도(a)는 본 발명의 다른 실시예를 나타낸 구성블럭도.
제3도(b)는 제3도(a)에 따른 R. G. B 래스터의 변화를 나타낸 개략도.
* 도면의 주요 부분에 대한 부호의 설명
21 : ARP 발생부 22 : 제1어드레스 발생부
23 : 제1데이타조정부 24 : 제1SRAM
25 : 데이터 변환부 26 : LPF
27 : 데이타 증폭부 28 : 제1E2PROM
29 :제1마이컴 30 : PLL부
31 : 제2마이컴 32 : 제2E2PROM
33 : 제2어드레스 발생부 34 : 제2데이타조정부
35 : D/A 변환부 36 : 인에이블부
37 : 제2SRAM부 38 : 버퍼
본 발명은 프로젝션(Projection) TV에서, 화면의 미스컨버젼스(Misconvergence)에 대한 보정시간을 짧게하여 성능을 개선한 프로젝션 TV의 디지털 컨버젼스 보정회로에 관한 것이다.
일반적으로 TV 화면에서 R, G, BTOR의 입사각이 기구적으로 서로 일치하지 않아 화면에서 R, G, B의 3색이 일치하지 않는 미스 컨버젼스가 발생한다.
이를 보정하기 위해서 컨버젼스 보정회로를 채용하게 되는데 컨버젼스 보정회로에는 크게 아나로그 컨버젼스 보정회로와, 디지털 컨버젼스 보정회로가 있다.
그 중 디지털 컨버젼스 보정회로는 화면의 각 조정점간의 데이터를 메모리에 넣어 화면 상의 각 조정점에서 컨버젼스를 조정하도록 되어 있으며, 조정점 데이터로부터 실제 컨버젼스 보정에 필요한 보정데이타를 얻는 수단에 따라 소프트웨어(software)에 의한 보간법과, 하드웨어(hardware)에 의한 보간법이 있다.
이하, 첨부된 도면을 참고하여 종래의 프로젝션 TV의 디지털 컨버젼스 보정회로에 관하여 설명하면 다음과 같다.
제1도는 종래의 프로젝션 TV의 디지털 컨버젼스 보정회로를 나타낸 구성블럭도이다.
먼저 수평 귀선 신호(Horizontal Blanking Signal : H.BLK), 수직 귀선 신호(Verticla blanking Signal : V.BLK)를 받아 디지털 컨버젼스 회로에 필요한 수평 귀선 신호(H.BLK)에 동기화 된 일정한 클럭을 만들어 내는 PLL(Phase Locked Loop)부(2)와, 수평 귀선 신호(H.BLK)와 수직 귀선 신호(V.BLK), 그리고 상기 PLL부(2)의 출력신호를 입력하여 수평 어드레스 리셋신호(H.Aref)와 수직 어드레스 리셋신호(A.Vref)를 출력하는 어드레스 리셋펄스(ARP)발생부(1)의 출력신호와 PLL부(2)의 출력신호를 입력하여 SRAM(7)을 액세스(Access)하기 위한 어드레스를 발생시키는 어드레스 발생부(3)와, 컨버젼스 조정점의 데이터를 저장하고 있는 E2PROM(5)과, 리모컨의 제어에 의해 컨버젼스 조정모드로 전한되어 상기 E2PROM(5)의 컨버젼스 조정점의 데이터와 어드레스를 출력하는 마이컴(4)와, 정상 동작 시에는 어드레스 발생부(3)에서 출력되는 어드레스를 SRAM(7)에 그대로 입력시키고, 리모컨에 의해 컨버젼스 조정을 하게 하면 마이컴(4)에서 출력되는 어드레스와 데이터를 SRAM(7)에 입력시켜 SRAM(7)의 데이터를 변화시키는 데이터 조정부(6)와, 상기 데이터 조정부(6)에서 출력되는 전체 보정데이타를 기억하는 SRAM(7)과, 상기 SRAM(7)에 기억되어 있는 데이터 중에서 전체 보정데이타만을 출력하는 데이터 변환부(8)와, 상기 SRAM(7)의 디지털 데이터를 아날로그 데이터로 변환하는 D/A 변환부(9)와, 상기 D/A 변화부99)의 출력을 정형화하기 위해 필터링하는 로우 패스 필터(Low Pass Filter : LPF(10), 필터링된 신호를 증폭하여 컨버젼스 요크 코일(CY)에 인가하는 증폭기(AMP)(4)로 구성된다.
이와 같이 구성된 종래의 프로젝션 TV의 디지털 컨버젼스보정회로의 동작은 다음과 같다.
수평 귀선 신호(H.BLK), 수직 귀선 신호(V.BLK)를 받아 PLL부(2)에서 시스템에 사용되는 수평 귀선신호(H.BLK)에 동기화된 클럭신호(CLKø)를 이용하여 ARP 발생부(1)에서 수평, 수직의 어드레스 리셋신호를 발생하게 된다.
상기의 수평, 수직 어드레스 리셋신호와 PLL부(2)의 클럭신호(CLKø)로 카운터를 이용하여 어드레스 발생부(3)에서 SRAM(7)을 액세스하기 위한 어드레스를발생하게 된다.
정상 동작 시에는 데이터 조정부(6)가 상기 어드레스로 SRAM(7)을 액세스하게 되지만 리모컨을 통하여 마이컴(4)이 커너젼스 조정모드로 전환되어 컨버젼스 보정에 들어 가게되면 마이컴(4)이 E2PROM(5)에서 읽어 내어 출력하는 마이컴 어드레스 및 데이터를 이용하여 SRAM(7)의 데이터를 변화시키게 된다.
SRAM(7)은 전화면의 보정데이타 값을 저장하고 있으며 입력되는 어드레스 값에 의해 데이터를 출력하게 되어 있는데, 데이터 변환부(8)에서 상기의 데이터를 출력시키지 않고 실제 컨버젼스 보정데이타만을 D/A변환부(9)로 출력하게 된다.
즉, 마이컴(4)이 컨버젼스 보정데이타를 조정하기 위한 시간과 화면의 실제컨버젼스 보정데이타가 나가는 시간을 시분할하여 마이컴(4)이 SRAM(7)에 데이터를 기억시키는 시간 동안에는 SRAM(7) 데이터는 D/A 변화부(9)로 가지 못하도록 한다.
이 때 상기의 시분할 시점에 관한 정보는 어드레스 정보에서 얻게 된다.
D/A 변환부(9)에서 아나로그 신호로 변환하고 로우 패스필터(LPF)(10)에서 필터링하고, 증폭기(AMP)(4)에서 증폭하여 컨버젼스 요크 코일(CY)에 인가함으로 자계가 발생하여 컨버젼스를 보정하게 된다.
그러나 상기와 같은 종래의 프로젝션 TV의 디지털 컨버젼스 보정회로는 컨버젼스 보정데이타가 전혀 조정되지 않은 상태에서 조정을 시작하고 R, G, B 각각의 래스터(Raster)에 대한 컨버젼스 조정을 하므로 조정작업을 반복해야 했었다.
그러므로 조정시간이 많이 걸리는 문제점이 있었다.
본 발명은 상기와 같은 종래의 프로젝션 TV의 디지털 컨버젼스 보정회로의 문제점을 해결하기 위하여 안출한 것으로써, 다수 개의 컨버젼스 보정데이타를 미리 서브 SRAM에 기억시키고, 조정을 시작하여 미세 조정만으로도 컨버젼스 보정을 완료할 수 있게 하고, R, G, B에서 G만을 조정하여 기준 파형을 만들고 이를 기준으로하여 R.B의 컨버젼스 조정을 하는 방법으로 미스 컨버젼스에 대한 보정시간을 단축하여 성능이 향상될 프로젝션 TV의 디지털 컨버젼스 보정회로를 제공하는데 그 목적이 있다.
상기의 목적을 달성하기 위한 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로는 복수 개의 서브 보정데이타값을 저장하고 보정하고자 하는 컨버젼스값에 가장 가까운 데이터 값을 출력하여 대략적으로 컨버젼스 보정을 수행하는 서브 컨버젼스 보정회로부와, 상기 서브 컨버젼스 보정회로부에 의해 1차 컨버젼스 보정 후에 메인 보정데이타값을 출력하여 미세 컨버젼스 보정을 수행하는 메인 컨버젼스 보정회로부를 포함하여 이루어진 것을 특징으로 하고 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로의 다른 실시에는 시스템 전체를 제어하는 마이컴과, 컨버젼스 보정데이타를 저장하는 SRAM 등을 구비한 컨버젼스 보정회로에 있어서, 상기 SRAM에 저장되어 있는 데이터 중에서 보정데이타만을 출력하는 디지털 변화부와, 상기 데이터 변환부의 출력을 아날로그 데이터로 변환하는 RH(Red Horizontal) D/A 컨버터, G.H D/A 컨버터, B.H D/A 컨버터, R.V(Red Vertical) D/A 컨버터, G.V D/A 컨버터로, B.V D/A 컨버터로 구성된 D/A 변환부와, 상기 복수 개의 D/A 변환부의 출력을 각각 필터링하는 복수 개의 LPF와, 상기 LPF 출력신호 중 R.H 보정데이타에 G.H. 보정데이타가 합산된 보정데이타를 증폭하는 제1증폭기, G.H 보정데이타를 증폭하는 제2증폭기, B.H 보정데이타에 G.H 보정데이타가 합산된 보정데이타를 증폭하는 제3증폭기, R.V 보정데이타에 B.V 보정데이타가 합산된 보정데이타를 증폭하는 제4증폭기, G.V 보정데이타를 증폭하는 제5증폭기, B.V 보정데이타에 G.V 보정데이타가 합산된 보정데이타를 증폭하는 제6증폭기로 구성된 증폭단, 상기 증폭단의 출력신호에 의해 보정자계를 발생하는 복수 개의 컨버젼스 요크코일을 포함하여 구성됨을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로를 상세히 설명하면 다음과 같다.
제2도는 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로를 나타낸 구성블럭도이다.
먼저, 메인 컨버젼스 보정회로부를 제어하는 제1마이컴(29)과, 상기 제1마이컴(29)의 제어에 의해 메인 조정점 데이터를 저장, 출력하는 제1E2PROM(28)과, 수평 귀선 신호(Horizontal Blanking Signal : H.BLK), 수직 귀선 신호(Vertical Blanking Sig-nal : V.BLK)를 받아 디지털 컨버젼스 회로에 필요한 수평 귀선 신호(H.BLK)에 동기화된 일정한 클럭을 만들어 내는 PLL(Phase Locked Loop)부(30)와, 수평 귀선 신호(H.BLK)와 수직 귀선 신호(V.BLK) M길고 상기 PLL부(30)의 출력신호를 받아 수평 어드레스 리셋 신호(H.Aref)와 수직 어드레스 리셋신호(V.Aref)를 출력하는 어드레스 리셋펄스9Adress Reset Pulse)발생부(21)와, 상기 ARP 발생부(21)의 출력신호를 받아 제1SRAM(24)의 액세스 어드레스를 발생하는 제1어드레스 발생부(22)와 상기 제1마이컴(29)에서 출력되는 메인 조정점 데이터, PLL부(30)의 출력신호를 받아 조정점과 조정점 사이의 메인 보정데이타를 만들어 제1SRAM(24)의 데이터를 변화시키는 제1데이타 조정부(23)와, 상기 제1데이타 조정부(23)에서 출력되는 메인 보정데이타를 제1마이컴(29)의 칩 셀렉트신호(Chip Select Signal : CS)를 받아 저장하는 제1SRAM(24)과, 서브 컨버젼스 보정회로부를 제어하는 제2마이컴(31)과, 상기 제2마이컴(31)이 제어에 의해 서브 조정점 데이터를 저장, 출력하는 제2E2PROM(32)과, 상기 ARP 발생부921), PLL부(30)의 출력신호를 받아 제2SRAM부(37)의 액세스 어드레스를 발생하는 제2어드레스 발생부(33)와, 상기 제2마이컴(31)에서 출력되는 서브 조정점 데이터를 받아 조정점과 조정점 사이에 서브 보정데이타를 만들어 제2SRAM부(37)의 데이터를 변화시키는 제2데이타 조정부(34)와, 제2마이컴(31)의 제어에 의해 제2SRAM부(37)의 각각의 SRAM에 칩 셀렉트 신호를 순차적으로 인가하여 인에이블 시키는 인에이블부(36)와, 상기 제2데이타조정부(34)에서 출력되는 서브 보정데이타를 저장하는 제2SRAM부(37)와, 상기 제1SRAM부(24)의 메인 보정데이타 또는 제2SRAM부(37)의 서브 보정데이타를 출력하는 데이터 변환부(25)와, 상기 데이터 변환부(25)의 출력을 아나로그 데이터로 변환하는 D/A 변환부(35)와 상기 D/A 변환부(35)의 출력을 필터링하는 LPF(Low Pass Filter)와, 상기 필터링된 신호를 증폭하여 컨버젼스 요크 코일(CY)에 인가하는 데이터 증폭부(27)를 포함하여 구성된다.
상기와 같은 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로의 동작을 제2마이컴(31)은 서로 통신라인으로 연결되어 있어 현재 사태가 메인 보정모드인지 서브 보정모드인지를 판단한다.
서브 보정모드로 들어가게 되면 제1마이컴(29)은 제1SRAM(24)의 칩 셀렉트(CS)신호를 디져블(Disable)시킨다.
이 때, 제2마이컴(31)은 인에이블부(36)를 통하여 제2SRAM부(37)의 SRAM 1을 인에이블시켜 버퍼(38)를 거쳐 SRAM 1의 서브 보정데이타를 메인 컨버젼스 보정회로의 데이터 변환부(25)로 출력시킨다.
이 때 조정자는 SRAM 1의 서브 보정데이타에 의한 실제화면을 보고 서브 보정데이타가 잘 맞는가를 판단하여 그렇지 않을 경우 SRAM 2, SRAM 3순으로 순차적으로 SRAM N-1까지 검색을 한다.
여기서, 디지털 컨버젼스 보정에 가장 적합한 SRAM을 선택하여 제2데이타 조정부(34)를 통하여 제2마이컴(31)으로 읽어 온다.
상기에서 선택된 SRAM의 서브 보정데이타를 버퍼 SRAM인 SRAM N으로 전송하고, 메인 컨버젼스 보정회로를 통하여 미세 조정을 하게 된다.
상기의 가정으로 컨버젼스 보정이 끝나게 되면 보정 데이터값을 제1마이컴(29)으로 전송하고 제1마이컴(20에 의해 제1E2PROM(28)에 데이터를 기억시키게 된다.
이 때, 메인 컨버젼스 보정회로부와 서브 컨버젼스 보정회로부는 ARP 발생부(21), PLL부(30)의 동일 출력신호를 받아 어드레스를 발생하므로 동일한 SRAM 액세스 어드레스를 얻게 된다.
상기와 같은 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로는 기준되는 다수 개의 컨버젼스 보정 데이터를 제2SRAM부(37)에 저장하여 대략적으로 1차 컨버젼스 보정을 하고 2차로 메인 컨버젼스 보정회로에서 미세조정을 하므로 컨버젼스보정의 시간을 짧게 하여 보다 효율적으로 미스 컨버젼스에 대한 보정을 하는 효과가 있다.
그리고 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로의 다른 실시예의 구성 및 동작을 첨부된 도면을 참고하여 설명하면 다음과 같다.
제3도(a)는 본 발명의 다른 실시예를 나타낸 구성 블록도이고 제3도(b0는 제3도(a)에 따른 R, G, B 래스터의 변화를 타나낸 개략도이다.
시스템 전체를 제어하는 마이컴과 컨버젼스 보정데이타를 저장하는 SRAM 등을 구비한 컨버젼스 보정회로에 있어서, 상기 SRAM에 저장되어 있는 데이터 주에서 보정데이타만을 출력하는 데이터 변환부(25)와, 상기 데이터변환부(25)의 출력을 아나로그 데이터로 변환하는 R.H(Red Horizontal) D/A 컨버터(35e), G.H(Green Horizontal) D/A 컨버터(35b), B/H(Blue Horizontal) D/A 컨버터(35c), R.V(Red Vertical) D/A 컨버터(35d), G.V(Green Vertical) D/A 컨버터(35e), B.V(Blue Vertical) D/A 컨버터(35f) 등으로 구성된 D/A 컨버터(35)와, 상기 D/A 컨버터(35)의 출력을 각각 필터링하는 복수개의 LPF(Low Pass Filter)(26)와, 상기 LPF 출력신호 중 R.H 보정데이타에 G.H 보정데이타가 합산된 보정데이타를 증폭하는 제1증폭기, G.H 보정데이타를 증폭하는 제2증폭기, B.H 보정데이타에 G.H 보정데이타가 합산된 보정데이타를 증폭하는 제3증폭기, R.V 보정데이타에 G.V 보정데이타가 합산된 보정데이타를 증폭하는 제4증폭기, G.V 보정데이타를 증폭하는 제5증폭기, B.V 보정데이타에 G.V 보정데이타가 합산된 보정데이타를 증폭하는 제6증폭기로 구성된 데이터 증폭부(27)와, 상기 데이터 증폭부(27)의 각각의 증폭기의 출력으로 보장자계를 발생하는 복수 개의 컨버젼스 요크 코일을 포함하여 구성된다.
상기와 같이 구성된 본 발명의 프로젝션 TV의 디지털 컨버젼스 보정회로의 다른 실시예의 동작을 설명하면 다음과 같다.
제3도(b)에서와 같이, 미스 컨버젼스 요소를 갖는 R, G, B 래스터가 화면 상에 존재할 때 상하 좌우의 왜곡(Pin Cushion)을 갖는 G(Green), 상하 좌우의 왜곡(Pin Cushion)과 상하 좌우의 키스톤(Kdystone)이 가해져 있는 R(Red), B(Blue)에서 G 래스터를 조정하여 공통으로 존재하는 왜곡에 대한 컨버젼스를 보정한다.
즉, G 래스터에 대한 컨버젼스 보정데이타가 R.B 래스터의 컨버젼스 보정데이타에 더해져 출력되어 공통으로 존재하는 상하 좌우의 왜곡에 대한 컨버젼스 보정이 끝나게 된다.
상기와 같이 왜곡에 대한 컨버젼스 보정이 끝난 상태에서 R.B 래스터의 키스톤에 관한 컨버젼스 보정을 하게 되어, R, G, B 래스터에 각각에 대한 왜곡과 키스톤에 관한 컨버젼스 보정을 반복하지 않으므로 컨버젼스 보정의 시간을 단축하고 보다 효율적으로 보정을 하게 하는 효과가 있다.

Claims (4)

1. 복수 개의 서브 보정데이타값을 저장하고 보정하고자 하는 컨버젼스값에 가장 가까운 데이터값을 출력하여 대략적으로 컨버젼스 보정을 수행하는 서브 컨버젼스 보정회로부와, 상기 서브 컨버젼스 보정회로부에 의해 1차 컨버젼스 보정 후에 메인 보정데이타값을 출력하여 미세 컨버젼스 보정을 수행하는 메인 컨버젼스 보정회로부를 포함하여 구성되는 것을 특징으로 하는 프로젝션 TV의 디지털 컨버젼스 보정회로.
제1항에 있어서, 메인 컨버젼스 보정회로부는 시스템 전체를 제어하는 제1마이컴과, 상기 제1마이컴의 제어에 의해 메인 조정점 데이터를 저장, 출력하는 제1E2PROM과, 각 시스템에서 필요로 하는 클럭신호를 발생하는 PLL부와, 수직, 수평 어드레스 리셋펄스를 발생하는 ARP 발생부와, 상기 ARP 발생부의 출력신호를 받아 어드레스를 발생하는 제1어드레스 발생부와, 상기 제1마이컴에서 출력되는 메인 조정점 데이터를 입력으로 조정점과 조정점 사이의 메인 보정데이타를 출력하는 제1데이타 조정부와, 상기 제1데이타 조정부의 메인 보정데이타를 기억하는 제1SRAM과, 상기 제1SRAMDP 기억되어 있는 데이터 중에서 메인 보정데이타만을 출력하는 데이터 변환부와, 상기 데이터 변환부의 출력을 아나로그 데이터로 변환하는 D/A 변환부와, 상기 D/A 변환부의 출력을 필터링하는 LPF(Low Pass Filter)와, 상기 필터링된 신호를 증폭하여 컨버젼스 요크 코일(CY)에 인가하는 증폭기를 포함하여 구성되는 것을 특징으로 하는 프로젝션 TV의 디지털 컨버젼스 보정회로.
제1항에 있어서, 서브 컨버젼스 보정회로부는 시스템 전체를 제어하고, 메인 컨버젼스 보정회로부의제1마이컴과 통신라인으로 연결되어 있는 제2마이컴과, 상기 제2마이컴의 제어에 의해 서브 조정점 데이터를 저장, 출력하는 제2E2PROM과, 메인 컨버젼스 보정회로부터 ARP 발생부, PLL부의 출력신호를 받아 제2SRAM부의 액세스 어드레스를 발생하는 제2어드레스 발생부와, 상기 제2마이컴에서 출력되는 서브 조정점 데이터를 받아 조정점과 조정점 사이의 서브 조정데이타를 만들어 제2SRAM부의 데이터를 변화시키는 제2데이타 조정부와, 제2마이컴의 제어에 의해 제2SRAM부를 순차적으로 인에이블시키는 인에이블부와, 상기 제2데이타 조정부에서 출력되는 서브 보정데이타를 기억하고 인에이블부의 인에이블 신호에 의해 버퍼회로를 거쳐 메인 컨버젼스 보정회로부의 데이터변화부로 서브 보정데이타를 출력하는 제2SRAM부를 포함하여 구성됨을 특징으로 하는 프로젝션 TV의 디지털 컨버젼스 보정회로.
시스템 전체를 제어하는 마이컴과 컨버젼스 보정데이타를 저장하는 SRAM 등을 구비한 컨버젼스 보정 회로에 있어서, 상기 SRAM에 저장되어 잇는 데이터 중에서 보정데이타만을 출력하는 데이터 변화와, 상기 데이터 변환부의 출력을 아나로그 데이터로 변환하는 R.G(Red Horizontal) D/A 컨버터, G.H D/A 컨버터, B.H D/A 컨버터, R.V(Red Vertical) D/A 컨버터, G.V D/A 컨버터, B.V D/A 컨버터로 구성된 D/A 변환부와, 상기 복수 개의 D/A 변환부의 출력을 각각 필터링하는 복수 개의 LPF와, 상기 LPF 출력 신호 중 R.H 보정데이타에 G.H 보정데이타가 합산된 보정데이타를 증폭하는 제1증폭기, G.H 보정데이타를 증폭하는 제2증폭기, B.H 보정데이타에 G.H 보정데이타가 합산된 보정데이타를 증폭하는 제3증폭기, R.V 보정데이타에 G.V 보정데이타가 합산된 보정데이타를 증폭하는 제4증폭기, G.V 보정데이타를 증폭하는 제5증폭기, B.V 보정데이타에 G.V 보정데이타가 합산된 보정데이타를 증폭하는 제6증폭기로 구성된 증폭단, 상기 증폭단의 출력신호에 의해 보정자계를 발생하는 복수 개의 컨버젼스 요크코일을 포함하여 구성되는 것을 특징으로 하는 프로젝션 TV의 디지털 컨버젼스 보정회로.
KR1019940022627A 1994-09-08 1994-09-08 프로젝션 티브이(tv)의 디지탈 컨버젼스 보정회로 KR0135143B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940022627A KR0135143B1 (ko) 1994-09-08 1994-09-08 프로젝션 티브이(tv)의 디지탈 컨버젼스 보정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940022627A KR0135143B1 (ko) 1994-09-08 1994-09-08 프로젝션 티브이(tv)의 디지탈 컨버젼스 보정회로

Publications (2)

Publication Number Publication Date
KR960013008A KR960013008A (ko) 1996-04-20
KR0135143B1 true KR0135143B1 (ko) 1998-04-22

Family

ID=19392324

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940022627A KR0135143B1 (ko) 1994-09-08 1994-09-08 프로젝션 티브이(tv)의 디지탈 컨버젼스 보정회로

Country Status (1)

Country Link
KR (1) KR0135143B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100265235B1 (ko) * 1997-08-18 2000-09-15 윤종용 단순한 색일치조정시스템
KR100363096B1 (ko) * 2000-12-20 2002-12-05 삼성전자 주식회사 디지털적으로, 그리고 실시간으로 컨버전스를 보정하는회로 및 그 방법

Also Published As

Publication number Publication date
KR960013008A (ko) 1996-04-20

Similar Documents

Publication Publication Date Title
EP0821519B1 (en) Distortion correction circuit
JPS648510B2 (ko)
US5272421A (en) Digital image correction device
KR0135143B1 (ko) 프로젝션 티브이(tv)의 디지탈 컨버젼스 보정회로
US5969655A (en) Digital convergence correction device outputting an analog correction signal
JP3363964B2 (ja) 表示装置及びそれに用いる補正回路
US7034900B2 (en) Color display device and method utilizing convergence correction
JP2636831B2 (ja) 受像機
JP2595499B2 (ja) テレビジョン受像機
JP3139471B2 (ja) マルチスキャンディスプレイ
JP3144397B2 (ja) ディスプレイ装置
JP3562272B2 (ja) テレビジョン受像機のダイナミックフォーカス回路
JPH10274975A (ja) Crt表示装置
JPH04227187A (ja) 撮像装置
KR100233517B1 (ko) 와이드 프로젝션 tv의 콘버젼스조정방법 및 그 장치
JPH11252577A (ja) コンバーゼンス補正装置
JPH0670193A (ja) パラボラ電圧生成回路
JP3228142B2 (ja) ディスプレイ装置
JPH0338165A (ja) 陰極線管表示装置の画面歪補正装置
JPH09326945A (ja) 画面歪補正方式
JPS60246196A (ja) コンバ−ゼンス補正装置
JPH0767123A (ja) ディジタルコンバーゼンス装置
JPH0376396A (ja) コンバーゼンス補正装置
JPH1169196A (ja) 水平リニアリティ補正回路
JPH08256346A (ja) ディジタルコンバーゼンス装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010926

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee