KR0132889B1 - 비데오 칼라바 발생방법과 그 장치 - Google Patents

비데오 칼라바 발생방법과 그 장치

Info

Publication number
KR0132889B1
KR0132889B1 KR1019920019785A KR920019785A KR0132889B1 KR 0132889 B1 KR0132889 B1 KR 0132889B1 KR 1019920019785 A KR1019920019785 A KR 1019920019785A KR 920019785 A KR920019785 A KR 920019785A KR 0132889 B1 KR0132889 B1 KR 0132889B1
Authority
KR
South Korea
Prior art keywords
color bar
output
color
matrix
microcomputer
Prior art date
Application number
KR1019920019785A
Other languages
English (en)
Other versions
KR940010819A (ko
Inventor
김학재
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019920019785A priority Critical patent/KR0132889B1/ko
Publication of KR940010819A publication Critical patent/KR940010819A/ko
Application granted granted Critical
Publication of KR0132889B1 publication Critical patent/KR0132889B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/67Circuits for processing colour signals for matrixing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/455Generation of colour burst signals; Insertion of colour burst signals in colour picture signals or separation of colour burst signals from colour picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

이 발명은 칼라엔코딩부를 포함하는 비데오 카메라 등의 비데오기기에 있어서, 마이크로 컴퓨터를 이용하여 엔코딩 입력을 하도록 하여 별도의 로직이 없이 마이콤을 통해 수직 수평동기에 동기하는 패턴펄스를 발생하도록 한 비데오 칼라바 발생방법과 그 장치에 관한 것으로서, 비데오 카메라의 칼라 엔코딩회로의 입력을 시스템콘트롤 마이크로 컴퓨터를 이용하여 절환입력하여 별도의 로직이 없이 마이크로 컴퓨터의 프로그램을 운영만으로 수직동기 및 수평동기와 동기하는 칼라바를 발생하도록 하였다.

Description

비데오 칼라바 발생방법과 그 장치
제1도는 종래의 비데오 칼라바 발생장치를 나타낸 회로도.
제2도는 종래의 비데오 카메라의 칼라 엔코딩 회로도.
제3도는 제1도 및 제2도의 각부의 동작파형도.
제4도는 칼라바의 출력상태도.
제5도는 이 발명에 따른 비데오 칼라바 발생장치를 나타낸 회로도.
제6도는 이 발명에 따른 비데오 칼라바 발생방법을 나타낸 동작 흐름도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 바펄스 발생부 11,13,14,17 : 앰프
12 : 지연부 15,18 : 필터
16,19 : 변조기 20 : 매트릭스
1 : 위상지연기 MIC : 마이콤
VR1 VR6 : 가변저항 AS : 아날로그 스위치
이 발명은 비데오 카메라의 칼라바 펄스발생 방법과 그 장치에 관한 것으로서, 보다 상세하게는 칼라 엔코딩부를 포함하는 비데오 카메라등의 비데오기기에 있어서, 마이크로 컴퓨터를 이용하여 엔코딩입력을 하도록 하여 별도의 로직이 없이 마이크로 컴퓨터를 통해 수직 수평동기에 동기하는 패턴펄스를 발생하도록 한 비데오 칼라바 발생방법과 그 장치에 관한 것이다. 일반적으로 영상을 전기적인 신호로 변환시키려면 명암에 따른 휘도신호와 색상정보를 90°위상차를 갖는 두축을 중심으로 분류시켜 평형변조 후 합성시켜 영상신호를 얻게된다. 따라서 올바른 영상을 재현하기 위해서는 칼라 엔코딩 및 디코딩 과정에서 높은 정밀도가 요구되며 칼라 모니터등에서 디코딩의 변화가 심하므로 일반적으로 기준이 되는 칼라바 신호를 동기시켜 디코딩상태를 교정시켜야 되지만 그 기준신호를 위해서는 별도의 기준 칼라바 발생기를 구비해야만되고, 동기시켜야 되므로 장비가 매우 크게되어 야외현장등에서의 사용이 곤란 한 문제가 있다.
이와 같은 문제를 해결하기 위한 종래의 기술은, 제1도에서와 같이 발진기(IC1)와 연결된 다운카운터(IC3) 오아게이트(OR1)와 낸드게이트(N1) 및 인버터(I1)를 통해 연결된 단안정 멀티바이브레이터(MT1,MT2,MT3)와, 오아게이트(OR1)에 연결된 낸드게이트(N2)가 낸드게이트(N4) 및 노아게이트(NO1 NO4)를 통하여 다운카운터(IC3)와 연결되고, 업카운터(IC2)가 낸드게이트(N3)를 통하여 스위치(SW)와 연결되며, 오아게이크(OR1∼OR4)를 통하여 단안정 멀티바이브레이터(MT1 MT3)와 연결시켜 이 단안정 멀티바이브레이터(MT1 MT3)에서 I, W, Q 펄스바가 출력되도록 펄스발생기가 구성되었다. 제2도는 종래의 기술을 이용하여 구성된 비데오 카메라에 내장된 칼라 엔코딩 회로로서, 상기 제1도의 펄스발생기(10)가 구비되고, 이 펄스발생기(10)가 가변저항(VR1 VR3)을 통해 아날로그스위치(AS)와 연결되어, 매트릭스(20)를 통해 칼라신호가 합성되게 하고 매트릭스(20)가 앰프(11),(14),(17)와 연결되고, 지연부(12) 및 필터(15),(18)를 통해 위상변환부(21)와 연결되게 구성되어 앰프(13)에서 변조된 신호가 가산되어 완전한 비데오신호를 출력하도록 되었다. 제3도는 제2도의 각부의 동작파형도를 나타낸 것이다. 이와 같이 비데오 카메라내에 내장된 엔코딩 회로를 그대로 사용하고 카메라에 동기된 칼라바 펄스발생기에 의해 발생된 표준 칼라바 펄스를 아날로그 스위치로서 삼원색 영상신호를 절환 시킴으로서 별도의 동기 및 절환회로없이 모니터등의 디코딩상태의 조정이 용이하도록 하였다. 그러나 이와 같은 종래의 기술은 다수의 카운터와 발진기등의 부품이 많이 필요하게 되고, 저항과 콘덴서로 된 발진기와 단안정 멀티바이브레이터의 특성편차와 온도안정도가 낮으며 NTSC 방식과 PAL방식의 기능변화가 번거로운 문제가 있는 것이다. 이 발명은 이와 같은 문제점을 해결하기 위한 것으로서, 이 발명의 목적은 비데오 카메라에 내장된 시스템콘트롤 마이크로 컴퓨터가 영상촬영상태가 아닌 경우에 즉, 칼라바 출력상태등에서는 처리대상 정보가 매우 적으므로 이점을 이용하여 마이크로 컴퓨터에서 수직 및 수평동기 신호에 동기된 표준 칼라바 시간을 연산하여 칼라바 펄스를 발생하도록 한 비데오 칼라바 발생방법과 그 장치를 제공하는데 있다. 이와 같은 목적을 달성하기 위한 이 발명은, 수직구간을 분할하기 위한 수평라인 카운터변수와 칼라바 펄스 및 I, W, Q 펄스 출력으로 설정된 포트를 초기화하고, 최초의 수직동기를 검출하여 검출화면의 시작으로 인식하면 일정기간 블랭킹을 위한 지연을 행하는 수직동기 검출과정과; 이 수직동기 검출과정에서 정해진 블랭킹이 끝나면 수평동기를 검출하여 라인 카운트를 증가시키고, 칼라바 영역 또는 I, W, Q 영역인가를 라인변수를 검정하여 판단하며, 칼라바 영역이면 칼라바 펄스 출력값을 7에서부터 칼라바 펄스 출력주기로 다운카운트하여 0이 되면 다시 수평동기를 검출하여 반복수행하는 수평동기 검출과정과; 이 수평동기 검출과정에서 라인변수를 검정하여 192라인에 도달하면 I, W, Q 펄스를 각각 정해진 폭만큼 출력하고, 계속 바 온 상태로 254라인이 될 때까지 반복수행하고, 254라인이 되면 라인변수를 초기화시키는 바펄스 발생과정으로 된 비데오 칼라바 발생방법에 그 특징이 있다. 이하, 이 발명에 따른 비데오 칼라바 발생방법과 그 장치의 바람직한 일 실시예를 첨부도면을 참조하여 상세히 설명한다. 먼저, 제4도는 표준 펄스바를 나타낸 것으로서, 이 발명은 이와 같은 표준 펄스바를 발생하기 위해 제5도와 같은 회로구성을 구비하였다.
제5도는 이 발명에 따른 비데오 칼라바 발생장치를 나타낸 회로도로서, 마이콤(MIC)을 제외한 회로구성은 종래의 기술에서 이미 설명한 바 있는 비데오 카메라에 내장된 칼라 엔코딩회로이며, 제2도의 구성과 동일한 구성에서 별도의 디지털 회로 구성으로 된 펄스발생기를 사용하지 않고, 비데오 카메라의 시스템 콘트롤용 마이크로 컴퓨터(MIC)을 연결한 구성이다.
제5도에서 제2도와 동일 부분은 동일 부호를 부여하였다. 이 발명에 따른 비데오 엔코딩회로는, 제5도에서와 같이 R, G, B 신호를 출력하는 마이크로 컴퓨터(MIC)의 포트(PA1),(PA2),(PA0)를 가변저항(VR1),(VR2), (VR3)을 각기 통해 아날로그스위치(AS)에 연결되고, I,Q 신호를 출력하는 마이크로 컴퓨터(MIC)의 포트(PB0),(PB2)가 가변저항 (VR4),(VR5)을 통해 매트릭스(20)에 연결되며, W신호를 출력하는 마이콤(MIC)의 포트(PB1)는 가변저항(VR6)을 통해 매트릭스(20)의 출력에 연결되어 구성되었다. 여기서 상기 마이콤(MIC)은 제6도와 같은 동작흐름도를 가지는 비데오 칼라바 발생방법에 의해 제4도와 같은 표준 칼라바를 발생한다. 제6도에서와 같이 이 발명에 따른 비데오 칼라바 발생방법은, 수직구간을 분할하기 위한 수평라인 카운터변수와 칼라바 펄스 및 I, W, Q 펄스 출력으로 설정된 포트를 초기화하고, 수직동기를 검출하여 검출화면의 시작으로 인식하면 일정기간 블랭킹을 위한 지연을 행하는 수직동기 검출과정(100)과; 이 수직동기 검출과정(100)에서 정해진 블랭킹이 끝나면 수평동기를 검출하여 라인카운트를 증가시키고, 칼라바 영역 또는 I, W, Q 영역인가를 라인변수를 검정하여 판단하며, 칼라바 영역이면 칼라바 펄스 출력값을 7에서부터 칼라바 펄스 출력주기로 다운카운트하여 0이되면다 수평동기를 검출하여 반복수행하는 수평동기 검출과정(200)과; 바 수평동기 검출과정(200)에서 라인변수를 검출하여 192라인에 도달하면 I, W, Q 펄스를 각각 정해진 폭만큼 출력하여 계속 바 온 상태로 254라인이 될 때까지 반복 수행하고, 254라인이 되면 라인변수를 초기화시키는 바 펄스 발생과정(300)으로 이루어졌다. 여기서 상기 수직동기 검출과정(100)은, 수직구간을 분할하기 위한 수평라인 카운터변수(L)와 칼라바 펄스 및 I, W, Q 펄스 출력으로 설정된 포트(PA),(PB)를 초기화하는 스텝(110)과, 이 스텝(110)후에 수직동기 엣지의 검출여부를 판단하는 스텝(120)과, 이 스텝(120)에서 수직동기 엣지가 검출되면 일정기간 블랭킹을 위한 지연을 행하는 스텝(130)으로 이루어졌다.
상기 수평동기 검출과정(200)은, 상기 수직동기 검출과정(100)에서 정해진 블랭킹이 끝나면 수평동기 엣지의 검출여부를 판단하는 스텝(210)과, 이 스텝(210)에서 수평동기 엣지가 검출되면 라인카운트를 증가시키는 스텝(220)과, 이스텝(220)후에 현재의 라인이 192라인보다 많은가를 판단하는 스텝(230)과, 이 스텝(230)에서 라인이 192라인 이하일 때 칼라바 출력을 7로 설정하는 스텝(240)과, 칼라바 펄스 출력값을 7에서부터 칼라바 펄스 출력주기로 다운카운트하는 스텝(250)과, 이스텝(250)후에 바 폭을 지연시키는 스텝(260)과, 이 스텝(260)후에 칼라바값이 0인가를 판단하여 0이 되면 상기 스텝(210)을 다시 수행하도록 하는 스텝(270)으로 이루어졌다. 상기 펄스 발생과정(300)은 상기 수평동기 검출과정(200)의 스텝(230)에서 라인 변수가 192라인에 도달하면 포트(PB)를 1로 설정하는 스텝(310)과, 이 스텝(310)후에 I펄스폭을 지연시키는 스텝(320)과, 이 스텝(320)후에 포트(PB)를 2로 설정하는 스텝(330)과, 이 스텝(330)후에 W펄스폭을 지연시키는 스텝(340)과, 이 스텝(340)후에 포트(PB)를 4로 설정하는 스텝(350)과, 이 스텝(350)후에 Q펄스폭을 지연시키는 스텝(360)과, 이 스텝(360)후에 포트(PB)를 0으로 설정하는 스텝(370)과, 이 스텝(370)후에 칼라바가 온인가를 판단하여 온이 아닌 경우에 동작을 종료하는 스텝(380)과, 이 스텝(380)에서 칼라바가 온인 경우에는 254라인인가를 판단하여 254라인이 되면 수직동기 검출과정(100)부터 다시 수행하고, 254라인이 아닌 경우에는 상기 수평동기 검출과정(200)을 수행하도록 하는 스텝(390)으로 이루어졌다. 이와 같은 이 발명은, 칼라 엔코딩부의 매트릭스(20) 입력을 아날로그 스위치(AS)를 통해 R, G, B 영상신호 입력과 마이크로 컴퓨터(MIC)의 R, G, B 각 바펄스를 선택하게 되고, 마이크로 컴퓨터(MIC)의 I, W, Q 펄스 출력이 매트릭스(20) 및 Y신호에 입력된다. 또한 수평 및 수직동기가 마이크로 컴퓨터(MIC)에 입력되어 마이크로 컴퓨터(MIC)이 수직 수평동기를 인식한다. 따라서 바 콘트롤 신호가 입력되면 아날로그스위치(AS)가 바펄스측으로 스위칭되고 제6도에서와 같은 동작이 이루어진다. 즉, 수직동기 검출과정(100)이 수행되어 수직구간을 분할하기 위한 수평 라인 카운터변수(L)와 칼라바펄스 및 I, W, Q 펄스 출력으로 설정된 마이크로 컴퓨터(MIC)의 포트(PA),(PB)가 초기화되고(스텝110), 최초의 수직동기를 검출하여 검출화면의 시작으로 인식하면 일정기간 블랭킹을 위한 지연을 행한다.(스텝120,130). 상기 수직동기 검출과정(100)에서 정해진 블랭킹이 끝나면 수평동기 검출과정(200)이 수행되어 먼저, 수평동기를 검출하여 라인카운터를 증가시키고(스텝 210,220), 칼라바 영역 또는 I, W, Q 영역인가를 라인변수를 검출하여 판단하여(스텝 230) 칼라바 영역이면 칼라바 펄스출력값을 7에서부터 칼라바 펄스 출력주기로 다운카운트하여 0이 되면( 스텝230 270), 다시 수평동기를 검출하여 상기 스텝(210)부터 반복수행한다. 이 수평동기 검출과정(200)에서 라인변수를 검출하여 192라인에 도달하면, 펄스 발생과정(300)이 수행되어 I, W, Q 펄스가 각각 정해진 폭만큼 마이크로 컴퓨터(MIC)의 포트(PA)에서 출력되어(스텝310 370) 계속 바 온 상태로 254라인이 될 때까지 반복수행하여(스텝 380), 254라인이 되면(스텝 290) 라인변수를 초기화시킨다. 이와 같은 동작에 의해 마이크로 컴퓨터(MIC)에서 발생된 바펄스는 제5도의 가변저항(VR1),(VR2),(VR3)을 통해 아날로그스위치(AS)에 입력되어 아날로그스위치(AS)에 의해 칼라비데오신호와 절환되어 매트릭스(20)에서 휘도신호(Y)와 I축 신호 및 Q축 신호가 합성된다.
이때, 휘도신호(Y)는 앰프(11)에서 동기신호 및 버스트신호와 합성되어 증폭되고, 지연부(12)에서 타이밍을 맞추기 위해 지연된다. 한편, I신호와 Q신호는 각기 앰프(14),(17)에서 증폭된 후 대역을 제한하기 위한 로우패스필터인 필터(15),(18)를 통해 위상지연기(21)에 의해 90°위상차를 가지고 각각의 변조기(16),(19)에서 평형변조된다. 이와 같이 변조된 색신호와 휘도신호는 앰프(13)에서 합성되고 증폭되어서 최종적인 컬러바신호로 출력된다. 이상에서와 같이 이 발명에 따른 비데오 칼라바 발생방법에 의하면, 수직구간을 분할하기 위한 수평라인 카운터변수와 칼라바 펄스 및 I, W, Q 펄스 출력으로 설정된 포트를 초기화하고, 최초의 수직동기를 검출하여 검출화면의 시작으로 인식하면 일정기간 블랭킹을 위한 지연을 행하는 수직동기 검출과정과; 이 수직동기 검출과정에서 정해진 블랭킹이 끝나면 수평동기를 검출하여 라인카운터를 증가시키고, 칼라바 영역 또는 I, W, Q 영역인가를 라인변수를 검정하여 판단하며, 칼라바 영역이면 칼라바 펄스 출력값을 7에서부터 칼라바 펄스 출력주기로 다운카운트하여 0이 되면 다시 수평동기를 검출하여 반복수행하는 수평동기 검출과정과; 이 수평동기 검출과정에서 라인변수를 검정하여 192라인에 도달하면 I, W, Q 펄스를 각각 정해진 폭만큼 출력하고 계속 바 온 상태로 254라인이 될 때까지 반복수행하고, 254라인이 되면 라인변수를 초기화시키는 바펄스 발생과정을 포함한 것이므로, 비데오 카메라에 내장된 시스템콘트롤 마이크로 컴퓨터에서 수직 및 수평동기 신호에 동기된 표준 칼라바 시간을 연산하여 칼라바 펄스를 발생하게된다. 또한, NTSC 방식과 PAL 방식의 사용에 있어서는 그 프로그램을 선택하는 것으로 기능절환이 이루어지게 된다. 이와 같이 회로적으로는 비데오 카메라에 내장된 엔코딩회로에 시스템콘트롤 마이크로 컴퓨터를 연결하는 것으로 칼라바가 발생되므로, 별도의 칼라바 발생회로가 불필요하게 되어 부품수가 크게 감소된다.

Claims (2)

  1. 마이크로 컴퓨터에서 출력되는 칼라바 패턴펄스와 입력되는 R, G, B 신호를 절환하여 출력하는 아날로그스위치, 상기 아날로그스위치에 연결된 매트릭스, 상기 매트릭스에서 출력된 휘도신호(Y)를 동기신호와 버스트신호와 합성시켜 증폭하고 지연시키는 앰프 및 지연부, 상기 매트릭스에서 출력된 색신호(I,Q)의 대역을 제한하고 90도의 위상차를 가지고 각기 평형 변조하는 저역통과 필터 및 변조기를 구비하는 칼라엔코딩회로를 포함하는 비데오 카메라 기기에 있어, 상기 마이크로 컴퓨터에 입력되는 수직/수평동기신호에 동기되는 비데오 칼라바 패턴펄스를 발생하는 방법에 있어서, 상기 수직동기구간을 분할하기 위한 수평라인 카운트변수(L)와 칼라바 펄스 및 I, W, Q 펄스를 출력하는 상기 마이크로 컴퓨터의 포트(PA),(PB)를 초기화시키고, 상기 수직동기 신호의 엣지를 검출하여, 검출된 구간을 일정기간 블랭킹을 위한 지연을 행하는 제 1과정; (a)상기 제1과정에서 정해진 블랭킹이 끝나면 수평동기신호의 엣지 검출되는지를 판단하고, (b) 상기 수평동기신호의 엣지가 검출되면 라인카운트값을 증가시키고, (c)상기 (b)에서 증가된 라인카운트값이 192라인보다 많은지를 판단하고, (d) 상기 (c)의 판단결과 라인카운트값이 192라인이하이면 칼라바 출력을 7로 설정하고, (e)칼라바 출력값을 7에서부터 칼라바 출력주기로 다운카운트하고, (f) 상기 칼라 펄스의 폭을 지연시키고, (g)상기 (e)에서 다운카운트된 값이 0인가를 판단하여, 판단결과 0이면 상기 (a) 내지 (g)를 반복하는 제2과정; (h) 상기 제2과정에서 라인변수가 192라인에 도달하면 상기 포트(PB)를 1로 설정하고 I 펄스폭을 지연시키고, (i) 상기 (h)수행 후, 상기 포트(PB)를 2로 설정하고 W펄스폭을 지연시키고, (j) 상기 (i)수행후, 상기 포트(PB)를 4로 설정하고 Q펄스폭을 지연시키고, (k)상기 (j)수행 후, 상기 포트(PB)를 0으로 설정하고, 칼라바가 온인가를 판단하여, 칼라바가 온이 아닌 경우에 동작을 종료하고, (l) 상기 (k)에서 칼라바가 온이면, 라인변수가 254라인인가를 판단하여 254라인이 되면 상기 제 1과정부터 수행을 시작하고, 254라인이 아닌 경우 상기 제 2과정을 수행하는 제 3과정을 포함하는 것을 특징으로 하는 비데오 칼라바 발생방법
  2. 칼라바 패턴신호와 R, G, B 신호를 절환하는 아날로그스위치가 매트릭스에 연결되고, 상기 매트릭스의 각 출력측에는 앰프들과 지연부 및 로우패스필터 및 I, Q 신호의 위상변조기가 연결된 칼라엔코딩회로에 있어서; 수직동기 및 수평동기를 입력받으며 R, G, B 신호를 출력하는 상기 마이크로 컴퓨터(MIC)의 포트(PA1)(PA2)(PAO)가 각각의 가변저항(VR1)(VR2)(VR3)을 통해 상기 아날로그스위치(AS)에 연결되고, I, Q신호를 출력하는 상기 마이크로 컴퓨터(MIC)의 포트(PB0)(PB2)가 각각 가변저항(VR4)(VR5)을 통해 상기 매트릭스(20)에 연결되며, W신호를 출력하는 마이크로 컴퓨터(MIC)의 포트(PB1)는 매트릭스(20)의 휘도신호(Y) 출력에 연결된 비데오 칼라바 발생장치.
KR1019920019785A 1992-10-27 1992-10-27 비데오 칼라바 발생방법과 그 장치 KR0132889B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920019785A KR0132889B1 (ko) 1992-10-27 1992-10-27 비데오 칼라바 발생방법과 그 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920019785A KR0132889B1 (ko) 1992-10-27 1992-10-27 비데오 칼라바 발생방법과 그 장치

Publications (2)

Publication Number Publication Date
KR940010819A KR940010819A (ko) 1994-05-26
KR0132889B1 true KR0132889B1 (ko) 1998-04-16

Family

ID=19341800

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920019785A KR0132889B1 (ko) 1992-10-27 1992-10-27 비데오 칼라바 발생방법과 그 장치

Country Status (1)

Country Link
KR (1) KR0132889B1 (ko)

Also Published As

Publication number Publication date
KR940010819A (ko) 1994-05-26

Similar Documents

Publication Publication Date Title
JPH02143688A (ja) 異種ビデオ・フォーマット識別装置
US3941930A (en) Synchronizing signal regenerator
KR0132889B1 (ko) 비데오 칼라바 발생방법과 그 장치
JP2576068B2 (ja) 面順次式カメラ
EP0966153B1 (en) Video signal synchronizing apparatus
JP3638762B2 (ja) 同期信号生成装置およびそれを用いたフィールド判定装置
JPH0693778B2 (ja) カラーテレビジヨン信号受信機
KR900007983Y1 (ko) 비데오 카메라의 칼라바 펄스 발생기
EP0716550B1 (en) Oscillatory signal generator arrangement
JP2506649B2 (ja) 垂直同期装置
KR0124842Y1 (ko) 복합영상신호의 동기신호분리방법 및 장치
JP2944430B2 (ja) ディジタルビデオ同期検出回路
JPH06282349A (ja) サンプリングクロック発生回路
JPH0322764A (ja) クランプ回路
JP3008382B2 (ja) Pal用信号変換回路およびそれを用いたpal用ビデオ信号生成方法
JPH0379162A (ja) 垂直発振回路
JPH01314483A (ja) テレビジョン信号受信装置
JPH01213074A (ja) 同期クランプ回路
JP2001516521A (ja) ビデオ信号の発生及び捕捉
JPH0318180A (ja) 同期分離回路
JPH0447791A (ja) ディジタルコンバーゼンス補正装置
JPS58138193A (ja) カラ−フレ−ム検出装置
JPH05207322A (ja) 切替用シリアルパラレル変換装置
JPH04117773A (ja) テレビジョン信号の同期信号再生装置
JPS63220677A (ja) 水平ドライブ信号発生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041129

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee