KR0130871B1 - 디지탈 콘버젼스 보정방법 및 장치 - Google Patents

디지탈 콘버젼스 보정방법 및 장치

Info

Publication number
KR0130871B1
KR0130871B1 KR1019940005642A KR19940005642A KR0130871B1 KR 0130871 B1 KR0130871 B1 KR 0130871B1 KR 1019940005642 A KR1019940005642 A KR 1019940005642A KR 19940005642 A KR19940005642 A KR 19940005642A KR 0130871 B1 KR0130871 B1 KR 0130871B1
Authority
KR
South Korea
Prior art keywords
cpu
data
convergence
osd
test pattern
Prior art date
Application number
KR1019940005642A
Other languages
English (en)
Other versions
KR950027895A (ko
Inventor
유경걸
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019940005642A priority Critical patent/KR0130871B1/ko
Priority to US08/408,037 priority patent/US5671025A/en
Publication of KR950027895A publication Critical patent/KR950027895A/ko
Application granted granted Critical
Publication of KR0130871B1 publication Critical patent/KR0130871B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J29/00Details of cathode-ray tubes or of electron-beam tubes of the types covered by group H01J31/00
    • H01J29/46Arrangements of electrodes and associated parts for generating or controlling the ray or beam, e.g. electron-optical arrangement
    • H01J29/54Arrangements for centring ray or beam
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/28Arrangements for convergence or focusing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

본 발명에 의한 디지탈 콘버젼스 보정방법 및 장치에서는 투사형 텔레비젼 수상기에 있어서 보조연산 프로세서를 이용하여 보간연간을 수행함으로써 콘버젼스 보정을 보다 신속하게 처리할 수 있고, 유저인터페이스를 위해 사용하는 OSD 블럭을 테스트 패턴 발생 블럭과 일체화함으로써 전체적인 하드웨어를 간소화한 이점이 있다.

Description

디지탈 콘버젼스 보정방법 및 장치
제1도는 종래의 디지탈 콘버젼스 보정장치를 나타내는 블럭도이다.
제2도는 본 발명에 의한 디지탈 콘버젼스 보정장치의 일실시예를 나타낸 블럭도이다.
제3도는 본 발명에 의한 디지탈 콘버젼스 보정방법을 설명하기 위한 흐름도이다.
제4도는 이상적인 씨드 포인트를 나타낸 도면이다.
* 도면의 주요부분에 대한 부호의 설명
11 : 리모콘 모듈 12 : CPU
13 : 보조연산 프로세서 14 : 콘트롤러
15 : EEPROM 16 : EPROM
17 : SRAM 18-1 : 콘버젼스 버퍼
18-2 : 테스트패턴 및 OSD 버퍼 19 : 콘버전스 출력모듈
20 : 쉬프트 레지스터
본 발명은 디지탈 콘버젼스 보정방법 및 장치에 관한 것으로, 특히 고속으로 콘버젼스를 보정하기 위한 방법 및 장치에 관한 것이다. 통상적으로 콘버젼스(Convergence)란 3개의 전자총을 갖는 디스플레이 기기에 있어서 R, G, B 3개의 전자빔을 샤도우 마스크(Shadow mask)상에 집중시키는 것을 말한다. 즉, R, G, B전자총의 위치가 각각 다르고, 편향 중심점으로부터 샤도우 마스크면 또는 형광면까지의 거리가 샤도우 마스크면 또는 형광면상의 위치에 따라 각각 다름으로 인하여 인접한 형광체가 발광하지 못하여 가색이 되지 않고, 색이 벗어나는 것을 방지하기 위하여 콘버젼스를 보정한다.
일반적인 칼라 텔레비젼 수상기에서는 3개의 전자빔을 샤도우 마스크면 또는 형광면상에 집중시키기 위하여 U자형으로 된 페라이트코어(Ferrite Core)에 수평 콘버젼스 코일과 수직 콘버젼스 코일이 감겨진 것 3조가 수상관의 네크에 120o간격으로 배치되고, 조정할 수 있는 영구자석 1개씩을 각각 끼워 둔 콘버젼스 요우크(Convergence Yoke)를 구비하여, 콘버년스 요우크에 끼워져 있는 영구자석은 주로 화면의 중심부분을 집중시켜 주는 정 콘버젼스(Static Convergence)에 사용하고, 화면의 주변부를 집중시켜 주는 동 콘버젼스(Dynamic Convergence)는 수평, 수직 콘버젼스 코일에 주기적으로 적당한 파라볼라(Parabolla) 전류를 흘려 줌으로써 실현한다. 그러나 종래의 이러한 아날로그 콘버젼스 보정방식에서는 보정시간은 짧으나 정밀보정을 필요로 하는 경우 회로가 복잡해지는 문제가 발생하였다.
한편, 3관식 CRT를 사용하는 CRT 프로젝터(Projector)및 투사형(Projection) TV등에 있어서, R, G, B각각의 전자총에서 출발한 빔의 위치가 상이함으로 인해 상이 맺히는 스크린에서 영상이 왜곡되게 나타나는 것을 보정할 수 있을 뿐 아니라 상술한 아날로그 콘버젼스 보정방식을 개선한 디지탈 콘버젼스 보정방식이 대두되었다. 제1도는 종래의 디지탈 콘버젼스 보정장치의 일예를 나타낸 블럭도로서, 크게 중앙처리장치(이하 CPU라 함)(1)와, 각 메모리와 디지탈/아날로그 변환기(DAC;7)로 구성된다. 여기서, 각 메모리는 EEPROM(3), EPROM(4), SRAM(5)을 포함하며, 콘버젼스 버퍼(6-1), 테스트 패턴 버퍼(6-2)와 OSD(On Screen Display) 버퍼(6-3)를 구성하는 VRAM을 포함한다.
제1도를 참조하면, 화면의 주요 위치에서의 씨드 데이타가 콘버젼스 데이타로 변환되는 연산과정이 CPU(1)에만 의존하는 전형적인 컴퓨터 구조를 갖고 있다. 전원이 온되면 CPU(1)는 초기화된 후, EPROM(4)에 있는 프로그램을 읽어들여 부팅(booting)을 시작한다, 부팅이 완료되면 CPU(1)는 EEPROM(3)이 미리 저장되어 있던 씨드 데이타를 읽어들여 콘버젼스 데이타로 변환하기 위해 데이타 보간(interpolation)동작을 수행하고, 보간이 완료된 데이타를 콘버젼스 버퍼(6-1)에 전송하여 디지탈/아날로그 변환기 (7)로 출력되도록 한다. 이때 SRAM(5)은 CPU(1)의 시스템 영역으로 사용된다.
한편, 화면의 콘버젼스 보정을 수행하기 위해서는 화면의 기준 패턴인 테스트패턴 및 OSD를 발생시켜야 하고, 이를 위해 CPU(1)가 VRAM에 테스트 패턴 데이타를 써 놓고, VRAM에서 출력되는 병렬데이타를 쉬프트 레지스터(8)를 이용하여 직렬 연속 데이타로 바꾼 다음 비디오 보드로 출력한다. 이와 마찬가지로 OSD 데이타도 테스트 패턴 데이타와 동일한 동작에 의해 출력된다.
그러나, 상술한 종래의 디지탈 콘버젼스 보정장치에서는 콘버젼스를 보정하기 위하여 R,G,B CRT와 수평과 수직의 조정 모드에 의해 나누어지는 6가지의 모드에 대한 콘버젼스 데이타를 독립적으로 저장해 둠으로써 많은 양의 메모리가 필요하고, 또한 각 메모리 뱅크에 대하여 6개의 디지탈/아날로그 변환기를 구비해야 하는 단점이 있었다. 또한, 적용 세트가 비구면 CRT 및 비구면 렌즈를 사용하고 기존의 노말 스캔(normal scan)에서 더블 스캔(double scan)으로 주사할 경우, 각 씨드 데이타에 대하여 보정하려는 콘버젼스 데이타를 만들기 위해서는 비구면에 맞는 다차원의 보간 연산을 해야하며 노말 스캔에서보다 2배의 데이타를 연산해야 하기 때문에 연산양이 많아지고, 따라서 콘버젼스 초기화 및 조종시간이 많이 소요되는 문제점이 있었다.
또한, 유저 인터페이스(User Interface)를 위해 사용하는 OSD를 이용함에 있어서 별도의 마이콤 혹은 독립된 OSD블럭을 구성함으로써 전체적인 하드웨어가 커지는 문제점이 있었다.
따라서 본 발명의 목적은 상술한 문제점을 해결하기 위하여 투사형 텔레비젼 수상기에 있어서 콘버젼스 보정에 소요되는 시간을 단축시키며 유저 인터페이스를 위해 사용되는 OSD 블력을 간소화하기 위한 디지탈 콘버젼스 보정방법을 제공하는데 있다.
본 발명의 다른 목적은 상기 디지탈 콘버젼스 보정방법을 실현하는데 가장 적합한 장치를 제공하는데 있다. 상기 목적을 달성하기 위하여 본 발명에 의한 디지탈 콘버젼스 보정방법은 투사형 텔레비젼 수상기에 있어서, CPU에 의해 제어되며, 메모리에 저장된 화면상의 소정 위치에서 이상적인 씨드 데이타에 대한 콘버젼스 보정 데이타를 만들기 위해 보조연산 프로세서에서 보간작업을 수행하는 제1단계; CPU에 의해 테스트 패턴 데이타 및 OSD 데이타를 화면상에 표시하는 제2단계; 및 외부에서 인가되는 명령에 따라서 CPU가 화면의 다른 위치의 씨드데이타에 대하여 상기 제1단계에서 만들어진 콘버젼스 보정 데이타를 수정하거나 업데이트시키기 위한 제3단계를 포함하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위하여 본 발명에 의한 디지탈 콘버젼스 보정장치는 투사형 텔레비젼 수상기에 있어서, 콘버젼스 보정작업의 전체적인 제어를 담당하는 CPU; 상기 CPU에 의해 제어되며, 화면의 소정 위치에 있는 씨드데이타간의 보간연산을 행하여 콘버젼스 보정데이타를 상기 CPU로 출력하기 위한 보조연산 프로세서; 상기 CPU와 보조연산 프로세서의 부팅을 위한 운영 프로그램, 상기씨드 데이타를 저장하고, 상기 CPU와 보조연산 프로세서의 시스템영역으로 사용하기 위한 복수개의 메모리; 상기 CPU로부터 출력되는 콘버젼스 보정데이타를 저장하기 위한 콘버젼스 버퍼; 상기 CPU로부터 출력되는 테스트 패턴 데이타와 OSD 데이타를 저장하기 위한 테스트 패턴 및 OSD 버퍼; 상기 콘버젼스 버퍼로부터 출력되는 수직, 수평콘버젼스 보정데이타를 래치하여 아날로그신호로 변환하여 출력하기 위한 콘버젼스 출력모듈; 상기 CPU, 상기 보조연산 프로세서와 상기 메모리의 동작을 제어하기 위한 콘트롤러를 포함하는 것을 특징으로 한다.
이어서 첨부된 도면을 참조하여 본 발명에 대하여 상세히 설명하기로 한다. 제2도는 본 발명에 의한 디지탈 콘버젼스 보정장치의 일실시예를 나타낸 블럭도이다. 제2도에 도시된 블럭도의 구성은, CPU(12)에 기능수행명령을 인가하는 리모콘 모듈(11)과, 콘버젼스 보정작업의 전체적인 제어를 담당하는 CPU(12)와,CPU(12)에 의해 제어되며, 화면의 소정 위치에 있는 씨드 데이타간의 보간연산을 행하여 콘버젼스 보정데이타를 CPU로 출력하기 위한 보조연산 프로세서(13)와, CPU(12),보조연산 프로세서(13) 와 복수개의 메모리(15,16,17)의 동작을 제어하기 위한 콘트롤러 (14)와, CPU(12)와 보조연산 프로세서(13)의 부팅을 위한 운영 프로그램, 씨드 데이타를 저장하고, CPU(12)와 보조연산 프로세서(13)의 시스템 영역으로 사용하기 위한 복수개의 메모리(15,16,17)와, CPU(12)로 부터 출력되는 콘버젼스 보정데이타를 저장하기 위한 콘버젼스 버퍼(18-1)와, CPU(12)로부터 출력되는 테스트 패턴 데이타와 OSD데이타를 저장하기 위한 테스트 패턴 및 OSD버퍼(18-2)와, 콘버젼스 버퍼(18-1)로부터 출력되는 수직, 수평콘버져스 보정데이타를 래치하여 아날로그신호로 변환하여 출력하기 위한 콘버젼스 출력모듈(19)과, 테스트 패턴 및 OSD버퍼(18-2)로부터 출력되는 병렬데이타를 직렬데이타로 변환하기 위한 쉬프트 레지스터(20)로 이루어진다.
제2도는 본 발명에 의한 디지탈 콘버젼스 보정방법을 설명하기 위한 흐름도로서, 제110∼130단계는 CPU에 의해 제어되며, 메모리에 저장된 화면상의 소정 위치에 대한 이상적인 씨드 데이타에 대한 콘버젼스 보정테이타를 만들기 위해 보조연산 프로세서에서 보간작업을 수행하는 단계이고, 제140단계는 CPU에 의해 테스트 패턴 데이타 및 OSD 데이타를 화면상에 표시하는 단계이고, 제150∼ 180단계는 외부에서 인가되는 명령에 따라서 CPU가 화면상의 다른 위치의 씨드 데이타에 대하여 제110∼130단계에서 만들어진 콘버젼스 보정 데이타를 수정하거나 업데이트시키기 위한 단계이다. 제4도는 이상적인 씨드 포인트를 나타낸 도면으로서, 5X5 픽셀을 예로 든 것이다.
그러면 본 발명의 동작은 제2도와 제3도를 결부시켜 설명하기로 한다. 우선 시스템의 전원이 온되면 CPU(12)에 하드웨어(H/W) 리셋이 걸리고 (제100단계), CPU(12)는 EPROM(16)으로 부터 운영 프로그램을 읽어 부팅(Booting)을 개시한다(제110단계).
제110단계에 의해 CPU(12)의 부팅이 완료되면 CPU(12)는 보조연산 프로세서(13)가 부팅되도록 제어하고, 보조연산 프로세서(13)도 EPROM(16)으로부터 운영 프로그램을 읽어 부팅(Booting)을 개시한다(제120단계) 제110단계와 제120단계에 의해 CPU(12)와 보조연산 프로세서(13)의 부팅이 완료되면, 이미 콘버젼스를 맞추어 각 씨드 포인트에 대한 씨드 데이타를 저장하고 있는 EEPROM(15)로부터 제4도에서와 같이 화면산에 가로 5포인트, 세로 5포인트로 구성된 중요 위치에서의 씨드 데이타를 읽어 와 CPU(12)와 보조연산 프로세서(13)의 공통 메모리인 SRAM(17)의 특정 영역에 둔다. 그런 다음 CPU(12)는 보간을 행하라는 명령을 보조연산 프로세서(13)에 인가하고, 보조연산 프로세서(13)에서는 가로16포인트, 세로512 포인트 보간 데이타를 만들어 다시 SRAM(17)에 저장한다.
그런 다음 CPU(12)는 SRAM(17)에 저장된 데이타를 소정 형태로 변형시켜 VRAM으로 구성된 콘버젼스 버퍼(18-1)에 다시 저장함으로써 콘버젼스 초기화 동작을 완료한다(제130단계). 제130단계를 수행한 후, CPU(12)는 테스트 패턴 데이타 및 OSD데이타를 VRAM으로 구성된 테스트 패턴 및 OSD 버퍼(18-2)에 저장하여 화면상에 테스트 패턴 및 OSD를 발생시킨다.(제140단계). 제110∼140단계는 전체 시스템의 초기화 과정을 설명한 것으로서, 이 과정 이후부터는 CPU(12)는 콘버젼스 데이타를 수정하거나 업데이트(Update)하기 위한 준비과정을 수행한다.
즉, CPU(12)리모콘 모듈(11)에 의해 씨드 데이타의 이동과 콘버젼스 조정에 대한 명령이 인가되었는지 여부를 판단하여(제150단계), 해당 명령이 인가된 경우 CPU(12)는 SRAM(17)상에 씨드 데이타를 확정짓고, 보조연산 프로세서(13)에서 보간연산을 시작하라는 제어를 하고(제160단계), 그렇지 않은 경우 기타 명령에 대한 신호처리를 위한 제어를 한다. 즉, 보조연산 프로세서(13)는 가로 16 포인트, 세로 512 포인트로 보간 데이타를 만들어 SRAM(17)에 다시 저장하는 등 보간명령에 대한 신호처리를 수행한다(제160단계) 제160단계 수행 후 CPU(12)는 SRAM(17)에 저장된 보간 데이타를 소정 형태로 변형시켜 콘버젼스 버퍼(18-1)에 저장함으로써 콘버젼스 업데이트 과정을 완료한다(제170단계)
한편, CPU(12)는 보간명령 뿐만 아니라 시스템을 제어하는 다른 명령을 내리는데 즉, R,G,B CRT뮤트(Mute)동작이나 테스트 패턴 혹은 소오스 패턴 중 어떤 패턴을 화면상에 표시할 것인가를 제어한다. 콘트롤러(14)는 CPU (1)가 각 메모리(15,16,17,18-1,18-2)를 제어하는데 필요한 로직을 가지고 있으며, 각 메모리 (15,16,17,18-1,18-2)의 어드레스를 디코딩하고, PLL, VRAM 제어신호를 발생시키고, 테스트 패턴 및 OSD를 위한 제어신호를 발생시키는 등의 역할을 담당한다.
콘버젼스 버퍼(18-1)와 테스트 패턴 및 OSD 버퍼(1-2)는 VRAM(Video Memory) 상에 구현되어 있고, 테스트 패턴 및 OSD 버퍼(18-2)에서 OSD메모리 영역을 테스트 패턴 메모리 영역과 공유함으로써 테스트 패턴 데이타와 OSD 데이타를 논리합하여 쉬프트 레지스터(20)로 출력한다. 상술한 바와 같이 본 발명에 의한 디지탈 콘버젼스 보정방법 및 장치에서는 보조연산 프로세서를 이용하여 보간연산을 수행함으로써 콘버젼스 보정을 신속하게 처리할 수 있고, 유저 인터페이스를 위해 사용하는 OSD 블럭을 테스트 패턴 발생 블럭과 일체화함으로써 전체적인 하드웨어를 간소화한 이점이 있다.

Claims (7)

  1. 투사형 텔레비젼 수상기에 있어서, CPU에 의해 제어되며, 메모리에 저장된 화면상의 소정 위치에 대한 이상적인 씨드 데이타에 대한 콘버젼스 보정 데이타를 만즐기 위해 보조연산 프로세서에서 보간작업을 수행하는 제1단계; 상기 CPU 에 의해 테스트 패턴 데이타 및 OSD 데이타를 화면상에 표시하는 제2단계; 및 외부에서 인가되는 명령에 따라서 상기 CPU가 화면상의 다른 위치의 씨드 데이타에 대하여 상기 제1단계에서 만들어진 콘버젼스 보정데이타를 수정하거나 업데이트시키기 위한 제3단계를 포함하는 것을 특징으로 하는 디지탈 콘버젼스 보정방법.
  2. 투사형 텔레비젼 수상기에 있어서, 콘버젼스 보정작업의 전체적인 제어를 담당하는 CPU; 상기 CPU에 의해 제어되며, 화면의 소정 위치에 있는 씨드데이타간의 보간연산을 행하여 콘버젼스 보정데이타를 상기 CPU로 출력하기 위한 보조연산 프로세서; 상기 CPU와 보조연산 프로세서의 부팅을 위한 한 운영 프로그램, 상기 씨드 데이타를 저장하고, 상기 CPU와 보조연산 프로세서의 시스템 영역으로 사용하기 위한 복수개의 메모리; 상기 CPU로부터 출력되는 콘버젼스 보정데이타를 저장하기 위한 콘버젼스 버퍼; 상기 CPU로부터 출력되는 테스트 패턴 데이타와 OSD 데이타를 저장하기 위한 테스트 패턴 및 OSD 버퍼; 상기 콘버젼스 버퍼로부터 출력되는 수직, 수평콘버젼스 보정 데이타를 래치하여 아날로그신호로 변환하여 출력하기 위한 콘버젼스 출력모듈; 상기 CPU, 상기 보조연산 프로세서와 상기 메모리의 동작을 제어하기 위한 콘트롤러를 포함하는 것을 특징으로 하는 디지탈 콘버젼스 보정장치.
  3. 제2항에 있어서, 상기 장치는 상기 테스트 패턴 및 OSD버퍼로부터 출력되는 병렬데이타를 직렬데이타로 변환하기 위한 쉬프트레지스터를 더 포함하는 것을 특징으로 하는 디지탈 콘버젼스 보정장치.
  4. 제2항에 있어서, 상기 CPU와 보조연산 프로세서는 상기 복수개의 메모리 중 상기 시스템 영역으로 사용되는 메모리를 공유함으로써 상기 CPU가 상기 메모리에 콘버젼스 초기화를 위한 씨드데이타가 이미 저장되어 있던 씨드 데이터를 읽어서 상기 보조연산프로세서에 인가하고, 상기 보조연산프로세서가 보간연산동작을 행하여 만든 콘버젼스 보정 데이타를 다시 상기 CPU에 인가하는 구조로 되는 것을 특징으로 하는 디지탈 콘버젼스 보정장치.
  5. 제2항에있어서, 상기 CPU는 콘버젼스 조정 및 제어를 위하여 리모콘으로 명령을 인가받는 것은 특징으로 하는 디지탈 콘버젼스 보정장치.
  6. 제2항에 있어서, 상기 콘버젼스 버퍼와 상기 테스트 패턴 및 OSD 버퍼는 VRAM상에 구현되어 있는 것을 특징으로 하는 디지탈 콘버젼스 보정장치.
  7. 제6항에 있어서, 상기 테스트 패턴 및 OSD버퍼의 OSD메모리 영역을 테스트 패턴 메모리 영역과 공유하여 테스트 패턴 데이타와 OSD테이타를 논리합하여 출력하는 것을 특징으로 하는 디지탈 콘버젼스 보정장치.
KR1019940005642A 1994-03-21 1994-03-21 디지탈 콘버젼스 보정방법 및 장치 KR0130871B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019940005642A KR0130871B1 (ko) 1994-03-21 1994-03-21 디지탈 콘버젼스 보정방법 및 장치
US08/408,037 US5671025A (en) 1994-03-21 1995-03-21 Digital convergence correcting method and apparatus adopting the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940005642A KR0130871B1 (ko) 1994-03-21 1994-03-21 디지탈 콘버젼스 보정방법 및 장치

Publications (2)

Publication Number Publication Date
KR950027895A KR950027895A (ko) 1995-10-18
KR0130871B1 true KR0130871B1 (ko) 1998-04-21

Family

ID=19379290

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940005642A KR0130871B1 (ko) 1994-03-21 1994-03-21 디지탈 콘버젼스 보정방법 및 장치

Country Status (2)

Country Link
US (1) US5671025A (ko)
KR (1) KR0130871B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100339560B1 (ko) * 1999-10-05 2002-06-03 구자홍 프로젝션 티브이의 미스컨버젼스 보정 방법

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0176783B1 (ko) * 1995-12-19 1999-05-01 구자홍 프로젝션 티브이의 컨버젼스 보정방법
KR100200095B1 (ko) * 1995-12-30 1999-06-15 윤종용 디지탈 컨버젼스를 이용한 화면 이펙트 방법 및회로
JP3436005B2 (ja) * 1996-07-25 2003-08-11 松下電器産業株式会社 波形発生装置
JP3395832B2 (ja) * 1998-08-28 2003-04-14 ソニー株式会社 画像表示補正システム、画像表示補正装置および方法並びに画像表示装置および方法
US6369780B2 (en) 1999-09-30 2002-04-09 Thomson Licensing S.A. Auxiliary deflection winding driver disabling arrangement
US6473139B1 (en) * 1999-09-30 2002-10-29 Thomson Licensing S.A. Data error recovery for digital beam landing error correction arrangement
US6591358B2 (en) * 2001-01-26 2003-07-08 Syed Kamal H. Jaffrey Computer system with operating system functions distributed among plural microcontrollers for managing device resources and CPU
KR20030042514A (ko) * 2001-11-23 2003-06-02 삼성전기주식회사 Crt 화상장치의 디지털 동적 컨버전스 제어 시스템
KR100945369B1 (ko) * 2003-06-30 2010-03-08 엘지디스플레이 주식회사 표시기기의 검사장치 및 그 검사방법
JP4079147B2 (ja) * 2005-01-14 2008-04-23 船井電機株式会社 液晶テレビ
JP5023893B2 (ja) * 2007-08-31 2012-09-12 ソニー株式会社 表示装置
CN101408712B (zh) * 2007-10-11 2010-09-29 鸿富锦精密工业(深圳)有限公司 投影机提示系统
US8412479B2 (en) * 2010-06-29 2013-04-02 Intel Corporation Memory power estimation by means of calibrated weights and activity counters

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6178294A (ja) * 1984-09-25 1986-04-21 Sony Corp デイジタルコンバ−ジエンス補正装置
JP3035912B2 (ja) * 1988-10-14 2000-04-24 ソニー株式会社 画像表示の補正波形データ生成装置
DE69025526T2 (de) * 1989-09-28 1996-09-19 Matsushita Electric Ind Co Ltd Digitale Konvergenzvorrichtung
JP3050986B2 (ja) * 1992-02-26 2000-06-12 株式会社日立製作所 ディジタルコンバーゼンス補正装置及びこれを用いた画像表示装置並びにコンバーゼンス補正データ作成方法及び装置
CA2107156C (en) * 1993-09-28 1999-05-11 Matsushita Electric Industrial Co. Ltd. Dynamic focusing device for cathode ray tube

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100339560B1 (ko) * 1999-10-05 2002-06-03 구자홍 프로젝션 티브이의 미스컨버젼스 보정 방법

Also Published As

Publication number Publication date
KR950027895A (ko) 1995-10-18
US5671025A (en) 1997-09-23

Similar Documents

Publication Publication Date Title
KR0130871B1 (ko) 디지탈 콘버젼스 보정방법 및 장치
US5272421A (en) Digital image correction device
US5497054A (en) Automatic digital convergence correcting method and apparatus therefor
KR100400011B1 (ko) 프로젝션 텔레비전 및 이의 컨버젼스 조정 방법
JP2004048758A (ja) Crtフォーカス補正装置及び方法
KR100276423B1 (ko) 컬러 crt 표시장치 및 외부자계의 영향제거방법
KR100226869B1 (ko) 컨버젼스 시스템에서의 수평/수직 보간장치 및 그 제어방법
JP3675357B2 (ja) レジストレーション調整装置及びレジストレーション調整方法
KR0166882B1 (ko) 디지탈 콘버젼스 보정장치
JP3445820B2 (ja) コンバーゼンスずれ修正システムおよびこれを用いた表示装置
JPS6163177A (ja) デイジタルコンバ−ゼンス装置
JPH02305090A (ja) ディジタルコンバーゼンス補正回路
JP2895131B2 (ja) コンバーゼンス自動補正装置
KR970004907Y1 (ko) 디지탈 콘버젼스 조정장치
JP2564002B2 (ja) ディジタルコンバーゼンス補正装置
JPH05241525A (ja) カラー表示装置
JPH1013850A (ja) デジタルコンバーゼンス装置
KR19980032180A (ko) 디지탈 컨버전스 보정장치
JPH0543688U (ja) カラー画像表示装置
JP2002344985A (ja) レジストレーション調整装置及びレジストレーション調整方法
JP3057505B2 (ja) 画像表示装置
JP2000175210A (ja) 順次走査表示式映像表示装置
JPH1098738A (ja) 色むら補正回路
JPH10161580A (ja) Crt表示装置及びその焼き付き防止方法
JPS62193475A (ja) デイジタルコンバ−ゼンス装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071030

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee