KR0128046B1 - 액정표시장치 - Google Patents
액정표시장치Info
- Publication number
- KR0128046B1 KR0128046B1 KR1019930020719A KR930020719A KR0128046B1 KR 0128046 B1 KR0128046 B1 KR 0128046B1 KR 1019930020719 A KR1019930020719 A KR 1019930020719A KR 930020719 A KR930020719 A KR 930020719A KR 0128046 B1 KR0128046 B1 KR 0128046B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- circuit
- output
- display data
- voltages
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
다계조 또는 다색표시가 가능한 액정표시장치에 관한 것으로써, 분압회로로 전압은 분압하고, 분압된 전압으로 액정을 구동하는 경우에 충전 및 방전시간을 단축하기 위해, 액정표시용 전원에서 공급되는 n개의 전압(121)을 표시데이타에 대응한 m개의 전압(nm)으로 분합하는 분압회로(120), 1수평주사기간중 제1의 기간은 제1의 전압을 출력하는 것을 지시하고, 계속되는 제2의 기간은 제2의 전압을 출력하는 것을 지시하는 제어신호(118)에 따르고, 제1의 기간은 상기 분압된m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 지정수를 넘지 않는 시정수를 갖는 화로를 선택하도록 표시데이타에 대응한 신호(116)을 수정해서 출력하고, 제2의 기간은 상기 신호(116)을 수정해서 출력하고, 제2의 기간은 상기 신호(116)을 그대로 출력하는 게이트회로(117)을 갖고, 분압회로(120)은 상기 게이트회로 (117)이 출력하는 신호(119)를 입력받아 전압을 선택해서 출력한다.
이러한 액정표시장치를 사용하는 것에 의해 저항소자를 개재하지 않고 n개의 전압에서 선택한 1전압을 버퍼수단을 사용하지 않고 선택수단으로 직접 출력하는 것에 의해 출력 임피던스를 작게하는 것이 가능해져, 액저패널을 고속으로 구동할 수 있다.즉, 분압회로를 갖는 X구동회로의 분압회로로 직접 용량성의 부하를 구동하는 경우, 충전 및 방전시간을 단축할 수 있다. 또, 현상의 액정표시장치보다 고저항화, 단시간 충전 및 방전이 필요로 되는 1280X1024도트 이상의 고화질의 액정표시장치나 20인치 이상의 대화면 액정표시장치의 구동이 가능해지고, 저항을 사용해서 분압하는 분압회로에 있어서는 저항값을 내릴필요가 없으므로, 소비전력의 증가를 최소로 할 수 있고, 정밀도가 높은 출력을 얻을 수 있다. 또, 출력전압폭을 전원전압폭과 같게 할 수 있으며, 선택수단으로 선택되는 다른 2개의 전앞의 전위차로 출력 오프세트 전압의 크기를 제어할 수 있다.
Description
제1도는 본 발명의 1실시예의 192출력의 X구동회로의 간단한 블럭도.
제2도는 본 발명의 1실시예의 분압회로의 간단한 블록도.
제3도는 본 발명의 1실시예의 출력파형도.
제4도는 본 발명의 1실시예의 192출력의 X구동회로의 간단한 블럭도.
제5도는 본 발명의 1실시예의 192출력의 X구동회로의 간단한 블럭도.
제6도는 본 발명의 1실시예의 192출력의 X구동회로의 간단한 블럭도.
제7도는 본 발명의 1실시예의 분압회로의 간단한 블럭도.
제8도는 종래예의 문제점의 설명도.
제9도는 본 발명의 1실시예의 게이트회로의 간단한 블록도.
제10도는 본 발명의 1실시예의 액정표시장치의 구성도.
제11도는 본 발명의 1실시예의 상부X구동회로군의 구성도.
제12도는 본 발명의 1실시예의 하부 X구동회로군의 구성도.
제13도는 본 발명의 1실시예의 게이트회로의 간단한 블럭도.
제14도는 본 발명의 1실시예의 192출력의 X구동회로의 간단한 블럭도.
제15도는 본 발명의 1실시예의 192출력의 X구동회로의 간단한 블럭도.
제16도는 본 발명의 1실시예의 정보처리장치의 블럭도.
제17도는 본 발명의 1실시예의 192출력의 X구동회로의 간단한 블럭도.
제18도는 본 발명의 1실시예의 X구동회로의 간단한 블럭도.
제19도는 본 발명의 1실시예의 게이트회로의 간단한 블럭도.
제20도는 본 발명의 1실시예의 분압회로의 간단한 블럭도.
제21도는 본 발명의 1실시예의 출력파형도.
제22도는 본 발명의 1실시예의 X구동회로의 간단한 블럭도.
제23도는 본 발명의 1실시예의 액정표시장치의 구성도.
제24도는 본 발명의 1실시예의 액정표시장치의 구성도.
제25도는 본 발명의 1실시예의 192출력의 액정구동회로의 간단한 블럭도.
제26도의 본 발명의 1실시예의 분압회로의 간단한 블럭도.
제27도는 본 발명의 1실시예의 분압회로 제어신호생성의 진리값을 도시한 도면.
제28도는 본 발명의 1실시예의 분압회로 제어신호생성의 진리값을 도시한 도면.
제29도는 본 발명의 1실시예의 192출력의 액정구동회로의 칩레이아우트 개략도.
제30도는 본 발명의 1실시예의 출력1계통의 레이아우트도 개략도.
제31도는 본 발명의 1실시예의 액정전압 생성회로의 등가회로도.
제32도는 본 발명의 1실시예의 액정전압 생성회로의 등가회로도.
제33도는 본 발명의 1실시예의 액정전압 생성회로의 등가회로도.
제34도는 본 발명의 1실시예의 오프세트전압을 도시한 도면.
제35도는 액정의 전압, 휘도특성을 도시한 도면.
제36도는 본 발명의 1실시예의 액정진압 생성회로의 등가회로도.
제37도는 종래예의 액정구동회로의 간단한 블록도.
제38도는 종래예의 분압회로의 간단한 블록도.
제39도는 액정의 전압, 휘도특성을 도시한 도면.
제40도는 액정의 전압, 휘도특성을 도시한 도면.
제41도는 액정전원회로의 블록도.
제42도는 액정전원, 대향전극의 교류화의 타이밍을 도시한 도면.
제43도는 TCP를 도시한 도면.
제44도는 본 발명이 적용되는 액티브 매트릭스방식의 컬러액정 표시장치의 액정표시부의 1 화소와 그 주변을 도시한 주요부 평면도.
제45도는 제44도의 3-3 절단선에 있어서의 1 화소와 그 주변을 도시한 단면도.
제46도는 제44도의 4-4 절단선에 있어서의 부가용량의 Cadd의 단면도.
제47도는 표시패널의 매트릭스주변부의 구성을 설명하기 위한 평면도.
제48도는 제47도의 주변부를 약간 과장하여 더욱 구체적으로 설명하기 위한 패널평면도.
제49도는 상하기판의 전기적 접속부를 포함하는 표시패널의 각부의 확대평면도.
제50도는 매트릭스의 화소부를 중앙에, 양측에 패널각 부근과 영상신호단자부 부근을 도시한 단면도.
제51도는 좌측에 주사신호단자, 우측에 외부접속단자가 없는 패널 가장자리부분을 도시한 단면도.
제52도는 게이트단자 GTM과 게이트배선GL의 접속부 부근을 도시한 평면과 단면을 도시한 도면.
제53도는 드레인단자DTM과 영상신호선DL의 접속부 부근을 도시한 평면과 단면을 도시한 도면.
제54도는 액티브 매트릭스방식의 컬러액정표시장치의 매트릭스부와 그 주변을 포함하는 회로도.
제55도는 기판SUB1측의 공정a∼c의 제조공정을 도시한 화소부와 게이트단자부의 단면도의 흐름도.
제56도는 기판 SUB1측의 공정 d∼f의 제조공정을 도시한 화소부와 게이트단자부의 단면도의 흐름도.
제57도는 기판 SUB1측의 공정 g∼i의 제조공정을 도시한 화소부와 게이트단자부의 단면도의 흐름도.
제58도는 액정표시 모듈의 분해사시도.
제59도는 액정표시패널에 주변의 구동회로를 내장한 상태를 도시한 상면도.
제60도는 구동회로를 구성하는 집적회로칩 CHI가 플렉시블 배선기판에 탑재된 테이프매리어 패메이지 TCP의 단면구조를 도시한 도면.
제61도는 테이프캐리어 패케이지TCP를 액정표시패널PNL의 영상신호 회로용 단자 DTM에 접속한 상태를 도시한 주요부 단면도.
제62도는 주변구동회로기판PCB1(상면이 보임)과 전원회로기판 PCB2(하면이 보임)의 접속상태를 도시한 상면도.
제63도는 본 발명의 1실시예의 분압회로의 간단한 블럭도.
제64도는 본 발명의 1실시예의 192출력4의 X구동회로의 간단한 블럭도.
제65도는 본 발명의 1실시예의 분압회로의 간단한 블록도.
* 도면의 주요부분에 대한 부호의 설명
100 : X구동회로 101 : 시프트레지스터
102 : 클럭 103 : 제어신호
104 : 제어신호 105 : 출력버스
106 : 클럭 107 : 데이타버스
108-0∼108-192 : 래치회로 109-0∼109-191 : 출력버스
110-0∼110-191 : 래치회로 111-0∼111-191 : 출력버스
112-0∼112-191 : 출력버스 113-0∼113-191 : 디코더
114-0∼114-191 : 디코더 115-0∼115-191 : 출력버스
116-0∼116-191 : 출력버스 117-0∼117-191 : 게이트회로
118 : 제어신호 119-0∼119-191 : 출력버스
120-0∼120-191 : 분압회로 121 : 전압버스
122-0∼122-191 : 출력버스 201 : 전압셀렉터
202,203 : 선택스위칭소자군 204,205 : 출력
206 : 분압회로 207 : 저항군
208 : 선택스위칭소자군 209 : 스위칭소자
300 : 출력파형 301 : 출력파형
400 : X구동회로 401 : 카운터
402 : 출력버스 403 : 입력버스
404 : 비교기 405 : 제어신호
406 : 스톱신호 500 : X구동회로
501-0∼501-191 : 게이트회로 502-0∼502-191 : 출력버스
600 : X구동회로 601-0∼601-191 : 분압회로
701 : 분압회로 702 : 분압저항
703 : 스위칭소자 704 : 인버터
705 : 출력 706 : 스위칭소자
901 : 게이트회로 902 : 게이트회로
903-1∼903-15 : AND회로 1001 : 데이터버스
1002 : 도트클럭 1003 : 수평동기신호
1004 : 수직동기신호 1005 : 액정표시 컨트롤러
1007 : 상부X구동회로군 1008 : 하부X구동회로군
1009 : 데이터버스 1010 : 데이터버스
1011 : 출력버스 1012 : 출력버스
1013 : 액티브매트릭스형 액정패널 1014 : 교류화신호
1015 : 액정표시용 전원 1016 : 출력
1017 : 상부용 전압버스 1018 : 하부용 전압버스
1019-0∼1019-2 : X구동회로 1020 : 클럭
1021 : ON전압의 출력 1022 : OFF전압의 출력
1023-0,1023-1 : 제어신호 1024 : 출력버스
1025 : 액정표시장치 1301-0∼1301-3 : AND회로
1501 : 시프트레지스티 1502 : 출력버스
1503 : R용의 데이터버스 1504 : G용의 데이터버스
1505 : B용의 데이타버스 1506 : R용의 전압버스
1507 : G용의 전압버스 1508 : B용의 전압버스
1601 : 정보처리장치 1602 : 중앙연산장치
1603 : 어드레스버스 1604 : 데이타버스
1605 : 메모리 1606 : 표시컨트롤러
1607 : 출력버스 1608 : 표시메모리
1801 : X구동회로 1802-0∼1802-191 : 래치출력
1803-0∼1803-191 : 래치출력 1804-0∼1804-191 : 디코더
1805-0∼1805-191 : 출력버스 1806-0∼1806-191 : 게이트회로
1807-0∼1807-191 : 출력버스 1808-0∼1808-191 : 디코더
1809-0∼1809-191 : 출력버스 1810 : 전압버스
1811-0∼1811-191 : 분압회로 2001 : 전압셀렉터
2002 : 선택스위칭소자군 2003 : 선택스위칭소자군
2004 : 출력 2005 : 출력
2006 : 분압회로 2007 : 분압저항군
2008 : 선택스위칭소자군 2009 : 스위칭소자
2010 : 액정패널 2011 : 스위칭소자
2012 : 액정소자 2013 : 주사선
2014 : 전류경로 2015 : 전류경로
2201 : X구동회로 2202-0∼2202-191 : 출력버스
2203-0∼2203-191 : 레벨시프트회로
2204-0∼2204-191 : 출력버스 2205-0∼2205-191 : 출력버스
2206-0∼2206-191 : 디코더회로 2207-0∼2207-191 : 게이트회로
2208-0∼2208-191 : 출력버스 2209-0∼2209-191 : 디코더
2210-0∼2210-191 : 출력버스 2211-0∼2211-191 : 출력버스
2212-0∼2212-191 : 분압회로 2301 : 상부용 데이타버스
2302 : 하부용 데이타버스 2303 : 액정표시용 전원회로
2304 : 상부용 전원버스 2305 : 하부용 전원버스
2306 : 액정표시장치 2307 : 상부X구동회로용 기판
2308 : 하부X구동회로용 기판 2401 : 상부X구동회로용 기판
2402 : 액정표시장치 2500 : 액정구동회로
2501 : 래치어드래스 제어회로 2502 : 클럭
2503 : 제어회로 2504 : 제어신호
2505 : 출력버스 2506 : 클럭
2507 : 데이타버스 2508 : 래치회로
2509 : 출력버스 2510 : 래치회로
2511 : 출력버스 2512 : 디코더회로
2513 : 제어신호 2514 : 출력버스
2515 : 전압버스 2516 : 액정전압 생성회로
2517 : 출력버스 2601, 2602 : 선택스위칭소자군
2603, 2604 : 선택전압출력 2605 : 분압회로
2606 : 저항소자군 2607 : 선택스위칭소자군
2900 : 액정구동회로칩 2901 : 레이아우트영역
2902 : 전원배선영역 2903 : 레이아우트영역
2903-0∼2903-191 : 레이아우트영역
3101-0, 3101-1 : 입력단자 3102-0, 3102-1 : 입력단자
3103 : 분압저항소자군 3103-0∼3103-191 : 분압저항
3201-0, 3201-1,입력단자 3202-0, 3202-1 : 입력단자
3203 : ON저항군 3203-0∼3203-191 : ON저항
3204 : ON저항군 3204-0∼3204-191 : ON저항
3205-0, 3205-1 : 배선저항 3206-0, 3206-1 : 배선저항
3207-0,3207-1 : 배선저항 3208-0,3208-1 : 배선저항
3701 : 시프트레지스터 3702 : 클럭
3703 : 출력버스 3704 : 데이타버스
3705 : 래치회로 3706 : 출력버스
3707 : 클럭 3708 : 래치회로
3709, 1310 : 출력버스 3711 : 전압버스
3712 : 전압셀렉터 3713 : 출력버스
3714 : 분압회로 3715 : 출력버스
3716 : 버퍼회로 3717 : 출력선
3801 : 전압출력 3802 : 전압출력
3804 : 선택소자군 3805 : 분압저항군
3806 : 반전회로군 3807 : 반전데이타
4101,4102 : 분압저항군 4103 : 교류화신호
4104 : 선택소자 4105 : 출력버퍼앰프
4106,4107 : 신호구동 드라이버군 4108 : 컬러액정패널
SUB : 투명유리기판 GL : 주사신호선
DL : 영산신호선 GI : 절연막
GT : 게이트전극 AS : i형 반도체층
SD : 소오스전극 또는 드레인전극 PSV : 보호막
BM : 차광막 LG : 액정
TFT : 박막트랜지스터 ITO : 투명화소전극
g,d : 도전막 Cadd : 유지용량소자
AOF : 양극산화막 AO : 양극산화마스크
GTM : 게이트단자 DTM : 드레인단자
SHD : 실드케이스 PNL : 액정표시패널
SPB : 광확산판 MFR : 중간프레임
BL : 백라이트 BLS : 백라이트지지체
LCA : 하측케이스 RM : 백라이트 광반사산
본 발명은 다계조 또는 다색표시가 가능한 액정표시장치에 관한것으로써, 특히 액정표시장치의 액정구동회로에 관한 것이다.
다계조를 실행하는 액정표시장치의 액정구동회로로써는 일본국 특허 공개공보평성2-130586호「액정디스플레이 구동장치」에 개시되어 있는 방식이 있다. 이 방식의 설명을 제37도, 제38도를 사용해서 설명한다. 제37도는 종래방식의 액정구동회로의 블럭도, 제38도는 종래방식의 분압회로의 블럭도이다.
제37도에 있어서,(3701)은 시프트레지스터, (3702)는 클럭, (3703)은 시프트레지스터의 출력버스, (3704)는 256계조의 표시데이타에 대응하는 8비트의 표시데이타버스, (3705)는 X+1개의 래치로 구성되는 래치회로,(3706)은 래치회로 (3705)의 출력버스이다. 시프트레지스터(3701)은 클럭 (3702)에 동기해서 출력SO∼SX를 1출력씩 순차로 클럭(3702)의 1주기분의 기간을 유효로 하고 출력버스 (3703)으로 출력한다. 표시데이타버스(3704)에는 클럭(3702)에 동기해서 표시데이타가 전파되어 있다. 래치회로(3705)에 있어서 출력버스(3703)이 유효로 되면, 유효로 된 출력SO∼SX에 대응한 래치회로(3705)내의 래치가 표시데이타버스(3704)에서 표시데이타를 래치한다. 래치한 표시데이타는 래치데이타로써 출력버스(3706)으로 출력한다.
(3707)은 수평동기신호에 동기한 클럭, (3708)은 래치회로,(3709)는 래치데이타의 상위4비트의 출력버스, (3710)은 래치데이타의 하위4비트의 표시데이타의 출력버스이다. 래치회로(3708)은 클럭(3707)이 유효로 되면 출력버스(3706)에서 전송되는 래치데이타를 래치하고, 그 래치데이타중 상위 4비트를 출력버스(3709)에서 출력하고, 하위4비트를 출력버스(3710)에서 출력한다.
(3711)은 17레벨의 전압을 공급하는 전압버스, (3712)는 전압버스(3711)의 17레벨의 전압중 2레벨을 선택하는 전압셀렉터, (3713)은 전압셀렉터(3712)의 출력버스, (3714)는 분압회로,(3715)는 분압회로(3714)의 출력버스, (3716)은 버퍼회로, (3717)은 버퍼회로(3716)의 출력선이다.
전압셀렉터(3712)는 출력버스 (3709)의 래치데이타에 대응한 전압중 2레벨전압을 선택하여 출력버스(3713)으로 출력한다. 분압회로(3714)는 출력버스(3713)에서 공급되는 2레벨의 전압을 16레벨의 전압으로 분압하고, 출력버스(3710)의 래치데이타에 대응한 전압을 분압한 16레벨의 전압에서 선택하여 출력버스(3715)로 출력한다. 분압회로(3714)의 출력버스(3715)는 출력임피던스가 크기 때문에 그 상태에서는 액정을 고속으로 구동할 수 없다. 이 때문에 버퍼회로(3716)을 마련하고, 출력버스(3715)의 전압을 증폭하여 출력선(3717)로 출력한다. 이 출력선(3717)은 액정소자에 접속되어 있다. 이와 같이 하는 것에 의해 표시데이타에 대응한 전압을 액정소자에 인가할 수 있다.
제38도에 있어서, (3801), (3802)는 전압셀렉터(3712)에서 선택된 고전위 선택전압, 저전위 선택전압, (3804)는 선택소자군, (3805)는 가중된 분압저항군, (3806)은 표시데이타 (3710)을 반전하는 반전회로군, (3807)은 반전회로군(3806)에서 반전된 반전데이타이다.
제37도, 제38도를 사용해서 동작을 설명한다. 래치회로(3705)는 시프트레지스터(3701)의 출력이 유효로되면 표시데이타버스(3704)의 8비트의 표시데이타를 래치하고, 그 래치한 표시데이타를 래치데이타로 해서 출력버스(3706)으로 출력한다. 클럭(3707)이 유효로 되면 래치회로(3708)은 출력버스(3706)의 래치데이타를 래치한다. 래치회로(3708)은 래치한 래치데이타중 상위 4비트를 출력버스(3709), 하위 4비트를 출력버스(3710)으로 출력한다. 출력버스(3709)는 전압셀렉터(3712)로 입력하고, 그 래치데이타에 대응한 전압을 전압버스(3711)에서 2레벨 선택하여 출력버스(3713)으로 출력한다.
다음에 제38도를 사용해서 분압회로의 동작을 설명한다. 출력버스(3713)은 고전위측 선택전압(3801)과 저전위측 선택전압(3802)로 구성되고, 직렬로 접속한 분압저항군(3805)의 양끝에 접속된다. 하위4비트의 표시데이타(3710)의 값에 의해 선택소자군(3804)가 선택되고 고전위측 선택전압(3801)과 저전위측 선택전압(3802)의 전위차를 16분압하여 출력버스(3715)로 출력한다. 예를들면 하위4비트 표시데이타(3710)이 11인 경우 반전회로(3806)에서 반전된 반전데이타(3807)은 1100으로 되고 선택소자군(3804)가 대응하는 선택소자가 도통상태로 되므로 출력버스(3715)로는 VL+(VU-VL)×3/16의 전압이 출력된다. 그리고, 출력버스(3715)로 출력한 전압은 버퍼회로(3716)에서 액정표시소자를 구동할 수 있도록 증폭되고, 출력선(3717)로 출력하여 액정소자에 표시데이타에 대응한 전압을 인가한다.
상기 종래의 회로에서는 스위칭소자와 분압저항소자가 병렬로 접속하는 구성으로 되어 있으므로 스위칭소자의 ON저항의 영향을 작게 하기 위해서는 분압저항소자의 값을 크게 하지 않으면 안되기 때문에 출력임피던스가 크게 된다. 이것을 8도로 설명한다. 제8도는 제38도의 분압회로의 출력부의 등가회로도로써, 스위칭소자의 ON저항을 저항소자로 표시한 것이다. 제8도에 있어서 SWLO, SWL1, SWR2, SWR3이 ON이고, 그것 이외는 OFF인 것으로 한다. 이때 스위칭소자가 이상적인 것이라고 하면 (즉, ON저항RON=O)이때의 출력전압은
로 된다. 실제로는
로 되어 이상적인 분압전압과의 차가 생긴다. 이것을 작게하기 위해서는 분압저항소자의 값을 크게해야만 한다. 또, 분압저항소자를 직렬로 접속하고 있으므로 분압수를 증가시키면 출력임피던그가 크게 된다 출력임피던스가 클대 액정패널을 고속으로 구동하기 위해서는 출력임피던스를 내리기 위해 출력단에 버퍼회로를 마련할 필요가 있다.
그래서, 종래 기술에서는 출력부에 버퍼회로를 구비하고 있고, 이 버퍼회로에서 액정을 구동할 수 있게 하고 있다. 그러나, 다계조/다색화가 진행됨에 따라 각 계조간의 전압차가 작게 되어 버퍼회로에 휘도가 구해지게 되었다. 버퍼회로의 휘도를 올리기 위해서는 보정회로나 외부로 부터의 보정전압이 필요하게 되고, 그 때문에 입력 핀수의 증가나 보정전압 생성회로 등이 필요하게 되어 회로규모가 증대한다는 문제가 생긴다. 또, 버퍼회로를 사용하지 않는 것으로 하면 상술한 문제에 부가해서 다음의 문제가 있다.
즉, 분압회로의 출력을 직접 액정소자로 출력하기 위해서는 응답성을 좋게 하기 위해 (콘덴서로 간주할 수 있는 액정에 소정의 전압을 신속하게 인가하기 위해) 출력전류를 크게 해야만 한다. 출력전류를 크게 하기 위해서는 분압회로의 출력임피던스를 내려야만 한다. 그 때문에 분압수단으로써 저항을 사용한 경우 분압회로의 출력저항을 내리기 위해서는 분압저항의 값을 내려야만하지만 분압저항의 값을 내리면 상술한 분압저항을 크게해야만 한다는 요구에 맞지않는데다 분압의 정밀도가 나빠진다. 또, 소비전력이 증대한다는 문제가 있다.
본 발명의 제1의 목적은 버퍼회로를 사용하지 않고 응답성을 좋게할 수 있는 X구동회로를 제공하는 것이다. 또, 상기 종래회로에서는 액정패널을 고속으로 구동하기 위해 출력단에 버퍼회로를 마련하고 있지만 이때문에 액정패널의 계조수가 증가하면 1계조당 전압폭이 좁아져 버퍼회로의 오프세트전압의 편차를 보다 작게할 필요가 있다. 그러나, 정밀도가 좋은 버퍼회로로 하기 위해서는 상술한 바와 같이 보정회로의 증가나 소자사이즈가 증대하여 액정구동회로의 칩면적이 증가한다. 여기에서, 오프세트전압이라는 것은 배선저항이나 소자 특성의 표준값에서의 편차등에 의해 생기는 표준값일때의 출력전압과 실제의 출력전압의 차이다. 오프세트전압이 커져 출력전압의 편차가 크게되면 표시얼룩이 발생하여 표시품질이 나빠진다. 인간이 인식할 수 있는 표시얼룩은 액정에 따라 다르지만 일반적으로 30MV∼50MV의 전압차에서 휘도차(표시얼룩)을 인식할 수 있다.
본 발명의 제2의 목적은 버퍼회로를 사용하지 않고 오프세트전압의 편차를 더욱 작게할 수 있는 X구동회로를 제공하는 것이다. 또, 상기 종래기술에서는 버퍼회로의 동작전압폭은 전원전압폭에 대해서 약-1.5V좁아지므로 출력전압폭은 액정구동회로의 전원전압폭에 대해서 약-1.5V가 좁아지는 점이 고려되어 있지 않다.
본 발명의 제3의 목적은 전원전압폭을 유효하게 사용한 X구동회로를 제공하는 것이다. 상기 제1의 과제를 해결하기 위해 본 발명은 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로, 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로 및 상기 Y구동회로와 X구동회로에 전압을 공급하고, X구동회로에는 n개의 전압을 공급하는 액정표시용 전원을 갖고, 계조표시를 실행하는 액정표시장치에 있어서 1수평주사기간중 제1의 기간은 후술하는 제2의 전압을 공급하는 회로보다도 시정수가 작은 회로에서 공급되는 전압을 제1의 전압으로 해서 출력하는 것을 지시하고, 제1의 기간에 이어지는 제2의 기간은 제2의 전압을 출력하는 것을 지시하는 시간신호를 상기 X구동회로로 출력하는 제어신호 생성회로를 갖고, 상기 X구동회로는 상기 액정표시용 전원에서 공급되는 n개의 전압을 표시데이타에 대응한 m개의 전압 (n< m)으로 분압하는 분압회로, 표시데이타에 대응한 신호 및 상기 시간신호를 입력받아 제1의 기간은 상기 분압된 m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 시정수를 넘지않는 시정수를 갖는 회로를 선택하도록 상기 표시데이타에 대응한 신호를 수정해서 출력하고, 제2의 기간은 상기 입력된 표시 데이타에 대응한 신호를 출력하는 신호수정회로 및 상기 신호수정회로가 출력하는 표시 데이타에 대응한 신호를 입력받아 상기 m개의 전압중에서 상기 표시데이타에 대응한 신호에 따라서 전압을 선택하여 출력하는 선택회로를 갖고, 상기 X구동회로는 상기 시간신호를 받아서 제1의 전압 및 제2의 전압을 출력하는 것으로 한 것이다.
또, 액정패널에 표시하는 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로에 있어서, 외부에서 공급되는 n개의 전압을 상기 표시데이타에 대응한 m개의(n< m)의 전압으로 분압하는 분압회로를 갖고, 상기 분압회로는 n개의 다른 전압을 입력받아 입력된 n개의 전압중에서 2개의전압을 선택하여 출력하는 제1의 선택회로, 상기 표시데이타에 의해 상기 제1의 선택회로를 제어해서 2개의 전압을 선택시키는 제1의 제어회로, 상기 선택된 전압을 여러개의 전압으로 분압해서 출력할 수 있거나 또는 입력된 전압을 출력할 수 있는 출력회로, 상기 분압된 여러개의 전압 또는 입력된 전압중 어느것인가를 선택해서 출력하는 제2의 선택회로 및 외부로부터의 전압선택지시에 따라 상기 제2의 선택회로를 제어해서 상기 표시데이타에 대응한 상기 분압된 여러개의 전압 또는 입력된 전압중 어느것인가에서 출력해야할 전압을 선택시키는 제2의 제어회로를 갖고, 상기 전압선택지시는 제1의 기간에 있어서 제1의 선택회로에 의해 선택된 2개의 전압중 높은 것을 선택하는 지시이고, 제1의 기간에 이어지는 제2의 기간에 있어서 표시데이타에 대응하는 분압된 전압을 선택하는 지시인 것으로 해도 좋다.
또, 상기 제2의 과제를 해결하기 위해 상기의 X구동회로에 있어서, 상기 제1의 선택회로에서 선택되는 2개의 전압차에 의해 결정되는 오프세트전압의 크기가 미리 정해진 값보다도 작은 것으로 한 것이다. 또, 상기 제3의 과제를 해결하기 위해 X구동회로에 있어서, 외부에서 공급되는 n개의 전압중 최대의 것은 상기 X구동회로의 전원전압과 동일한 것으로 한것이다. 상기와 같이 외부에서 입력된 출력임피던스가 낮은 전압을 직접 어느 기간 출력하고, 그후에 표시데이타에 대응한 전압을 분압회로를 통해 출력하는 것에 의해서 분압회로의 분압저항을 내리지 않고 액정소자를 고속으로 구동할 수 있다.
또, 분압회로의 분압저항을 내릴 필요가 없으므로 정밀도를 유지할 수 있으며, 또한 소비전력, 회로규모의 증가를 최소로 억제할 수 있다. 또, 외부에서 입력된 출력임피던스가 낮은 전압중 고레벨측의 전압을 직접 어느 기간 출력하고, 그후에 표시데이타에 대응한 전압을 분압회로를 통해 출력하는 것에 의해서 마찬가지로 목적을 달성할 수 있다. 또, 상기의 분압회로로써 제1의 선택회로의 ON저항에 비해서 충분히 큰 저항소자를 직렬로 접속한 양끝에 접속하고, 저항소자로 분압된 분압전압을 선택하여 출력하는 제2의 선택회로를 갖는 것으로 하였다. 즉, 오프세트전압을 작게하기 위해 선택회로의 ON저항에 비해서 충분히 큰 저항소자를 분압회로로 사용해도 제1의 선택회로만을 거쳐서 출력하는 기간을 마련하는 것에 의해, 그 기간은 분압회로의 출력임피던스를 충분히 작게하는 것이 가능하게 되어 액정패널을 고속으로 구동할 수 있다. 또, 액정의 계조전압의 설정에 있어서, 인접하는 계조전압간의 폭이 작은 것일수록 오프세트전압을 작게할 필요가 있지만 본 발명의 구성으로 하면 오프세트전압은 제1의 선택회로에 의해 선택된 전압간의 전압폭에 비례하므로 이 전압폭을 작게하는 것에 의해 오프세트 전압을 작게할 필요가 강한 전압설정영역에서 오프세트전압을 작게하는 것이 용이하게 된다.
또, 스위칭소자는 전원전압폭과 같은 동작전압폭을 가지므로 출력전압폭은 전원전압폭과 같게 할 수 있다. 즉, 전원전압을 Vcc로 하고, 출력전압범위를 고려하면 출력버퍼를 사용한 경우 출력버퍼회로의 동작전압범위는 전원전압의 Vcc보다 작아지므로 출력전압범위도 Vcc보다 작아진다. 한편, 스위칭소자에서 직접 출력하는 경우 스위칭소자의 동작전압범위는 전원전압과 같은 Vcc로 출력전압범위도 Vcc로 된다.
이하, 본 발명의 제1의 실시예를 제1도, 제2도, 제3도, 제9도를 사용해서 설명한다. 제1도는 192출력의 X구동회로의 간단한 블럭도, 제2도는 분압회로의 간단한 블럭도, 제3도는 출력파형도, 제9도는 게이트회로의 간단한 회로도이다.
제1도는 192개의 출력을 갖는 1출력당 64계조분의 전압을 출력할 수 있는 X구동회로이다. 제1도에 있어서, (100)은 192출력의 X구동회로, (101)은 시프트레지스터, (102)는 클럭, (103)은 전단의 X구동회로로 부터의 제어신호, (104)는 후단의 X구동회로로의 제어신호, (105)는 시프트레지스터 (101)의 출력버스, (106)은 래치클럭이다. 시프터레지스터 (101)은 전단의 X구동회로로 부터의 제어신호 (103) 이 유효로 되면 클럭 (102)에 동기해서 출력버스 (105)의 출력을 S0∼S191을 순차로 클럭 (102)의 1주기의 기간 유효로 한다. 시프트레지스터 (101)은 출력S191을 유효로 하면 후단의 X구동회로로의 제어신호 (104)를 유효로 한다.
그후 시프트레지스터 (101)은 클럭 (102)의 1주기후에 출력S191을 무효로 하고, 다음에 래치클럭 (106) 이 유효로 된후 전단의 X구동회로의 부터의 제어신호 (103)이 유효로 될때까지 동작하지 않는다. (107)은 1비트당 하이, 로우 의 2값의 디지탈데이타를 갖는 6비트의 표시데이타의 데이타버스, (108-0)∼(108-191)은 각각 6비트의 래치회로, (109-0)∼(109-191)은 각각 6비트의 출력버스이다. 데이타버스(107)에는 클럭 (102)에 동기해서 표시데이타가 출력되어 있다. 래치회로(108-0)∼(108-191)은 시프트레지스터(101)의 출력버스(105)의 1출력이 접속되어 있고, 그들 신호가 유효로 되었을때 데이타버스 (107)의 표시데이타를 래치하고, 그 표시데이타를 래치데이타로 해서 출력버스(109-0)∼(109-191)로 출력한다.
이와 같이 해서 래치회로 (108-0)∼(108-191)은 시프트레지스터(101)의 출력에 동기해서 순차로 192개의 표시데이타를 래치하고, 각각 출력버스(109-0)∼(109-191)로 출력한다. (110-0)∼(110-191)은 6비트의 래치회로, (111-0)∼(111-191)은 래치회로 (110-0)∼(110-191)의 래치데이타의 상위2비트의 출력버스, (112-0)∼(112-191)은 래치회로 (110-0)∼(110-191)의 래치데이타의 하위4비트의 출력버스이다.
래치회로 (110-0)∼(110-191)은 래치클럭 (106) 이 유효로 되면 출력버스(109-0)∼(109-191)의 래치데이타를 동시에 래치하고, 상위2비트는 출력버스(111-0)∼(111-191)로, 하위 4비트는 출력버스(112-0)∼(112-191)로 출력한다. (113-0)∼(113-191)은 출력버스(111-0)∼(111-191)의 데이타를 디코드하는 디코더, (114-0)∼(114-191)은 출력버스(112-0)∼(112-191)의 데이타를 디코드하느 디코더,(115-0)∼(115-191)은 디코더(113-0)∼(113-191)의 디코드신호를 전송하는 출력버스이고, 각각 4개의 신호선을 갖는다. (116-0)∼(116-191)은 디코더(114-0ㅋ)∼(114-191)의 디코드신호를 전송하는 출력버스이고, 각각 16개의 신호선을 갖는다.
(117-0)∼(117-191)은 게이트회로, (118)은 외부에서 공급되는 래치클럭 (106)에 동기한 게이트회로(117-0)∼(117-191)의 제어신호, (119-0)∼(119-191)은 게이트회로 (117-0)∼(117-191)의 출력버스이다 디코더 (113-0)∼(113-191)은 출력버스 (111-0)∼(111-191)로 출력되는 상위 2비트의 데이타를 디코드해서 출력버스(115-0)∼(115-191)로 출력한다. 디코더(114-0)∼(114-191)은 출력버스(112-0)∼(112-191)로 출력되는 하위4비트의 데이타를 디코드해서 출력버스 (116-0)∼(116-191)로 출력한다.
게이트회로 (117-0)∼(117-191)은 제어신호(118)이 무효로 되어 있을때는 하위4비트의 출력버스(119-0)∼(119-191)을 차단상태로 하고, 출력버스(119-0)∼(119-191)에는 디코드값 0에 대응한 출력선을 유료로 한다. 제어신호 (118)이 유효로 되면 게이트회로 (117-0)∼(117-191)은 출력버스 (116-0)∼(116-191)과 출력버스(119-0)∼(119-191)을 도통상태로 한다. (120-0)∼(120-191)은 표시데이타에 대응한 전압을 생성하는 분압회로, (121)은 외부에서 공급되는 5레벨의 전압이 전파되는 전압버스, (122-0)∼(122-191)은 분압회로 (120-0)∼(120-191)의 출력이다. 분압회로 (120-0)∼(120-191)은 출력버스 (115-0)∼(115-191)과 출력버스 (119-0)∼(119-191)의 데이타에 대응한 전압을 전압버스(121)의 전압을 기본으로 생성하여 출력 (122-0)∼(122-191)로 출력한다.
이 출력 (122-0)∼(122-191)의 각 출력은 액정패널에 접속되어 있어 액정소자에 전압을 인가할 수 있다. 제9도는 제1도에 사용한 게이트회로의 간단한 회로도이다. 여기에서는 게이트회로(117-0)을 사용해서 설명한다. 출력버스(116-0)중 DO은 표시데이타의 하위4비트의 디코드값이 0일때 유효로 되는 신호, 마찬가지로 D1은 디코드값1일때 유효로 되는 신호,..., 마찬가지로 D15는 디코드값15일때 유료로 되는 신호이다.
제9도에 있어서,(901)은 인버터회로, (902)는 2입력의 OR회로이다. 인버터(901)은 제어신호(118)의 극성을 반전해서 그 반전신호를 OR회로(902)로 입력한다. 또, OR회로 (902)에는 출력버스(116-0)의 DO이 입력된다. 제어신호 (118)이 무료일때는 즉 0인 경우 OR회로 (902)에는 인버터회로 (901)에 의해 1 이 입력한다. 출력버스(116-0)의 DO의 데이타에 관계없이 출력DGO으로는 1을 출력하여 유효상태로 한다. 제어신호 (118)이 유효일때는 즉 1일때 OR회로 (902)에는 인버터회로(901)에 의해 0이 입력하고 있으므로 출력버스 (116-0)의 DO의 데이타가 DGO으로 출력되게 된다 (903-1)∼(903-15)는 2입력의 AND회로이다. AND회로 (903-1)∼(903-15)에는 2입력중 한쪽에는 제어신호 (118)이 입력되고, 다른쪽에는 출력버스(116-0)중 D∼D15를 각각 입력한다. 제어신호(118)이 무효일때는 즉 0일때 AND회로 (903-1)∼(903-15)의 출력DG1∼DG15는 전부 0으로 되어 무효가 된다. 제어신호 (118)이 유효일때는 즉 1일때 AND회로 (903-1)∼(903-15)는 출력버스 (116-0)의 D1∼D15의 데이타와 같은 값의 데이타를 출력버스 (119-0)의 DG1∼DG15로 출력한다. 제1도의 다른 게이트회로 (117-1)∼(117-191)도 동일한 동작을 한다.
제2도는 제1도에 도시한 분압회로의 블럭도이다. 여기에서는 제1도의 분압회로 (120-0)을 사용해서 설명한다. 제2도에 있어서, 전압버스(121)의 전압관계는 V4>V3>V2>V1>V0 으로써 설명한다. (201)은 전압셀렉터, (202)는 고전위측의 선택스위칭소자군, (203)은 저전위측의 선택스위칭소자군, (204)는 전압셀렉터 (201)의 출력중 고전압측의 출력, (205)는 전압셀렉터(201)의 출력중 저전압측의 출력, (206)은 출력(204), (205)에서 공급되는 전압을 출력 (205)를 포함한 16레벨의 전압으로 분압하는 분압회로, (207)은 분압저항군, (208)은 선택스위칭소자군, (209)는 스위칭소자군 (208)에 있어서 저전위측의 전위를 출력하는 스위칭소자이다.
전압셀렉터 (201)은 출력버스 (115-0)에 대응해서 고전위측의 스위칭소자군 (202)와 저전위측의 스위칭소자군 (203) 중 각각 1개를 도통상태로 해서 고전위측의 선택전압을 출력(204)로 출력하고, 저전위측의 선택전압을 출력 (205)로 출력한다. 출력버스 (115-0)중 dgo은 표시데이타의 상위 2비트의 디코드값이 0일때 유효로 되는 출력, dg1은 마찬가지로 디코드값이 1일때 유료로 되는 출력, dg2는 마찬가지로 디코드값이 2일때 유효로 되는 출력, dg3은 마찬가지로 디코드값이 3일때 유효로 되는 출력이다. 여기에서 dg0이 유효일때는 V1,V0이 선택되고, dg1이 유효일때는 V2,V1이 선택된다.
이와 같이 디코드값에 대응한 전압과 그 1레벨상의 전압을 선택한다. 출력 (2004)와 출력 (205)는 분압회로 (206)에 입력한다. 분압회로 (206)은 디코더출력 (119-0)에 따라서 분압저항군에 의해서 출력 (205)의 전위를 포함하는 16레벨로 분압한 전압중 선택스위칭소자군 (208)에 의해서 1레벨을 선택하여 출력(122-0)으로 출력한다. DG0이 유효인 경우 출력 (205)의 전위를 선택하도록 스위칭소자 (208)이 도통상태로 된다. DG1이 유효인 경우 출력 (206)과 출력 (207)의 전위를 15분할한 전압중 저전위측에서 첫번째의 전위를 선택한다.
이와 같이 디코드값에 대응해서 출력(204), 출력(205)의 전위를 15분할한 전압과 출력 (205)의 전위의 16레벨중에서 저전위측에서 디코드값번째의 전위를 선택한다. 이와 같은 회로구성으로 하는 것에 의해 분압회로 (120-0)은 전압4조×16분압=64계조분의 전압을 생성하여 6비트의 표시데이타에 대응한 전압을 출력할 수 있다.
제1도의 다른 분압회로 (120-1)∼(120-191)도 동일한 동작을 한다. 제1도, 제2도, 제3도, 제9도를 사용해서 동작을 상세하게 설명한다. 래치회로 (108-0)∼(108-191)은 시프트레지스터(101)의 출력버스 (105)에 동기해서 데이타버스 (107)의 표시데이타를 순차로 래치하고, 래치출력을 출력버스 (109-0)∼(109-191)로 출력한다. 이때의 래치회로 (108-0)으로 래치하는 표시데이타를 상위비트에서 110100으로 하면 출력 버스 (109-0)의 데이터는 110100으로 된다. 그후 출력버스(109-0)의 데이타는 다음의 래치회로 (110-0)이 래치클럭 (106)에 동기해서 래치하고, 상위2비트는 출력버스 (111-0)으로, 하위4비트는 출력버스 (112-0)으로 출력한다. 이 출력버스 (111-0)의 데이타 11은 디코더 (113-0)에 입력하여 디코드된다. 출력버스 (112-0)의 데이타 100은 디코더 (114-0)의 디코더회로에 입력하여 디코드된다.
이 결과 출력 (111-0)의 데이타의 디코드값은 3으로 되고, 출력버스(112-0)의 데이타의 디코드값은 4로 된다. 그리고, 디코더 (113-0)의 출력버스 (115-0), 디코드 (114-0)의 출력버스 (116-0)중 이 디코드값 3,4 에 대응한 출력선이 유효로 되어 출력버스 (116-0)은 게이트회로 (117-0)에 입력한다. 게이트회로 (117-0)의 동작에 대해서 제9도를 사용해서 설명한다. 이때는 제어신호 (118)이무효, 즉 0으로 되어 있으므로 OR회로 (902)의 출력 DGO은 유효, 즉 1로 되고, AND회로 (903-1)∼(903-15)의 출력DG1∼DG15는 무효, 즉 0으로 되어 있다. 이들 출력은 출력버스 (119-0)에 의해 디코드값은 제2도에 도시한 분압회로 (120-0)에 입력한다.
이하, 제2도를 사용해서 분압회로 (120-0)의 동작을 설명한다. 상위2비트의 디코드값3이 출력버스 (115-0)을 통해서 전압셀렉터 (201)에 입력한다. 이 결과 전압셀렉터 (201)은 출력 (204)로 출력V4를, 출력 (205)로 전압V3을 출력하고 분압회로 (206)에 입력한다. 분압회로 (206)에는 출력버스 (119-0)에 의해서 디코드값0이 입력하고 있으므로, 출력 (122-0)으로 전압V3을 출력하도록 스위칭소자 (209)가 도통상태로 된다. 이 때문에 출력 (122-0)과 전압버스 (121)의 V3의 전압선간에는 저항이 개재되어 있지 않으므로 출력임피던스가 저감한다.
그후, 제1도의 제어신호 (118)이 유효, 즉 1로 되면 제9도에 도시한 OR회로 (902)는 출력버스 (116-0)의 DO의 데이타를 출력DGO으로 출력하고, AND회로 (903-1)∼(903-15)는 출력버스 (116-0)의 D1∼D15의 데이타를 출력버스(119-0)의 DG1∼DG15로 출력한다. 이때, 출력버스 (116-0)은 디코드값 4에 해당하는 D4가 유효하고 다른 출력은 무효이며, 제2도에 도시한 출력버스(119-0)에 의해서 분압회로 (206)에 입력한다. 분압회로 (206)이 각 레벨을 등분할하고 있는 경우 DG4가 유효로 되어 있는 것에서 스위칭소자군 (208)중 DG4가 접속되어 있는 스위칭소자가 도통상태로 되어 Vs=V3+(V4-V3)×4/16 의 전압을 출력(122-0)으로 출력한다.
제1도의 다른 분압회로 (120-1)∼(120-191)도 동일한 동작을 한다. 제3도는 출력 (122)의 앞에 액정패널이 접속하고 있는 경우로 출력(122)의 출력파형도이다. 제3도에 있어서, (300) 은 분압회로의 저항을 통과한 충전시의 출력파형, (301)은 본 실시예에 의한 충전시의 출력파형이다. 액정패널은 용량성의 부하이므로, 용량부와 외부전압간의 저항값에 의해서 충전/방전시간이 변화한다. 이사이의 저항값이 클수록 충전/방전시간이 길어진다.
제1도, 제2도, 제9도에서 설명한 방식에서는 출력파형 (301)로 나타낸 바와 같이 제1도에 도시한 클럭(118)이 무효인 동안은 전압V3이 출력 (122)에서 직접 출력되므로 저항값은 액정패널의 저항값만이기 때문에 급속하게 상승한다. 클럭(118)이 유효로 되었을때 분압회로 (206)을 통과한 규정값Vs가 출력된다. 그리고, 규정값Vs까지는 액정패널의 저항값과 분압회로(206)의 저항값이 직렬저항으로 된 상태에서 충전/방전시간을 실행한다.
그러나, 출력파형 (300)으로 나타낸 바와 같이 최초부터 분압회로 (206)을 통해서 출력하면 액정패널의 저항값과 분압회로 (206)의 저항값이 보이므로 충전/방전시간이 길어진다. 본 발명의 제2의 실시예를 제4도에 도시한다. 제4도는 192출력의 X구동회로의 간단한 블럭도이다. 제4도에 있어서, (400)은 192출력의 X구동회로, (401)은 카운터, (402)는 카운터 (401)의 출력버스, (403)은 카운터 (401)과의 비교값을 설정하는 데이타의 입력버스, (404)는 비교기, (405)는 제어신호, (406)은 스톱신호이다. 카운터 (401)은 래치클럭 (106)이 유효로 되면 클럭(102)에 동기해서 0부터 카운트를 시작하고, 카운트값을 출력버스 (402)로 출력하여 비교기 (404)에 입력한다.
비교기 (404)에는 외부로 부터의 비교값을 입력하여 (403)을 통해서 입력한다. 비교기 (404) 는 입력버스 (403)과 출력버스 (402) 를 비교해서 출력버스 (402)의 데이타가 입력버스 (403)의 데이타이하인 경우는 제어신호 (405)를 무효로 한다. 출력버스 (402)의 데이타가 입력버스 (403)의 데이타보다 큰 경우는 제어신호 (405)를 유효로 한다. 이때 비교기 (404)는 스톱신호 (406)을 유효로 한다. 스톱신호 (406)은 카운터 (401)에 입력하고, 카운터 (401)은 카운트를 정지한다. 카운터 (401)은 재차 래치클럭 (106)이 무효해서 유효로 될때까지 카운트를 정지하고 래치클럭 (106)이 무효해서 유효로 되면 재차 0 부터 카운트를 시작한다.
제4도의 동작을 설명한다. 래치클럭 (106)이 유효로 되면 래치회로 (110-0)∼(110-191)이 출력버스 (109-0)∼(109-191)의 래치데이타를 동시에 래치한다. 이 래치데이타의 상의 2비트는 출력버스 (111-0)∼(111-191)로 출력하고, 디코더 (113-0)∼(113-191)에 입력하고, 디코드되어 출력버스 (115-0)∼(115-191)로 출력된다. 그 래치데이타의 하위 4비트는 출력버스 (112-0)∼(112-191)로 출력하고, 디코더 (114-0)∼(114-191)에 입력하고, 디코드되어 출력버스 (116-0)∼(116-191)로 출력된다.
또, 래치클럭(106)이 유효로 되면 카운터 (401)이 카운트를 시작해서 제어신호 (405)를 무효로 한다. 게이트회로 (117-0)∼(117-191)은 제어신호 (405)가 무효인 동안 출력버스 (119-0)∼(119-191)중 디코드값 0에 대응한 출력선만을 유효로 한다. 그후, 카운터 (401)의 출력버스 (402)의 데이타가 입력버스 (403)을 유효로 하며, 또한 스톱신호 (406)을 유효로 해서 카운터 (401)의 동작을 정지한다. 제어신호 (405)가 유효로 되면 게이트회로 (117-0)∼(117-191)은 출력버스 (116-0)∼(116-191)의 데이타를 출력버스 (119-0)∼(119-191)로 출력한다. 다른 회로의 동작은 제1의 실시예와 같다. 이와 같은 회로구성으로 하는 것에 의해서도 제1의 실시예와 같은 동작을 할 수 있다.
본 발명의 제3의 실시예를 제5도, 제13도에 도시한다. 제5도는 192출력의 X구동회로의 간단한 블럭도, 제13도는 게이트회로의 간단한 블럭도이다. 제5도에 있어서 (500)은 192출력의 X구동회로, (501-0)∼(501-191)은 하위 4비트용의 게이트회로, (502-0)∼(502-191)은 게이트회로 (501-0)∼(501-191)의 출력버스이다. 게이트회로 (501-0)∼(501-191)은 제어신호 (118)이 무효일때는 출력버스 (112-0)∼(112-191)의 래치데이타를 출력하지 않고 출력버스 (502-0)∼(502-191)로 0을 출력한다. 제어신호 (118)이 유효로 되면 게이트회로 (501-0)∼(501-191)은 출력버스 (112-0)∼(112-191)의 데이타를 출력버스 (502-0)∼(502-191)로 출력한다.
제13도에 있어서 (1301-0)∼(1301-3)은 2입력 AND회로이다. AND회로 (1301-0)∼(1301-3)은 제어신호 (118)이 무효일때에는 출력버스 (502-0)의 RDGO∼FDG3을 전부 무효로 하고 데이타 0을 출력버스 (502-0)으로 출력한다.
제어신호 (118)이 유효일때에는 AND회로 (1301-0)∼(1301-3)은 출력버스 (502-0)의 RDG0∼RDG3으로 출력버스 (112-0)의 RD0∼RD3의 데이타를 출력한다. 이 동작은 다른 게이트회로 (501-1)∼(501-191)에서 동일하게 실행된다. 제5도, 제13도를 사용해서 동작을 설명한다. 래치클럭 (106)에 동기해서 래치회로 (110-0)∼(110-191)은 출력버스 (109-0)∼(109-191)의 래치데이타를 전부 래치하고, 상위 2비트는 출력버스 (111-0)∼(111-191)로 출력하고, 디코더 (113-0)∼(113-191)로 입력해서 디코드하고, 각 디코드값을 출력버스 (115-0)∼(115-191)로 출력한다. 하위 4비트는 출력버스 (112-0)∼(112-191)로 출력하고, 게이트회로 (501-0)∼(501-191)로 입력한다.
게이트회로 (501-0)의 동작에 대해서 제13도를 사용해서 설명한다. 이때 제어신호(118)은 래치클럭 (106)에 동기해서 무효로 되므로 AND회로 (1301-0)∼(1301-3)은 출력RGE0=RGE3을 전부 무효, 즉 0으로 해서 출력버스 (502-0)으로 데이타 0을 출력한다. 이 동작은 제5도의 게이트회로 (501-1)∼(501-191)에서 실행된다. 이 때문에 출력버스 (502-0)∼(502-191)로는 데이타 0이 출력된다. 그후, 제어신호 (118)이 유효, 즉 1로 되면 제13도에 도시한 출력버스 (502-0)의 출력RDG0∼RDG3으로 출력버스 (112-0)의 RD0-RD3의 데이타를 출력한다.
마찬가지로, 제5도에 도시한 게이트회로 (501-1)∼(501-191)은 출력버스 (112-1)∼(112-191)의 데이타를 출력버스 (502-1)∼(502-191)로 출력한다. 다른 회로의 동작은 제1의 실시예와 같다. 이와같은 회로구성으로 하는 것에 의해 제1의 실시예와 같은 동작을 할 수 있다.
본 발명의 제4의 실시예를 제6도, 제7도에 도시한다. 제6도는 192출력의 X구동회로의 간단한 블럭도, 제7도는 분압회로의 간단한 블럭도이다. 제6도에 있어서, (600)은 192출력의 X구동회로, (601-0)∼(601-191)은 분압회로이다. 분압회로 (601-0)∼(601-191)은 제어신호(118)이 무효일때 상위 2비트의 디코드값에 의해서 선택한 2레벨의 전압중 저전압레벨의 전압선과 출력선을 접속하여 저전압레벨의 전압을 출력버스 (122-0)∼(122-191)로 출력한다. 제어신호 (118)이 유효일때는 표시데이타에 대응한 전압을 출력버스 (122-0)∼(122-191)로 출력한다. 제7도는 제6도에 도시한 1개의 분압회로의 블럭도를 도시한 도면이다.
제7도에 있어서, (701)은 16레벨로 분압하는 분압회로, (702)는 17개의 저항을 직렬로 접속한 분압저항, (703)은 제어신호 (118)이 무효일때 도통상태로 되는 스위칭소자, (704)는 인버터, (705)는 인버터 (704)의 출력, (706)은 제어신호 (118)이 유효일때 도통상태로 되는 스위칭소자이다. 직렬저항 (702)로 분압하는 분압회로 (701)은 제2도에 도시한 분압회로 (206)과 같이 저전위측의 출력(205)의 전위를 직접 출력할 수 없는 구조이다. 스위칭소자 (703)은 제어신호 (118)이 무효일때 즉, 0일때 인버터 (704)에 의해 유효신호 1이 입력되어 출력 (205)와 출력 (122-0)을 도통상태로 한다. 이때, 스위칭소자 (706)에는 제어신호 (118)의 무효, 즉 0이 입력되어 있으므로 스위칭소자군 (208)에서 선택된 전압은 출력 (122-0)으로 출력되지 않는다.
그후, 제어신호 (118)이 유효로 되면 스위칭소자 (703)에는 0이 출력 (705)에서 입력되어 출력 (205)와 출력 (122-0)을 차단상태로 한다. 이때, 스위칭소자 (706)은 유효로 된 제어신호 (118)의 1이 입력되어 있으므로 출력버스 (116-0)의 디코드값에서 선택한 전압이 출력 (122-0)으로 출력된다. 제6도, 제7도를 사용해서 래치회로 (108-0)으로 래치된 표시 데이타가 110100일때의 동작을 설명한다. 디코더 (113-0)은 출력버스 (111-0)의 래치데이타 11을, 디코더 (114-0)은 출력버스 (112-0)의 래치데이타 100을 각각 디코드하고 출력버스 (115-0), (116-0)의 디코드값 3, 4에 대응하는 출력선을 유효로 한다.
출력버스 (115-0),(116-0)은 분압회로 (601-0)으로 입력한다. 분압회로 (601-0)의 동작은 제7도를 사용해서 설명한다. 디코더출력 (115-0)은 전압셀렉터 (201)에 입력하고, 디코드값 3에 대응해서 출력 (204), (205)로 각각 v4, v3의 전압을 출력한다. 이때, 제어신호 (118)은 무효로 되어 있으므로, 출력 (205)는 스위칭소자 (703)을 통해서 출력 (122-0)으로 출력한다. 또, 분압회로 (701)은 제어신호 (118)이 무효인 기간은 스위칭소자 (706)이 차단상태이므로 분압한 전압값을 출력하지 않는다. 제어신호 (118)이 유효로 되면 출력(205)와 출력 (122-0)이 차단상태로 되고 디코더출력 (116-0)의 디코드값 4에 대응한 전압을 스위칭소자 (706)을 통해서 출력 (122-0)에서 출력한다. 다른 분압회로 (601-1)∼(601-191)도 동일한 동작을 한다.
제5의 본 실시예를 제14도에 도시한다. 제14도는 192출력의 X구동회로이다. 제14도에 있어서, (1400)은 192출력의 X구동회로, (1401)은 유효인 기간을 임의로 설정할 수 있는 래치클럭, (1402)는 인버터, (1403)은 인버터 (1402)의 출력이다. 래치클럭 (1401)은 시프트레지스터 (101)과 래치회로 (110-0)∼(110-191)에 입력한다. 또, 인버터 (1402)에서 반전해서 출력 (1403)으로 출력되고, 게이트회로 (117-0)∼(117-191)에 입력한다.
제14도를 사용해서 동작을 설명한다. 래치클럭 (1401)이 무효에서 유효로 되면 시프트레지스터 (101)은 클럭 (102)에 동기해서 출력SO에서 순차로 S191까지를 1주기의 기간 유효로 한다. 또, 래치클럭 (1401)이 무효에서 유효로 되면 래치회로 (110-0)∼(110-191)이 전단의 래치회로 (108-0)∼(108-191)의 출력버스 (109-0)∼(109-191)의 데이타를 동시에 래치한다. 또, 래치클럭 (1401)이 무효에서 유효로 되면 인버터 (1402)에 의해 반전한 신호, 즉 유효에서 무효로 되는 신호가 출력 (1403)으로 출력된다.
그후, 래치클럭 (1401)이 유효에서 무효로 되면 인버터 (1402)에 의해 반전한 신호, 즉 무효에서 유효로 되는 신호가 출력 (1403)으로 출력된다. 출력 (1403)은 게이트회로 (117-0)∼(117-191)로 입력하고 게이트회로 (117-0)∼(117-191)을 제어한다. 그밖의 상세한 동작은 제1의 실시예와 같다. 제6의 실시예를 제15도에 도시한다. 제15도는 192출력 의 X구동회로의 간단한 블럭도이다.
제15도에 있어서, (1500)은 X구동회로, (1501)은 시프트레지스터, (1502)는 시프트레지스터 (1501)의 출력버스, (1503)은 6비트의 적색(이하,R이라 한다) 용의 표시데이타의 데이타버스, (1504)는 6비트의 녹색(이하,G라 한다) 용의 표시데이타의 데이타버스, (1505)는 6비트의 청색(이하, B라 한다) 용의 표시데이타의 데이타버스, (1506)은 R용의 전압버스, (1507)은 G용의 전압버스, (1508)은 B용의 전압버스이다. 시프트레지스터 (1501)은 전단으로 부터의 제어신호 (103)과 클럭 (106)이 유효로 되면 클럭 (102)에 동기해서 출력버스 (1502)의 출력 S0∼S63까지 클럭 (102)의 1주기의 기간동안 순차로 유효로 한다. 출력 S63을 유효로 하면 후단으로의 제어신호 (104)를 유효로 한다. 그리고, 클럭 (102)의 1주기의 기간후 출력 S63을 무효로 한다. 재차, 시프트레지스터 (1501)은 전단으로 부터의 제어신호 (103)과 클럭 (106)이 유효로 되면 동작을 시작한다.
출력버스 (1502)의 출력 S0은 래치회로 (108-0), (108-1), (108-2)에 입력한다. 출력버스 (1502)의 다음의 출력 S1은 래치회로 (108-3),(108-4), (108-5)의 출력버스 (1502)의 각 출력은 래치회로 (108-0)∼(108-191)의 3개씩에 접속하고 있다. R용의 데이타버스 (1503)은 래치회로 (108-0)에서 2개 건너의 래치회로에 접속한다. G용의 데이타버스 (1504)는 래치회로 (108-1)에서 2개 건너의 래치회로에 접속한다. B용의 데이타버스 (1505)는 래치회로 (108-2)에서 2개 건너의 래치회로에 접속한다. R용의 전압버스 (1506)은 분압회로 (120-0)에서 2개 건너의 분압회로에 접속하고 있다. G용의 전압버스 (1507)은 분압회로 (120-1)에서 2개 건너의 분압회로에 접속하고 있다. B용의 전압버스 (1508)은 분압회로 (120-2)에서 2개 건너의 분압회로에 접속하고 있다.
제15도를 사용해서 동작을 설명한다. 래치클럭 (106), 제어신호 (103)이 유효로 되면 시프트레지스터 (1501)은 클럭 (102)에 동기해서 출력버스 (1502)의 출력S0에서 순차로 유효로 한다. S0이 유효로 되면 래치회로 (108-0)은 R용의 데이타버스(1503)의 데이타를 래치하여 래치데치타를 출력버스(109-0)으로 출력한다. 또, 래치회로(108-1)은 G용의 데이타버스(1504)의 데이타. 래치회로(108-2)는 B용의 데이타버스(1505)의 데이타를 래치하고, 래치데이타를 각각 출력버스(109-1),(109-2)로 출력한다. 래치회로(108-3)∼(108-191)은 3개마다 동일한 동작을 출력버스(1502)의 출력에 동기해서 실행한다.
다음의 분압회로(120-0)∼(120-191)까지의 동작은 제3의 실시예와 동일하다. 분압회로(120-0)∼(120-191)의 기본 동작은 제3의 실시예와 같다. 상위점은 R용의 표시데이타에 대응한 전압을 출력하는 분압회로에는 R용의 전압버스가 접속하고 있고, 액정패널의 R용의 필터특성에 맞는 전압을 출력할 수 있는 것이다. G용, B용의 표시데이타에 대응한 분압회로에도 각각 G용,B용의 전압버스가 접속하고 있고, 필터특성에 맞는 전압을 출력할 수 있다.
이와 같은 회로구성으로 하는 것에 의해 시프트레지스터(1501)의 회로규모를 작게 할 수 있어 각 필터특성에 맞는 전압의 공급하는 것에 의해 표시특성이 좋은 표시가 얻어진다. 상기 제1, 제2, 제3, 제4, 제6의 실시예에 있어서, 액정패널의 용량값과 저항값이 변화해도 제어신호(118)의 무효의 기간을 임의로 설정할 수 있으므로, 대응할 수 있다. 상기 제5의 실시예에 있어서, 액정패널의 용량값과 저항값이 변화해도 래치클럭(1401)의 무료의 시간을 임의로 설정할 수 있으므로 대응할 수 있다.
상기 제1,제2, 제3, 제5, 제6의 실시예에 있어서 분압회로는 직렬저항을 사용하고 있지만 저전위측의 출력을 직접 출력할 수 있는 구성의 분압회로이면 전부 동일한 구동방식을 사용하는 것에 의해 동일한 효과가 얻어진다. 상기 제1,제2,제3,제4, 제5,제6의 실시예에 있어서 분압회로의 분압수가 변경, 예를들면 8분압으로 된 경우는 외부로 부터의 전압수를 9레벨로 하고, 래치데이타를 상위 3비트와 하위 3비트로 나누어서 그것에 따른 디코더를 사용하는 것에 의해 대응할 수 있다.
이와 같이 분압수의 변화에도 동일한 변경으로 충분히 대응할 수 있다. 상기 제1,제2,제3,제4, 제5,제6의 실시예에 있어서 계조수의 변화, 예를 들면 64계조에서 256계조로 변화한 경우는 데이타버스(107)을 8비트로 하고, 래치회로의 비트수 6비트에서 8비트로 증가시키고, 외부로 부터의 전압수를 17레벨로 하면 래치데이타를 상위 4비트와 하위4비트로 나누어서 그것에 따른 디코더와 16분압의 분압회로를 사용하는 것에 의해 대응할 수 있다.
이와 같이 계조수의 변화에도 충분히 대응할 수 있다. 상기 제1, 제3, 제4, 제6의 실시예에 있어서도 상기 제5의 실시예와 같이 래치클럭(1401)을 사용해서 제어해도 동작한다. 상기 제1∼제6의 실시예에 있어서 출력수의 변경에서 시프트레지스터의 출력수, 래치회로의 회로수, 게이트회로의 회로수, 디코더의 회로수, 분압회로의 회로수를 출력수에 맞추는 것에 의해 대응할 수 있다. 상기 제1∼제5의 실시예에 있어서 상기 제6실시예와 같이 수출력분의 데이타를 동시에 래치하는 것에 의해 시프트레지스터의 회로규모를 작게할 수 있다. 또, 각 필터의 대응한 전압을 공급하는 것에 의해 필터특성에 맞는 출력전압이 얻어진다.
본 발명의 제7의 실시예의 제10도,제11도,제12도에 도시한다. 제10도는 상기 X구동회로를 사용한 액정표시장치의 간단한 구성도, 제11도는 상부 X구동회로군의 구성도, 제12도는 하부 X구동회로군의 구성도, (1001)은 R,G,B용의 각 색6비트 표시데이타의 데이터버스, (1002)는 도트클럭, (1003)은 수평동기신호, (1004)는 수직동기신호, (1005)는 액정표시 컨트롤러이다. 데이타버스(1002)의 표시데이타는 도트클럭(1002)에 동기해서 액정표시 컨트롤러(1005)에 입력한다.
또, 액정표시 컨트롤러(1005)에는 수평동기신호(1003)과 수직동기신호(1004)가 입력한다. 액정표시 컨트롤러(1005)는 도트클럭(1002)에서 클럭(102)를 생성하고, 수평동기신호(1003)에서 클럭(106)을 생성하고, 액정표시장치를 구동할 수 있게 표시데이타의 병렬변환이나 클럭의 제어를 실행한다.(1007)은 상기 192출력의 X구동회로 5개로 구성하는 상부X구동회로군, (1008)은 상기 192출력의 X구동회로 5개로 구성하는 하부 X구동회로군, (1009)는 상부 X구동회로용의 표시 데이타의 데이타버스,(1010)은 하부 X구동회로용의 표시데이타의 데이타버스, (1011)은 상부 X구동회로군의 출력버스,(1012)는 하부X구동회로군의 출력버스, (1013)은 1920화소X480라인으로 구성되는 액티브 매트릭스형의 액정패널, (1014)는 교류화신호, (1015)는 액정표시용 전원회로, (1016)은 대향전극용 전압을 전파하는 출력, (1017)은 상부용 전압버스, (1018)은 하부용 전압버스이다.
상부 X구동회로군(1007)로는 액정표시 컨트롤러(1005)에서 표시데이타버스(1009)에 의해 표시데이타가 전송되고, 그 표시데이타에 대응한 전압을 전압버스(1017)에서 선택하여 출력버스(1011)로 출력하고 액정패널(1013)으로 출력한다. 하부X구동회로군(1008)로는 액정표시 컨트롤러(1005)에서 표시데이타버스(1010)에 의해 표시데이타가 전송되고, 그 표시데이타에 대응한 전압을 전압버스(1018)에서 선택하여 출력버스(1012)로 출력하고 액정패널(1013)으로 출력한다. 출력버스(1011)과 출력버스(1012)의 각 출력선은 액정패널(1013)의 새로라인에 접속하고 있으며, 또한 서로 동일한 새로라인에 접속하지 않게 1개 건너에 접속하고 있다. 액정표시용 전원회로(1015)는 액티브 매트릭스형 액정패널의 대향전극에 공급하는 전압을 생성하여 출력(1016)으로 전파한다.
또, 액정표시용 전원회로(1015)는 교류화신호(1014)에 동기해서 전압버스(1017)로 출력하는 전압을 출력(1016)의 전위에 대해서 교류화신호(1014)가 유효시는 정극성의 전압을 출력하고, 무효시는 부극성의 전압을 출력한다. 또, 전압버스(1018)로 출력하는 전압은 출력(1016)의 전위에 대해서 교류화신호(1014)가 유효시에는 부극성의 전압을 출력하고, 무효시에는 정극성의 전압을 출력한다. (1019-0)∼(1019-2)는 160출력의 Y구동회로, (1020)은 클럭, (1021)은 Y구동회로의 ON전압의 출력, (1022)는 Y구동회로의 OFF전압의 출력, (1023-0), (1023-1)은 다음단의 Y구동회로로의 제어신호,(1024)는 Y구동회로(1019-9)∼(1019-2)의 출력버스, (1025)는 액정표시장치이다.
클럭(1020)은 수직동기신호(1004)를 사용해서 액정표시 컨트롤러(1005)에서 생성된다. Y구동회로(1019-0)은 액정용 표시컨트롤러(1005)가 출력하는 클럭(106)에 동기해서 출력버스(1024)의 출력선을 S0∼S159까지 순차로 클럭 (106)의 1주기의 기간만큼 출력(1021)의 ON전압을 출력한다. 선택되어 있지 않은 출력선은 출력(1022)의 OFF전압을 출력한다. Y구동회로(1019-0)은 S159에 ON전압의 출력하면 후단으로의 제어신호(1023-0)을 유효로 하고, 클럭(106)의 1주기의 기간후 출력S159로 OFF전압을 출력한다. Y구동회로(1019-1), (1019-2)도 전단으로 부터의 제어신호(1023-0), (1023-1)이 유호로 되면 동일한 동작을 한다.
또, 클럭(1020)이 유효로 되면 재차 Y구동회로(1019-0)의 SO으로 ON전압이 출력되고, 그후 클럭(106)에 동기해서 동작한다. 제11도는 상부X구동회로군의 구성도이다.상부X구동회로군 (1007)은 상기의 제1의 실시예에 사용한 X구동회로를 5개 직렬로 접속한 회로구성으로 되어 있다. 각각 192개의 표시 데이타를 순차 기억하는 동작을 하고, 1수평라이분의 데이타에 대응한 전압을 출력한다. 또, 데이타버스(1009)와 전압버스 (1007)은 상기의 제1,제3,제4의 실시예에서의 데이타버스 (107)과 전압버스 (121)과 동일하다. 제12도는 하부X구동회로군의 구성도이다.
하동X구동회로군 (1008)은 상기의 제1의 실시예의 사용한 X구동회로를 5개 직렬로 접속한 회로구성으로 되어 있다. 각각 192개의 표시데이타를 순차로 기억하는 동작을 하고 1수평라인분의 데이타에 대응한 전압을 출력한다. 또, 데이타버스(1010)과 전압버스 (1018)은 상기의 제1, 제3, 제4의 실시예에서의 데이타버스 (107)과 전압버스 (121)과 동일하다. 제10도, 제11도, 제12도를 사용해서 동작을 설명한다.
액티브 매트리스형 액정패널 (1013)의 1라인째에 전압을 인가하는 경우에 대해서 설명한다. 도트클럭 (1002)에 동기에서 데이타버스 (1001)에서 전송되어온 표시데이타에 액정표시 컨트롤리 (1005)에 의해 상부 X구동회로군 (1007)과 하부X구동회로군 (1008)의 데이타로 분리되고, 각각 데이타버스 (1009)와 데이타버스 (1010)으로 클럭 (102)에 동기해서 출력된다. 액정표시 컨트롤러 (1005)는 1라인분의 표시데이타를 출력하면 클럭 (106)을 유효로 한다.
이하, 제11도를 사용해서 설명한다. 데이타버스 (1009)의 표시데이타는 클럭 (102)에 동기해서 X구동회로 (100-0)으로 래치된다. X구동회로 (100-0)은 192개째의 표시데이타의 래치중에 다음단으로의 제어신호(104-0)을 유효로 한다. 유효로 된 제어신호(104-0)이 입력한 X구동회로(100-1)은 클럭(102)에 동기해서 데이타버스(1009)의 데이타를 래치한다. 이와 같이 해서 1라인분의 표시데이타를 래치한다. 그후, 제10도에 도시한 클럭(1020)이 유효로 되어 Y구동회로(1019-0)의 SO으로 ON전압이 출력되고 액티브 매트릭스형 액정패널 (1013)의 1라인째가 유효로 된다.
또, 클럭(1020)에 동기해서 클럭(106)이 유효로 되면 그것에 동기해서 X구동회로(100-0)∼(100-4)는 래치한 데이타를 2단째의 래치회로로 동시에 래치한다. 그리고, 클럭(106)에 동기해서 무효로 된 제어신호(118)이 무효인 기간은 래치데이타의 상위2비트에 대응한 전압을 전압버스에서 선택하여 출력버스(1011)로 출력하고 제어신호(118)이 유효로 되면 6비트의 래치데이타에 대응한 분압전압을 출력버스(1011)로 출력한다. 또,제11도의 X구동회로(100-5)는 제11도의 X구동회로(100-0)과..., X구동회로(1009-9)는 제11도의 X구동회로(1004-4)와 동일한 동작을 한다. 또, 제어신호(104-4), 제11도의 제어신호(104-0),....,제어신호(104-7)과 제11도의 제어신호(104-3)은 동일한 동작을 한다.
이와같이 해서 1라인분의 표시데이타에 대응한 전압을 액티브 매트릭스형 액정패널(1013)의 1라인째의 각 화소에 인가할 수 있다. 1라인째의 출력중에 X구동회로(100-0)∼(100-4)는 2라인째의 표시데이타를 래치한다. 이 동작을 반복하는 것에 의해 액티브 매트릭스형 액정패널의 표시를 실행할 수 있다. 제2의 실시예의 X구동회로를 사용하는 경우는 제어신호(118)을 사용하지 않는 구성으로 하는 것에 의해 대응할 수 있다. 제5의 실시예의 X구동회로를 사용하는 경우는 제어신호(118)과 클럭(106)을 사용하지 않고 클럭(1401)을 사용하는 구성으로 하는 것에 의해 대응할 수 있다. 제3,제4의 실시예의 X구동회로를 사용해서 동일한 구성으로 하는 것에 의해서도 실현할 수 있다.
표시데이타의 비트수의 증가에 대해서는 데이타버스의 버스폭과 X구동회로의 비트수와 출력전압수를 증가시키는 것에 의해 대응할 수 있다. X구동회로의 구성에 의해서는 전압버스의 전압수를 증가시켜도 좋다. 제어신호(118)을 액정표시 컨트롤러(1005)를 사용하지 않고 액정표시장치(1025)없이 예를들면 제2의 실시예에서 사용한 제어신호 생성회로(401)을 사용해서 생성해도 동일한 동작을 한다. 제6의 실시예의 X구동회로를 사용하는 경우는 데이타버스(1009)와 (1010)을 RGB의 각 데이타를 병렬로 출력하고, 전압버스(1017)과 (1018)로 RGB의 전압을 병렬로 출력하는 것에 의해 대응할 수 있다. 제8실시예를 제16도에 도시한다. 제16도는 상기 액정표시 장치를 사용한 정보처리장치의 블럭도이다.
(1602)는 중앙연산회로, (1603)은 어드레스버스, (1604)는 데이타버스,(1605)는 메모리,(1606)은 표시컨트롤러, (1607)은 표시컨트롤러의 출력버스, (1608)은 표시메모리이다. 중앙연산회로(1602)는 데이타버스(1604)로 부터의 데이타의 의해 데이타버스(1604)호 데이타의 출력이나 데이타의 리드를 실행하거나 어드레스버스(1603)으로 어드레스를 출력한다. 메모리(1605)는 어드레스버스(1603)의 어드레스값이 메모리의 번지를 지시하고 있는 경우 그 번지의 메모리와 데이타버스(1604)를 도통상태로 한다.
표시컨트롤러(1606)은 어드레스버스(1603)의 어드레스값이 표시컨트롤러(1606)을 지시하고 있던 경우 데이터버스(1604)와 표시컨트롤러(1606) 내의 메모리를 도통상태로 한다. 표시컨트롤러(1606)은 내부메모리 데이타에 따라서 표시메모리를 출력버스(1607)로 제어하고, 또 도트클럭(1002), 수평동기신호(1003), 수직동기신호(1004)를 생성하여 출력한다. 표시메모리(1608)은 어드레스버스(1603)의 어드레스값이 표시메모리(1608)을 지시하고 있는 경우 표시메모리(1608)은 그 어드레스값이 나타내는 메모리와 데이타버스(1604)를 도통상태로 한다. 또, 표시컨트롤러(1606)의 출력버스(1607)이 출력하는 데이타에 따라서 표시메모리(1608)의 내용을 출력버스(1001)로 출력한다.
본 정보처리장치에 있어서, 표시컨트롤러(1606) 및 표시메모리(1608)에 중앙연산회로 (1602)로 부터 액세스가 없는 경우 표시컨트롤러(1606)은 도트클럭(1002)에 동기해서 표시데이타를 출력하도록 출력버스(1607)로 리드를 지시하는 신호와 그 도트클럭(1002)에 대응한 어드레스데이타를 출력한다. 이때 표시메모리는 리드를 지시받으며, 또한 어드레스데이타가 출력버스(1607)에서 입력되었으므로 출력버스(1607)이 지시하는 어드레스의 데이타를 데이타버스(1001)로 출력한다. 데이타버스(1001)은 액정표시장치(1025)에 도트클럭 (1002)에 동기해서 입력한다. 또, 표시컨트롤러(1606)에서 생성한 수평동신기호(1003)과 수직동기신호(1004)가 입력한다.
이와 같이 하는 것에 의해 본 발명의 X구동회로를 사용한 액정표시장치를 퍼스컴, 워크스테이션에 접속해서 동작할 수 있다. 본 발명의 제9의 실시예를 제18도, 제20도를 사용해서 설명한다. 제18도는 192출력의 X구동회로의 간단한 블럭도, 제20도는 분압회로를 도시한 도면이다.(1801)은 192출력의 X구동회로, (1802-0)∼(1802-191)은 상위3비트의 래치출력,(1803-0)∼(1803-191)은 하위 3비트의 래치출력, (1804-0)∼(1804-191)은 상위 3비트용의 디코더, (1805-0)∼(1805-191)은 디코더(1804-0)∼(1804-191)의 출력버스, (1806-0)∼(1806-191)은 게이트회로,(1807-0)∼(1807-191)은 게이트회로 (1806-0)∼(1806-191)의 출력버스,(1808-0)∼(1808-191)은 하위 3비트용의 디코더,(1809-0)∼(1809-191)은 디코더(1808-0)∼(1808-191)의 출력버스이다.
래치출력(1802-0)∼(1802-191)은 상위3비트용의 디코더 (1804-0)∼(1804-191)에 입력하고, 그 디코드결과는 출력버스(1805-0)∼(1805-191)로 출력한다. 또 래치출력 (1803-0)∼(1803-191)은 게이트회로 (1806-0)∼(1806-191)에 입력하고, 제어신호(118)이 유효일때 게이트회로 (1806-0)∼(1806-191)은 입력데이타를 모두 1로 변환하고 제어신호 (118)이 무효일때 게이트회로 (1806-0)∼(1806-191)은 입력데이타를 변환하지 않고 출력버스 (1807-0)∼(1807-191)로 출력한다. 출력버스(1807-0)∼(1807-191)은 디코더 (1808-0)∼(1808-191)에 입력하고, 그 디코드결과는 출력버스 (1809-0)∼(1809-191)로 출력한다.
(1810)은 9레벨의 계조용 전압이 공급되는 전압버스,(1811-0)∼(1811-191)은 9레벨의 전압에서 64레벨의 전압으로 분합하는 분압회로이다. 분압회로(1811-0)∼(1811-191)은 출력버스(1805-0)∼(1805-191)과 출력버스 (1809-0)∼(1809-191)의 데이타에 따라서 전원버스 (1810)에서 공급되는 9레벨의 전압을 기본으로 생성한 64레벨의 전압의 1개를 선택해서 출력 (122-0)∼(122-191)로 출력한다. 제20도는 9레벨의 전압에서 64레벨의 전압을 생성하는 분압회로이다.
여기에서는 제18도의 분압회로 (1811-0)을 사용해서 설명한다. (2001)은 전압셀렉터, (2002)는 고전위측의 선택스위칭소자군, (2003)은 저전위측의 선택스위칭소자군,(2004)는 전압셀레터(2001)의 출력중 고전위측의 출력군, (2004)는 전압셀렉터(2001)의 출력중 저전위측의 출력, (2006)은 출력(2004), (2005)에서 공급되는 전압을 출력(2004)을 포함한 8레벨의 전압으로 분압하는 분압회로,(2007)은 분압저항군,(2008)은 선택스위칭소자군,(2009)는 스위칭소자군(2008)에 있어서 고전위측의 전위를 출력하는 스위칭소자, (2010)은 액정패널, (2010)은 액정패널의 스위칭소자,(2012)은 1화소 액정소자, (2013)은 주사선, (2014)는 제어신호 (118)이 무효일때 흐르는 전류경로,(2015)는 제어신호 (118)이 유효일때 흐르는 전류경로이다.
전압셀렉터(2001)은 출력버스(1805-0)의 데이타에 대응해서 고전위치의 스위칭소자군(2002)와 저전위측의 스위칭소자군(2003)중 각각 1개를 도통상태로 해서 고전위측의 선택전압을 출력(2004)로 출력하고, 저전위측의 선택전압을 출력(2005)로 출력한다. 출력버스(1805-0)중 d g 0은 표시데이타의 상위3비트의 디코드값이 0일때 유효로 되는 출력, d g 1은 마찬가지로 디코드값이 1일때 유효로 되는 출력,..., d g 7은 마찬가지로 디코드값이 7일때 유효로 되는 출력이다. 여기에서 d g 0이 유효일때는 V1,V0이 선택되고, d g 1이 유효일때는 V2, V1이 선택된다.
이와 같이 디코드값에 대응한 2레벨의 전압의 선택한다. 출력(2004)와 출력(2005)는 분압회로(2006)에 입력한다. 분압회로(2006)은 디코더 출력(1809-0)에 따라서 분압저황군 (2007)에 의해서 출력(2004)의 전위를 포함하는 8레벨로 분압한 전압중 선택스위칭 소자군(2008)에 의해서 1레벨을 선택해서 출력(122-0)으로 출력한다. D G 7이 유효인 경우 출력 (2004)의 전위를 선택하도록 스위칭소자(2009)가 도통상태로 된다. D G 0이 유효인 경우 출력(2004)와 출력 (2005)의 전위를 7분할한 전압중 저전위측에서 첫번째의 전위의 선택한다. 이와 같이 디코드값에 대응해서 출력 (2004)와 출력(2005)의 전위를 7분할한 전압과 출력(2004)의 전압의 8레벨중에서 저전위측에서 디코드값번째의 전압을 선택한다. 이와 같은 회로구성으로 하는 것에 의해 분압회로(1811-0)은 전압8조X8분압=64레벨의 전압의 생성하여 6비트의 표시데이타에 대응한 전압을 출력할 수 있다.
제18도의 다른 분압회로 (1811-0)∼(1811-191)도 동일한 동작을 한다. 제18도, 제20도를 사용해서 동작을 상세하게 설명한다. 래치회로(110-0)으로 레치하는 표시데이타를 110100으로 하면 클럭(106)에 동기해서 래치하고, 상위3비트110은 출력버스(1802-0), 하위3비트100은 출력버스(1803-0)으로 출력한다, 출력버스(1802-0)은 디코더(1804-0)에 입력하고, 디코드되어 출력버스(1805-0)의 d g 6이 유효로 된다. 출력버스(1803-0)은 게이트회로(1806-0)에 입력한다. 게이트회로 (1806-0)은 제어신호(118)이 무효일때 출력버스(1803-0)의 데이타에 관계없이 모든 데이타를 1로 한다.
제어신호(118)이 유효일때 출력버스(1803-0)의 데이타100을 출력버스(1807-0)으로 출력한다. 이 때문에 더코더회로(1808-0)은 제어신호(118)이 무효일때 출력버스(1807-0)의 데이타는 모두 1로 되므로 출력버스 (1809-0)의 D G 7이 유효로 된다. 제어신호(118)이 유효일때에 출력버스(1807-0)의데이타는 100이므로 출력버스(1809-0)의 DG4가 유효로 된다. 분압회로 (1811-0)의 동작에 대해서는 제20도를 사용해서 설명한다. 출력버스(1805)는 dg6이 유효로 되어 있으므로, 출력(2004)로는 V7, 출력(2005)로는 V6이 출력된다. 제어신호(118)이 무효일때 (1809-0)은 DG7이 유효로 되어 있으므로 DG7이 접속되어 있는 스위칭소자가 도통상태로 되고 출력(122-0)으로 전압V7이 출력된다.
출력(122-0)은 액정패널(2010)에 입력하고, 그때 유효로 되어 있는 주사선(2013)에 의해 스위칭소자(2011)이 도통상태로 되고 액정소자(2012)에 전압V7이 인가된다. 이때의 분압회로 (1811-0)의 출력전류는 전류회로(2014)를 통과한다. 제어신호(118)이 유효일때 출력버스(1809-0)은 DG4가 유효로 되어 있으므로 DG4가 접속되어 있는 스위칭소자가 도통상태로 되고 V₂= V6 + (V7-V6)X4/8의 전압이 출력(122-0)으로 출력된다. 이때의 출력전류는 분압저항(2007)을 통과하는 전류경로(2015)를 통과한다. 제18도의 다른 분압회로 (1811-1)∼(1811-191)도 동일한 동작을 하고, 표시데이타에 대응한 전압을 출력한다.
본 발명의 제10의 실시예의 22도에 도시한다. 제22도는 192출력의 X구동회로의 간단한 블럭도이다. 디지탈부의 회로가 내압3V에서 동작하는 트랜지스터로 구성되어 있고, 제조전압의 최대전압이 5V인 경우에는 분압회로(1811-0)∼(1811-191)은 내압5V이상의 트랜지스터로 구성할 필요가 있다. 이 때문에 분압회로 (1811-0)∼(1811-191)을 내압5V의 트랜지스터로 구성한 경우 이것을 제어하는 신호는 이 트랜지스터를 동작시키기 위해 전압폭5V로 하지 않으면 동작하지 않는다. 제22도는 192출력의 레벨시프트를 갖는 X구동회로의 간단한 블록도이다.
본 실시예에서는 상기 실시예에서 외부로 부터 공급되는 계조접압이 디지탈부의 전원전압보다 큰 경우에 대처하는 예를 나타낸다. (2201)은 X구동회로, (2202-0)∼(2202-191)은 출력버스,(2203-0)∼(2203-191)은 레벨시프트회로 (2203-0)∼(2203-191)의 상위 3비트의 고전압 출력버스, (2205-0)∼(2205-191)은 레벨시프트회로, (2204-0)∼(2204-191)은 레벨시프트회로 (2203-0)∼(2203-191)의 하위 3비트의 고전압 출력버스, (2206-0)∼(2206-191)은 고전압 디코더회로, (2207-0)∼(2207-191)은 고전압 게이트회로, (2208-0)∼(2208-191)은 고전압 게이트회로 (2207-0)∼(2207-191)의 고전압 출력버스, (2209-0)∼(2209-191)은 고전압 디코더회로, (2210-0)∼(2210-191)은 고전압 디코더회로 (2206-0)∼(2206-191)의 고전압 출력버스, (2211-0)∼(2211-191)은 고전압 더코더회로 (2209-0)∼(2209-191)의 고전압 출력버스, (2212-0)∼(2212-191)은 고전압 분압회로, (2213)은 고전압출력버스이다.
레벨시프트회로(2203-0)∼(2203-191)은 출력버스 (2202-0)∼(2202-191)의 전압폭3V의 데이타를 계조전압을 선택할 수 있는 전압폭5V까지 변환하고, 출력버스 (2204-0)∼(2204-191), 출력버스 (2205-0)∼(2205-191)로 출력한다. 다른 회로는 고전압에 대응한 회로로 했을 뿐이므로 동작은 제9의 실시예와 같다 또, 제1,2,3,4,5,6의 실시에서 설명한 X구동회로의 래치회로 (110-0)∼(110-191)의 출력을 동일한 레벨시프트회로를 사용해서 레벨시프트하는 것에 의해 대처할 수 있다.
이하, 본 발명의 제11의 실시예를 제17도, 제19도, 제63도,제21도를 사용해서 설명한다. 제17도는 192출력의 X구동회로의 간단한 블럭도, 제19도는 게이트회로의 간단한 회로도, 제63도는 분압회로의 간단한 블럭도, 제21도는 출력파형도이다. 제17도는 192개의 출력을 갖고 1출력당 64계조분의 전압을 출력할 수 있는 X구동회로이다. 제17도에 있어서 (100)은 192출력의 X구동회로, (101)은 시프트레지스터, (102)는 클럭, (103)은 전단의 X구동회로로 부터의 제어신호,(104)는 후단의 X구동회로로의 제어신호, (105)는 시프레지스터(101)의 출력버스, (106)은 래치클럭이다.
시프트레지스터(101)은 전단의 X구동회로로 부터의 제어신호(103)이 유효로 되면 클럭 (102)에 동기해서 출력버스(105)의 출력을 S0∼S191까지를 순차로 클럭(102)의 1주기의 기간동안 유효로 한다. 시프트레지스터(101)은 출력S191을 유효로 하면 후단의 X구동회로로의 제어신호(104)를 유효로 한다.
그후, 시프트레지스터(101)은 클럭(102)의 1주기 후에 출력S191을 무효로 하고, 다음에 래치클럭(106)이 유효로 된후 전단의 X구동회로로 부터의 제어신호(103)이 유효로 될때까지 동작하지 않는다.(107)은 1비트당 하이,로우의 2값의 디지탈신호를 갖는 6비트의 표시데이타의 데이타버스, (108-0)∼(108-191)은 각각 6비트의 래치회로, (109-0)∼(109-191)은 각각 6비트의 출력버스이다. 데이타버스(107)로느 클럭(102)에 동기해서 표시데이타가 출력되어 있다.
래치회로(108-0)∼(108-191)은 시프트레지스터(101)의 출력버스(105)의 1출력이 접속되어 있고, 그들 신호가 유효로 되었을때 데이타버스(107)의 표시데이타를 래치하고, 그 표시데이타를 래치데이타로 해서 출력버스 (109-0)∼(109-191)로 출력한다. 이와 같이 해서 래치회로 (108-0)∼(108-191)은 시프트레지스터(101)의 출력에 동기해서 순차로 192개의 표시데이타를 래치하고 각각 출력버스 (109-0)∼(109-191)로 출력한다. (110-0)∼(110-191)은 6비트의 래치회로, (4111-0)∼(4111-191)은 래치회로 (110-0)∼(110-191)은 래치데이타의 상위 3비트의 출력버스,(4112-0)∼(4112-191)은 래치회로 (110-0)∼(110-191)의 래치데이타의 하위3비트의 출력버스이다.
래치회로 (110-0)∼(110-191)은 래치클럭 (106)이 유효로 되면 출력버스(109-0)∼(109-191)의 래치데이타를 동시에 래치하고, 상위3비트는 출력버스 (4111-0)∼(4111-191)로, 하위 4비트는 출력버스 (4112-0)∼(4112-191)로 출력한다. (4113-0)∼(4113-191)은 출력버스 (4111-0)∼(4111-191)의 데이타를 디코드하는 디코더, (4114-0)∼(4114-191)은 출력버스 (4112-0)∼(4112-191)의 데이타를 디코드하는 디코더, (4115-0)∼(4115-191)은 디코더 (4113-0)∼(4113-191)의 디코드신호를 전송하는 출력버스이고, 각각 8개의 신호선을 갖는다. (4116-0)∼(4116-191)은 디코더(4114-0)∼(4114-191)의 디코드신호를 전송하는 출력버스이고, 각각 8개의 신호선을 갖는다. (4117-0)∼(4117-191)은 게이트회로, (118)은 외부에서 공급되는 래치클럭 (106)에 동기한 게이트회로 (4117-0)∼(4117-191)의 제어신호, (4119-0)∼(4119-191)은 게이트회로 (4117-0)∼(4117-191)의 출력버스이다.
디코더 (4113-0)∼(4113-191)은 출력버스 (4111-0)∼(4111-191)로 출력되는 상위 3비트의 데이타를 디코드해서 출력버스 (4115-0)∼(4115-191)로 출력한다. 디코더 (4114-0)∼(4114-191)로 출력되는 하위3비트의 데이타를 디코드해서 출력버스 (4116-0)∼(4116-191)로 출력한다. 게이트회로 (4117-0)∼(4117-191)은 제어신호 (118)이 무효로 되어 있을때는 하위3비트의 출력버스 (4119-0)∼(4119-191)을 차단상태로 하고, 출력버스 (4119-0)∼(4119-191)에는 디코드값 7에 대응한 출력선을 유효로 한다.
제어신호 (118)이 유효로 되면 게이트회로 (4117-0)∼(4117-191)은 출력버스 (4116-0)∼(4116-191)과 출력버스(4119-0)∼(4119-191)을 도통상태로 한다. (4120-0)∼(4120-191)은 표시데이타에 대응한 전압을 생성하는 분압회로, (4121)은 외부에서 공급되는 9레벨의 전압의 전파되는 전압버스, (122-0)∼(122-191)은 분압회로 (4120-0)∼(4120-191)의 출력이다. 분압회로 (4120-0)∼(4120-191)은 출력버스 (4115-0)∼(4115-191)과 출력버스 (4119-0)∼(4119-191)의 데이타에 대응한 전압을 전압버스(121)의 전압을 기본으로 생성하며 출력 (122-0)∼(122-191)로 출력한다. 이 출력 (122-0)∼(122-191)의 각 출력은 액정패널에 접속되어 있어 각 액정소자로 전압을 인가할 수 있다. 제19도는 제17도에 사용한 게이트회로의 간단한 회로도이다.
여기에서는 게이트회로 (4117-0)을 사용해서 설명한다. 출력버스 (4116-0)중 DO은 표시데이타의 하위3비트의 디코드값이 0일때 1로 되는 신호, 마찬가지로 D1은 디코드값이 0일때 1로 되는 신호, 마찬가지로 D7은 디코드값이 7일때 1로 되는 신호이다. 제19도에 있어서, (4201)은 인버터회로, (4202)는 2입력의 OR회로이다. 인버터회로 (4201)은 제어신호(118)을 반전해서 그 반전신호를 OR회로 (4202)에 입력한다. 또, OR회로(4202)에는 출력버스 (4116-0)의 D7이 입력한다. 제어신호(118)이 0일때 OR회로(4202)에는 인버터회로(4201)에 의해 1이 입력한다. 출력버스 (4116-0)의 D7의 데이타에 관계없이 출력 DG7로는 1을 출력한다.
제어신호(118)이 1일때 OR회로(4202)에는 인버터회로(4201)에 의해 0이 입력하고 있으므로 출력버스(4116-0)의 D7의 데이타가 DG7로 출력되게 된다. (4203-0)∼(4203-6)은 2입력의 AND회로이다. AND회로(4203-0)∼(4203-6)에는 2입력중 한쪽에는 제어신호 (118)이 입력되고, 다른쪽에는 출력버스(4116-0)중 D1 ∼ D6을 각각 입력한다. 제어신호(118)이 0일때 AND회로 (4203-0)∼(4203-6)의 출력 DGO∼DG6은 전부 0으로 된다. 제어신호(118)이 1일때 AND회로 (4203-0)∼(4203-6)은 출력버스 (4116-0)의 D0∼D6의 데이터와 같은 값의 데이터를 출력버스(4119-0)의 DG0∼DG14로 출력한다. 제17도의 다른 게이트회로 (4117-0)∼(4117-191)도 동일한 동작을 한다. 제63도는 제17도에 도시한 분압회로의 블록도이다.
여기서는 제17도의 분압회로 (4120-0)을 사용해서 설명한다. (4401)은 전압셀렉터,(4402)는 고전위측의 선택스위칭소자군, (4403)은 저전위측의 선택스위칭소자군, (4404)는 전압셀렉터(4401)의 출력중 고전위측의 출력, (4405)는 전압셀렉터(4401)의 출력중 저전위측의 출력, (4406)은 출력(4404), (4405)에서 공급되는 전압을 출력(4404)를 포함한 8레벨의 전압으로 분압하는 분압회로, (4407)은 분압저항군, (4408)은 선택스위칭소자군, (4409)는 스위칭소자군(4408)에 있어서 고전위측의 전위를 출력하는 스위칭소자이다. 전압셀렉터(4401)은 출력버스(4115-0)에 대응해서 고전위측의 스위칭소자군(4402)와 저전위측의 스위칭소자군(4403)중 각각 1개를 도통상태로 해서 고전위측의 선택전압을 출력(4404)로 출력하고, 저전위측의 선택전압을 출력(4405)로 출력한다.
출력버스(4115-0)중 dg0은 표시데이타의 상위 2비트의 디코드값이 0일 때 유효로 되는 출력, dg1은 마찬가지로 디코드값이 1일 때 유효로 되는 출력, dg2는 마찬가지로 디코드값이 2일 때 유효로 되는 출력, ..., dg7은 마찬가지로 디코드값이 7일 때 유효로 되는 출력이다. 여기에서 dg0이 유효일때는 V1, V0이 선택되고, dg1이 유효일때는 V2, V1이 선택된다.
이와 같이 디코드값에 대응한 2레벨의 전압을 선택한다. 출력(4404)와 출력 (4405)는 분압회로(4406)에 입력한다. 분압회로(4406)은 디코더출력(119-0)에 따라서 분압저항군(4407)에 의해서 출력(4404)의 전위를 포함하는 8레벨로 분압한 전압중 선택스위칭소자군 (4408)에 의해서 1레벨을 선택해서 출력(122-0)으로 출력한다. DG7이 유효인 경우 출력(4404)의 전위를 선택하도록 스위칭소자(4409)가 도통상태로 된다. DGO이 유효인 경우 출력(4406)과 출력(4407)이 전위를 8분할한 전압중 저전위측에서 첫번째의 전위를 선택한다.
이와 같이 디코드값에 대응해서 출력(4404), 출력(4405)의 전위를 8분할한 전압과 출력(4404)의 전압의 8레벨중에서 저전위측으로 부터 디코드값번째의 전위를 선택한다. 이와 같은 회로구성으로 하는 것에 의해 분압회로 (4120-0)은 전압8조X8분압=64레벨의 전압을 생성하여 6비트의 표시데이타에 대응한 전압을 출력할 수 있다. 제17도의 다른 분압회로 (4120-0)∼(4120-191)도 동일한 동작을 한다. 제17도, 제19도, 제19도, 제63도, 제21도를 사용해서 동작을 상세하게 설명한다. 래치회로 (108-0)∼(108-191)은 시프트레지스터(101)의 출력버스(105)에 동기해서 데이타버스(107)의 표시데이타를 순차로 래치하고, 래치출력을 출력버스 (109-0)∼(109-191)로 출력한다. 이때의 래치회로 (108-0)으로 래치하는 표시데이타를 상위비트에서 110100으로하면 출력버스(109-0)의 데이타는 110100으로 된다.
그후, 출력버스(109-0)의 데이타는 다음의 래치회로(110-0)이 래치클럭(106)에 동기해서 래치하고, 상위3비트는 출력버스(4111-0)으로, 하위3비트는 출력버스(4112-0)으로 출력한다. 이 출력버스(4111-0)의 데이타110은 디코더 (4113-0)에 입력되어 디코드된다. 출력버스 (4112-0)의 데이타100은 디코더(4114-0)의 디코더회로에 입력되어 디코드된다. 이 결과, 출력버스(4111-0)의 데이타의 디코드값은 6으로 되고, 출력버스 (4112-0)의 데이타의 디코드값은 4로 된다.
그리고, 디코더(4113-0)의 출력버스(4115-0), 디코더(4114-0)의 출력버스(4116-0)중 이 디코드값 6,4에 대응한 출력선이 유효로 되고 출력버스(4116-0)은 게이트회로(4117-0)에 입력된다.게이트회로(4117-0)의 동작에 대해서는 제19도를 사용해서 설명한다. 이때는 제어신호(118)이 0으로 되어 있으므로 OR회로(4202)의 출력 DG7은 1로 되고, AND회로(4203-0)∼(4203-191)의 출력 DG0∼DG7은0으로 되어 있다.
이들 출력은 출력버스(4119-0)에 의해 제19도에 도신한 분압회로 (4120-0)∼(4120-191)에 입력한다. 이하, 제63도를 사용해서 분압회로(4120-0)의 동작을 설명한다. 전압셀렉터(4401)에 입력하는 출력버스(4115-0)중 상위3비트의 디코드값6의 데이타선 dg6이 유호로 되어 있다. 이 결과, 전압셀렉터(4401)은 출력(4404)로 전압 V7을, 출력(4405)로 전압V6을 출력하고, 각각 분압회로(4406)에 입력한다. 분압회로(4406)에는 출력버스(4419-0)의 데이타선DG7이 유효로 되어 있다. 이 결과 출력 (4412-0)으로 출력V7이 출력하도록 스위칭소자(4409)가 도통상태로 된다. 이 때문에 출력(122-0)과 전압버스(4121)의 V7의 전압선간에는 저항소자가 개재하지 않으므로 출력 임피던스가 저감한다.
그후, 제17도의 제어신호(118)이 1로 되면 제19도에 도시한 OR회로(4202)는 출력버스(4116-0)의 D7의 데이타를 출력 DG7로 출력하고, AND회로 (4203-0)∼(4203-191)은 출력버스 (4116-0)의 DO∼D6의 데이타를 출력버스(4119-0)의 DG0∼DG14로 출력한다.이때, 출력버스(4116-0)은 디코드값4에 해당하는 D4가 유효하고, 다른 출력은 무효이고, 제63도에 도시한 출력버스 (4119-0)에 의해서 분압회로(4406)에 입력한다. 분압회로 (4406)이 각 레벨을 등분할하고 있는 경우 DG4가 유효로 되어 있기 때문에 스위칭소자군(4408)중 DG4가 접속되어 있는 스위칭소자가 도통상태로 되고, Vs = V6 + (V7-V6) X4/8 의 전압을 출력 (1220-0)으로 출력한다. 제17도의 다른 분압회로 (4120-0)∼(4120-191)도 동일한 동작을 하고 표시데이타에 대응한 전압을 출력한다.
제21도는 출력(122)의 앞에 액정패널이 접속하고 있는 경우로써 출력(122)의 출력파형도이다. 제21도에 있어서, (4500)은 분압회로의 저항을 통과한 충전시의 출력파형,(4501)은 본 실시예에 의한 충전시의 출력파형이다. 액정패널은 용량성의 부하이므로 용량값과 외부전압간의 저항값에 의해서 충전/방전시간이 변화한다. 이 사이의 저항값이 클수록 충전/방전시간이 길어진다. 제17도, 제19도,제63도에서 설명한 방식에서는 출력파형(4501)로 표시한 바와 같이 제17도에 도시한 클력(118)이 무효인 동안은 전압V7이 출력(4122)에서 직접 출력되므로 저항값은 액정패널의 저항값뿐이므로 급속하게 상승한다.
클럭(118)이 유효로 되었을때 분압회로(4406)을 통과한 규정값 Vs가 출력된다. 그리고, 규정값Vs까지는 액정패널의 저항값의 분압회로 (4406)의 저항값이 직렬저항으로 된 상태에서 충전/방전시간을 실행한다. 그러나, 출력파형(4500)으로 표시한 바와 같이 처음부터 분압회로(4406)을 통해서 출력하면 분압회로 (4406)의 저항값이 보이므로 충전/방전시간은 길어진다. 본 발명의 제10의 실시예를 제64도, 제65도에 도시한다.
제64도는 X구동회로의 간단한 블럭도, 제65도는 분압회로의 간단한 블럭도이다. 제64도는 192출력을 갖고 1출력당 64계조분의 전압을 출력할 수 있는 X구동회로를 도시한 도면이다. 제64도에 있어서, (5601)은 192출력의 X구동회로, (603-0)∼(603-191)은 상위비트 디코더, (604-0)∼(604-191)은 dg0∼dg7의 8개의 신호선으로 구성하는 상위비트 디코도의 출력버스,(605-0)∼(605-191)은 하위비트 디코더, (606-0)∼(606-191)은 DG0∼DG7의 8개의 신호선으로 구성하는 하위비트 디코더의 출력버스, (607-0)∼(607-191)은 분압회로이다.
상위비트 디코더 (603-0)∼(603-191)은 출력버스(4110)의 데이타를 디코드해서 출력버스 (604-0)∼(604-191)로 출력한다. 하위비트 디코더(605-0)∼(605-191)은 제어신호(118)이 0일때는 출력버스(4112)의 데이타에 관계없이 DG8을 1로 한다. 제어신호(118)이 1일때는 출력버스(4112)의 데이타에 따라서 출력버스(606-0)∼(606-191)의 DG1∼DG8의 신호선중 1개를 1로 한다.
출력버스(604-0)∼(604-191)와 출력버스 (606-0)∼(606-191)은 분압회로 (607-0)∼(607-191)에 입력하고, 분압회로 (607-0)∼(607-191)은 출력버스 (604-0)∼(604-191)와 출력버스 (606-0)∼(606-191)의 데이타에 따른 전압을 출력(122-0)에서 출력한다. 분압회로 (607-0)∼(607-191)의 간단한 블럭도를 제65도에 도시한다.제65도는 외부에서 공급되는 9레벨의 전압을 분압회로를 사용해서 64계조의 전압을 생성하고, 그중 1레벨을 출력하는 분압회로이다. (5701)은 9개의 스위청소자로 구성되는 스위칭소자군, (5702)는 스위칭소자군(5701)중 출력(4404)와 출력 (122-0)을 접속하는 스위칭소자, (703)은 스위칭소자군(5701)중 출력(4405)와 출력 (122-0)을 접속하는 스위칭 소자이다.
분압회로 (607-0)에 있어서 출력버스 (604-0)의 데이타에 의해 스위칭소자군(4402)에서 V8∼V1중 1레벨의 전압을 선택해서 출력 (4414)로 출력하고, 스위칭소자군(4403)에서 V7∼V0중 1레벨의 전압을 선택해서 출력 (4405)에서 출력한다. 출력(4404)와 출력(4405)는 8개 직렬로 배열된 저항군(4407)의 양끝에 접속된다. 스위칭소자군(4701)은 출력 (4404)와 출력 (4405)의 전압을 포함하는 9레벨의 전압중출력버스(606-0)의 데이타에 따른 1레벨의 전압을 선택하여 출력(122-0)으로 출력한다. 제64도, 제65도를 사용해서 동작을 설명한다.
제64도에 있어서, 출력버스 (4111-0)∼(4111-191)의 데이타를 110, 출력버스 (4112-0)∼(4112-191)의 데이타를 11, 제어신호(118)을 0으로 하면 상위비트 디코더(603-0)∼(603-191)은 출력버스 (604-0)∼(604-191)중 dg6의 신호선을 1로 하고, 다른 신호선은 0으로 한다. 하위비트디코더(605-0)∼(605-191)은 제어신호(118)이 0일때 표시데이타에 의존하지 않고, 신호선 DG8을 1로 해서 출력버스 (606-0)∼(606-191)로 출력한다.이들 디코드결과는 분압회로(607-0)∼(607-191)에 입력한다.
분압회로 (607-0)∼(607-191)의 동작에 대해서는 제65도를 사용해서 설명한다. 제65도에 있어서, 출력버스 (604-0)중 dg6이 1로 되어 있으므로 dg6이 입력하는 스위칭소자가 도통상태로 된다. 이 때문에 출력 (4404)로는 접압V7이 출력되고, 출력(4405)로는 전압 V6이 출력되고, 분압저항군(4406)의 양끝에 각각 입력한다.
출력버스(606-0)중 DG8이 1로 되어 있으므로 DG8이 입력하는 스위칭소자(4702)가 도통상태로 되고 출력(4112)로는 전압V7이 출력된다. 그후, 제어신호(118)이 1로 되면 제64도의 하위비트 디코더 (605-0)∼(605-191)은 출력버스 (4112)의 데이타 11에 대응한 신호선 DG4를 1로 해서 출력버스(606-0)으로 출력한다. 상위비트 디코더 (603-0)∼(603-191)의 출력버스 (604-0)의데이타는 변화하지 않는다. 제65도의 분압회로 (607-0)∼(607-191)에서는 출력버스 (606-0)의 데이타가 변화하고 있으므로, DG8이 입력하는 스위칭소자(5702)가 차단상태로 되고, DG4가 입력하는 스위칭소자가 도통상태로 되므로 출력(122-0)으로는 Vs=(V7-V6)X4/8+V6을 출력한다.
상기 제9,제10,제11,제12의 실시예에 있어서, 액정패널의 용량값과 저항값이 변화해도 제어신호(118)의 무효기간을 임의로 설정할 수 있으므로 대응할 수 있다. 상기 제9, 제10, 제11, 제12의 실시예에 있어서, 분압회로에 직렬저항을 사용하고 있지만 고전압측의 출력을 직접 출력할 수 있는 구성의 분압회로이면 모두 동일한 구동방식을 이용한다. 상기 제9,제10,제11,제12의 실시예에 있어서, 분압회로의 분압수가 변경, 예를들면 16분압으로 된 경우는 외부로 부터의 전압수를 5레벨로 하고, 래치데이타를 상위2비트와 하위4비트로 나누어서 그것에 따른 대코더, 게이트회로를 사용하는 것에 의해 분압수의 변화에도 대응할 수 있다.
상기 제9,제10,제11,제12의 실시예에 있어서, 계조수의 변화, 예를들면 64계조에서 256계조로 변화한 경우는 데이타버스(1503), (1504),(1505)을 8비트로 하고, 래치회로의 비트수를 6비트에서 8비트로 증가시키고,외부로 부터의 전압수를 17레벨로 하면 래치데이타를 상위 4비트와 하위4비트로 나누어서 그것에 따른 디코더와 16분압의 분압회로를 사용한는 것에 의해 대응할 수 있어 계조수의 변화에도 충분히 대응할 수 있다. 상기 제9,제10,제11, 제12의 실시예에 있어서도 상기 제5의 실시예와 같이 래치클럭(1401)을 사용해서 제어해도 동작한다. 상기 제9,제11,제12의 실시예에 있어서, 출력수의 변경에는 시프트레지스터의 출력수, 래치회로의 회로수, 게이트회로의 회로수, 디코더의 회로수, 분압회로의 회로수를 출력수에 맞추는 것에 의해 대응할 수 있다.
상기 제10의 실시예에 있어서, 출력수의 변경에는 레벨시프트회로수, 시프트레지스터의 출력수, 래치회로의 회로수, 게이트회로의 회로수, 디코더의 회로수, 분압회로의 회로수를 출력수에 맞추는 것에 의해 대응할 수 있다. 본 발명의 제13의 실시예를 제23도에 도시한다. 제23도는 상기X구동회로를 사용한 액정표시장치의 구성도이다.
본 실시예는 제7의 실시예에 있어서, 제9의 실시예에서 사용한 X구동회로(1801)을 사용한 예이다. (2301)은 R,G,B의 각 6비트의 표시데이타를 갖는 상부용 데이타버스, (2302)는 R,G,B의 각 6비트의 표시데이타를 갖는 하부용 데이타버스, (2302)는 R,G,B의 각 6비트의 표시데이타를 갖는 하부용 데이타버스, (2303)은 액정표시용 전원회로, (2304)는 상부용 전압버스, (2305)는 하부용 전압버스, (2306)은 액정표시장치, (2307)은 상부 X구동회로용 기판, (2308)은 하부X구동회로용 기판이다.
상부용 데이타버스(2301), 하부용 데이타버스(2302)는 X구동회로 (1801-0)∼(1801-9)의 (1503),(1504),(1505)에 접속한다. 상부용 전원버스(2304), 하부용 전원버스(2305)에는 각각 9레벨의 계조전압이 액정표시용 전원회로(2303)에서 출력되어 X구동회로 (1801-0)∼(1801-9)의 전압버스 (1810)에 공급된다. 상기 X구동회로용 기판(2307)에는 상부용의 데이타버스(2301), 클럭(102), 클럭(118), 클럭(116), 제어신호(104), 상부용 전압버스 (2304)의 신호선이 있고, 상부에 배치되는 X구동회로 (1801)은 접속된다.
하부X구동회로용 기판(2308)에는 하부용으 데이타버스(2301), 클럭(102), 클럭(118),클럭(106), 제어신호(104), 하부용 전압버스(2304)의 신호선이 있고, 하부에 배치되는 X구동회로(1801)은 접속된다. 다른 회로의 동작에 대해서는 실시예7과 같다. 또, 본 실시예에 사용한 X구동회로 (1801-0)∼(1801-9)를 제10의 실시예에서 설명한 X구동회로를 사용해도 좋다.
본 발명의 제14의 실시예를 제24도에 도시한다. 제24도는 X구동회로를 사용한 상기 액정표시장치의 구성도이다. 본 실시예는 제13의 실시예에 있어서, 제9의 실시예에서 설명한 X구동회로를 액정패널의 한쪽에 집중적으로 배치한 예이다. (2401)은 상부X구동회로용 기판,(2402)는 액정표시장치이다. 이 액정표시에 있어서 X구동회로(1801)은 192출력을 가지므로 1920화소X480라인으로 구성되는 액티브 매트릭스형의 액정패널(1012)를 구동하는데에는 10개의 X구동회로를 종속접속한다. 상부X구동회로용 기판(2307)에는 상부용의 데이타버스(2301), 클럭(102), 클럭(118), 클럭(106), 제어신호(104), 상부용 전압버스(2304)의 신호선이 있고, 상부에 배치되는 10개의 X구동회로(1801)은 접속된다.
초단의 X구동회로(1801-0)이 클럭(102)에 동기해서 데이타를 192개 레치한후 제어신호(104-0)을 유효로 한다. 제어신호 (104-0)은 X구동회로 (1801-1)에 입력하고, X구동회로(1801-1)은 클럭(102)에 동기해서 데이타를 192개 래치한다. 동일한 동작을 반복해서 X구동회로 (1801-9)까지의 192개의 데이타를 래치할 수 있고, 이 래치데이타에 대응한 전압을 액정패널(1012)의 유효로 된 화소로 출력할 수 있다.
다른 동작에 대해서는 실시예7가 동일하다. 또 본 실시예에 사용한 X구동회로 (1801-0)∼(1801-9)를 제1,2,3,4,5,6,1011,12의 실시예에서 설명한 X구동회로를 사용해서 구성해도 좋다. 상기 제13의 실시예의 설명한 액정표시장치(2306)을 제8의 실시예의 액정표시장치(1025)와 치환하는 것에 정보처리장치의 표시장치로써 사용할 수 있다. 상기 제14의 실시예에서 설명한 액정표시장치(2402)를 제8의 실시예의 액정표시장치(1025)와 치환하는 것에 의해 정보처리장치의 표시장치로써 사용할 수 있다.
다음에 64계조의 출력전압을 생성하는 본 발명의 제15의 실시예를 제25도∼제36도를 사용해서 설명한다. 제25도는 액정구동회로의 블럭도, 제26도는 액정패널을 구동하는 64계조전압을 생성하는 액정전압 생성회로의 블럭도, 제27도, 제28도는 액정전압 생성회로의 분압스위치의 제어신호생성의 진리값을 도시한 도면, 제29도는 집전체 레이아우트 개략도, 제30도는 출력 1계통의 레이아우트블럭도,제31도, 제32도는 각각 192출력선택시의 액정전압 생성회로의 등가회로도, 제33도는 1출력 선택시의 액정전압 생성부의 등가회로도, 제34도는 액정전압출력의 오프세트전압을 도시한 도면, 제35도는 액정의 전압, 휘도특성을 도시한 도면, 제36도는 제32도의 등가회로의 일부를 상세하게 설명하는 도면이다.
제25도는 192개의 출력을 갖고 1출력당 64계조분으 전압을 출력할 수 있는 액정구동회로의 블럭도이다. 제25도에 있어서, (2500)은 192출력의 액정구동회로, (2501)은 래치어드레스 제어회로, (2502)는 클럭,(2503)은 본 액정구동회로가 유효인지 무효인지를 나타내는 제어신호,(2504)는 후단의 X구동회로로의 제어신호,(2505)는 래치어드레서 제어회로(2501)의 출력버스, (2506)은 래치클럭, (2507)은 클럭(2502)에 동기한 64계조 3화소(6비트X3화소=18비트)의 표시데이타버스이다. 또,(2508)은 표시데이타버스(2507)을 순차로 래치하는 192화소분의 래치회로, (2509)는 각각 래치회로(2508)의 6비트 192화소의 래치데이타버스,(2510)은 래치데이타버스(2509)의 래치데이타를 래치클럭(2506)의 하이레벨에서 래치하는 6비트X192화소분의 래치회로, (2511)은 각각 래치회로(2510)의 6비트192화소의 래치데이타버스이다.
래치어드레스 제어회로(2501)은 제어신호(2503)이 유효(로우레벨)로 되면 클럭(2502)의 상승에 동기해서 출력버스(2505)의 출력을 S0∼S63을 순차로 1출력씩 클럭(2502)의 1주기의 기간동안 유효(로우레벨)로 한다. 이것에 의해 표시데이타버스(2507)의 데이타를 3화소씩 64회, 합계192화소분의 데이타를 순차로 래치회로(2508)로 래치하고, 각각 래치데이타버스(2509)로 출력한다. 또, 래치어드레스 제어회로(2501)은 출력S63을 유효로 하면 후단의 액정구동회로로의 제어신호(2504)를 유효(로우레벨)로 한다. 그후, 래치어드레스 제어회로(2501)은 클럭(2502)의 1주기후에 출력S63을 무효(하이레벨)로 하고, 다음에 래치클럭(2506)의 유효 (하이레벨)로 된후 제어신호(2503)이 유효로 될때까지 동작하지 않는다.
래치회로(2501)은 래치클럭(2506)의 상승에지에 의해 래치데이타버스(2509)의 래치데이타를 192화소분 동시에 래치하고, 192화소분을 각각 래치데이타버스(2511)로 출력한다. 또,(2512)는 래치데이타버스(2511)의 데이타를 64계조의 액정전압생성용으로 디코드하는 192출력분의 디코더회로, (2513)은 저출력임피던스 구동을 제어하는 제어신호, (2514)는 더코더회로(2512)에서 디코드한 1출력 16개, 192출력분의 제어신호버스, (2515)는 64계조의 액정전압의 기준전압V8∼V0의 9개의 액정전원버스, (2516)은 제어신호(2514)와 액정전원버스(2515)에서 64계조의 액정전압을 생성하는 192출력분의 액정전압 생성회로, (2517)은 64계조의 액정전압출력192개의 액정전압출력버스이다.
디코더회로 (2512)는 래치데이타버스(2511)의 1출력 6비트의 래치데이타의 상위 3비트에서 전압선택 제어신호 SU0∼SU7의 8개를 생성하고, 하위3비트와 제어신호(2513)에서 분압선택 제어신호 SL0∼SL7의 8개를 생성한다. 1출력당 16개의 제어신호버스(2514)는 액정전압 생성회로(2516)에 입력하여 전압선택 제어신호 SU0∼SU7의 8개로 액정전원버스(2515)의 V8∼V0의 9개중 2개의 전압을 선택하고, 분압선택 제어신호SL0∼SL7의 8개로 선택한 2개의 전압을 분압저항으로 8등분한 전압중에서 1개의 전압을 선택하여 액정전압 출력버스(2517)로써 출력한다. 이 액정전압 출력버스(2517)의 각 출력은 액정패널에 접속되어 있고, 액정소자에 표시데이타(2507)에 대응한 전압을 인가할 수 있다.
다음에 제26도, 제27도, 제28도를 사용해서 디코더회로(2512), 액정전압 생성회로 (2516)을 상세하게 설명한다.제26도는 액정전압 생성회로 1출력분의 블럭도이다. 제26도에 있어서, (2601),(2602)는 액정전원버스(2515)에서 2개의 전압을 선택하는 전압선택소자군,(2603), (2604)는 각각 전압선택소자군(2601),(2602)에서 선택한 선택전압, (2605)는 선택전압(2603),(2604)의 전압차를 8등분하는 분압회로, (2606)은 분압저항소자군 (2607)은 분압저항소자군(2606)에서 8등분한 전압을 선택하는 전압선택소자군이다. 제27도는 래치데이타(2511)의 1출력6비트중 상위3비트를 디코드해서 생성하는 전압선택 제어신호SU0∼SU7의 8개의 진리값을 도시한 도면이다. 또, 제28도는 래치데이타(2511)의 1출력6비트중 하위3비트와 제어신호(2513)을 디코드해서 생성하는 분압선택 제어신호SL0∼SL7의 8개의 진리값을 도시한 도면이다.
여기에서는 1출력분의 액정전압 생성동작에 대해서 설명한다. 액정전원버스(2515)의 전압관계는 V8V7V6V5V4V3V2V1V0으로써 설명한다. 전압선택 제어신호버스(2514)에 대응해서 고전위측의 전압선택소자군(2601)과 저전위측의 전압선택소자군(2602)중 각각 1개가 도통상태로 되고, 고전위측의 선택전압(2603), 저전위측의 선택전압(2604)를 출력한다.
제27도에 도시한 바와 같이 전압선택 제어신호버스(2514)중 SU0은 표시데이타의 상위3비트래치데이타가 0일때 유효(하이레벨)로 되는 제어신호, SU1은 표시데이타의 상위3비트가 1일때 유효(하이레벨)로 되어 제어신호, SU2는 표시데이타의 상위3비트가 10일때 유효(하이레벨)로 되어 제어신호, SU3은 표시데이타의 상위3비트가 11일 때 유효(하이레벨)로 되는 제어신호, SU4는 표시 데이타의 상위3비트 래치데이타가 100일때 유효(하이레벨)로 되어 제어신호, SU5는 표시데이타의 상위3비트가 101일때 유효(하이레벨)로 되는 제어신호, SU6은 표시데이타의 상위3비트가 110일때 유효(하이레벨)로 되는 제어신호, SU7은 표시데이타의 상위3비트가 111일 때 유효(하이레벨)로 되는 제어 신호이다.
즉, SU0이 유효일때는 V1이 선택전압(2603)으로써, V0이 선택전압(2604)로써 선택되고, SU1이 유효일때는 V2가 선택전압 (2603)으로써, V1이 선택전압(2604)로써 선택된다.
이하, 마찬가지로 디코드값에 대응한 전압과 그 1레벨상의 전압을 선택한다. 그리고, 선택전압(2603)과 선택전압(2604)는 분압회로(2605)로 전압을 출력한다. 분압회로(2605)는 분압제어신호버스(2513)에 따라서 분압저항소자군(2606)에 의해서 선택전압 (2603)의 전위를 포함하는 8레벨로 분압한 전압중 전압선택소자군(2607)에 의해서 1레벨을 선택해서 액정전압 출력버스(2517)로 출력한다. 제28도에 도시한 바와 같이 제어신호(2513)이 1일때는 래치데이타(2511)의 값에 관계없이 제어신호SL7이 유효(하이레벨)로 되고 전압선택소자가 직렬로 2개 연결되는 저임피던스구동을 실행한다.
즉 고전위측의 선택전압(2603)을 분압저항을 거치지 않고 ON저항이 작은 2개의 전압선택소자만을 거친 저임피던스구동에 의해 액정패널에 고속라이트를 실행한다. 제어신호(2513)은 래치클럭(2506)의 상승에 동기해서 상승 저임피던스 구동을 실행한다. 제어신호(2513)이 하강 0으로 분압선택 제어신호버스(2513)중 SL0은 표시데이타의 하위3비트 래치데이타가 0일때 유효(하이레벨)로 되는 제어신호, SL1은 표시데이타의 하위3비트 래치데이타가 1일때 유효(하이레벨)로 되는 제어신호, SL2는 표시데이타의 하위3비트 래치데이타가 10일때 유효(하이레벨)로 되는 제어신호, SL3은 표시데이타의 하위3비트래치데이타가 11일때 유효(하이레벨)로 되는 제어신호,SL4는 표시데이타의 하위3비트 래치데이타가 100일때 유효(하이레벨)로 되는 제어신호, SL5는 표시데이타의 하위3비트 래치데이타가101일때 유효(하이레벨)로 되는 제어신호, SL6은 표시데이타의 하위3비트 래치데이타가 110일때 유효(하이레벨)로 되는 제어신호, SL7은 표시데이타의 하위3비트 래치데이타가 111일때 유효(하이레벨)로 되는 제어신호이다.
전압선택 소자군(2607)은 SL0이 유효인 경우는 선택전압(2603)과 선택전압(2604)의 전위차를 8등분한 전압중 저전위측에서 첫번째의 전위를 선택하고, SL1이 유효인 경우는 선택전압(2603)과 선택전압(2604)의 전위차를 8등분한 전압중 저전위측에서 두번째의 전위를 선택한다. 이하, 마찬가지로 해서 표시데이타의 하위3비트의 디코드값에 대응해서 선택전압(2603)과 선택전압(2604)의 전위를 8등분한 전압의 선택전압(2603)의 전위의 8레벨중에서 1개의 전위를 선택한다.
이와 같은 회로구성으로 하는 것에 의해 액정전압 생성회로(2515)는 선택전압8조X8분압=64계조분의 전압을 생성하고, 6비트의 표시데이타에 대응한 전압을 출력할 수 있다. 즉, 래치클럭(2506)의 상승에 동기해서 상승한 제어신호(2513)이 1인 기간에 액정전원 V0∼V8중 표시데이타 상위3비트로 선택하는 선택전압의 고전위측의 선택전압을 저임피던스구동에 의해 액정패널에 고속 라이트를 실행하고, 제어신호(2513)이 0인 기간에 64계조전압중 표시데이타에 대응한 액정전압을 분압저항을 거친 고임피던스구동에 의해 액정패널에 라이트를 실행한다.
또, 제25도∼제28도를 사용해서 본 실시예의 동작을 상세하게 설명한다. 래치회로 (2508)은 래치어드레스 제어회로(2501)의 출력버스(2505)에 따라서 표시데이타버스(2507)의 표시데이타를 순차로 래치하고, 래치출력을 래치데이타버스(2509)로 출력한다. 이때의 래치회로(2508)로 래치하는 표시데이타를 상위비트에서 110100으로 하면 래치데이타버스(2509)의 데이터는 래치회로 (2510)이 래치클럭(2506)의 상승에 동기해서 래치하고 래치데이타버스(2511)로 출력한다.
래치데이타버스(2511)의 래치데이타는 디코더회로(2512)에 입력하고, 상위3비트는 제27도에 도시한 진리값도, 하위3비트는 제28도에 도시한 진리값도에 따라서 디코드된다. 이결과 전압선택 제어신호SU6과 제어신호(2513)이 1인 저임피던스 구동기간은 분압선택 제어신호의 제어선SL7이 유효로 되고, 제어신호(2513)이 0인 고임피던스 구동기간은 분압선택제어신호의 제어선 SL4가 유효로 된다.
이하, 제26도를 사용해서 액정전압 생성회로(2516)의 상세한 동작을 설명한다. 전압선택 제어신호SU6이 유효이므로 고전위측 전압선택소자군(2601)은 선택전압(2603)으로 전압V7을, 저전위측 전압선택소자군(2602)는 선택전압(2604)로 전압 V6을 출력하고 분압회로(2605)에 입력한다. 한편, 제어신호(2513)이 1인 저임피던스 구동기간은 분압선택 제어신호(2513)이 1인 저임피던스 구동기간은 분압선택 제어신호 SL4가 접속되어 있는 선택소자가 도통상태로 되고 액정전압출력버스(2517)은 Yn=V7로 된다.
또, 제어신호(2513)이 0인 고임피던스 구동기간은 분압선택 제어신호SL4가 유효이므로 전압선택소자군(2606)은 분압선택제어신호SL4가 접속되어 있는 선택소자가 도통상태로 되고, 분압저항소자군(2606)이 각 레벨을 등분할하고 있는 경우 액정전압 출력버스(2517)은 Yn=V6+(V7-V6)X5/8 (n=0,1,...,191)로 된다. 이와 같이 표시데이타의 상위3비트에 의해 선택전압 (2603),(2604)의 조합을 8종류로 할 수 있고(제27도참조), 또 표시데이타의 하위3비트로 선택전압(2603),(2604)의 8분압중 1개를 선택할 수 있으므로 표시데이타에 대응한 8조X8분압=64계조의 전압을 생성할 수 있다.
그러나, 이상 기술한 액정전압 생성동작에 대해서는 배선저항, 선택소자의 ON저항, 소자편차가 고려되어 있지 않아 실제의 회로에서는 액정전압출력에 오프세트전압이 발생한다. 이 오프세트전압의 크기와 편차는 액정패널의 표시품질에 영향을 주므로 오프세트전압을 고려할 필요가 있다. 다음에 제29도∼제36도를 사용해서 배선저항, 선택소자의 ON저항, 소자편차를 고려한 본 실시예의 회로방식에서의 오프세트전압에 대해서 설명한다.
제29도는 칩전체 레이아우트 개략도, 제30도는 출력 1계통의 레이아우트도, 제31도는 배선저항, 선택소자의 ON저항을 고려하고 있지 않은 액정전압 생성회로의 등가회로도, 제32도, 제33도는 배선저항, 선택소자의 ON저항을 고려한 액정전압 생성회로의 등가회로도, 제34도는 오프세트전압을 도시한 도면, 제35도는 액정의 전압, 휘도특성을 도시한 도면이다. 제29도에 있어서, (2900)은 액정구동회로의 IC칩, (2901)은 래치어드레서제어부의 레이아우트영역, (2902)는 액정전원의 전원배선버스의 레이아우트영역, (2903)은 제25도의 블럭도의 래치회로(2505), 래치회로(2510), 디코더회로(2512), 액정전압 생성회로(2516)을 합친 래이아우트영역, (2903-0)∼(2903-191)은 1출력분의 레이아우트영역이다. 또, 제30도는 레이아우트영역(2903-0)의 상세한 레이아우트영역을 나타내고 있고,(2903-1)∼(2903-191)에 대해서도 등가이다.
본 실시예에서의 전원배선의 배선저항에 의한 오프세트전압을 작게하기 위해 액정전원은 2곳의 입력단자에서 입력하고, 1출력마다 데이타의 흐름이 일관하고 있는 래치회로(2505), 래치회로(2510), 디코더회로(2512), 액정전압 생성회로(2516)을 1출력마다 일괄해서 레이아우트를 실행하고, 래치회로(2508)을 제어하는 래치어드레스 제어회로(2510)을 나누어서 레이아우트를 실행한다. 이것에 의해 배선의 흐름에 따른 효율이 좋은 레이아우트로 되어 칩면적을 축소할 수 있는 효과가 있다. 따라서, IC칩의 액정전원의 입력단자에서 입력단자까지의 액정전압 생성회로의 등가회로는 제31도∼제33도와 같이 된다.
제31도는 1조의 선택전압중에 192개의 출력이 선택된 경우의 등가회로도로써, (3101-0), (3101-1)은 액정전원 V0∼V8의 2개의 선택전압의 한쪽의 2곳의 입력단자를 나타내고 있고, (3102-0)∼(3102-1)은 다른쪽의 2곳의 선택전압이다. (3103-0)∼(3103-191)은 제26도의8개의 저항소자로 이루어지는 분압저항소자군(2606)을 합쳐서 기술한 분압저항 RL,(3103)은 분압저항192출력분의 분압저항군이다.
제32도는 1조의 선택전압중에서 192개의 출력이 선택된 경우의 등가회로도로써, (3201-0), (3201-1)은 액정전원 V0∼V8의 2개의 선택전압의 한쪽의 2곳의 입력단자를 나타내고 있고, (3202-0)∼(3202-1)은 다른쪽의 2곳의 선택전압이다. (3203-0)∼(3203-191)은 제26도의 전압선 택소자군(2601)의 선택된 소자의 ON저항, (3204-0)∼(3204-191)은 제26도의 전압선택소자군(2602)의 선택된 소자의 ON저항, (3203), (3204)는 각각의 저항군이다.
(3205-0)은 입력단자(3205-0)에서 레이아우트영역(2903)까지의 배선저항, (3205-1)은 입력단자(3201-1)에서 레이아우트영역(2903)까지의 배선저항, (3206-1)에서 레이아우트영역(2903)까지의 배선저항, (3206-0)은 입력단자(3202-0)에서 레이아우트영역(2903)까지의 배선저항, (3206-1)은 입력단자 (3202-1)에서 레이아우트영역(2903)까지의 배선저항이다.
(3207-0)은 레이아우트영역 (2903-0)∼(2903-95)까지의 전원배선의 배선저항, (3207-1)은 레이아우트영역(2903-96)∼(2903-191)의 전원배선의 배선저항, (3208-0)은 레이아우트영역 (2903-0)∼(2903-95)의 전원배선의 배선저항, (3208-1)은 레이아우트영역(2903-96)∼(2903-191)의 전원배선의 배선저항,(3209),(3210)은 2개의 레이아우트영역(2903)간의 전원배선의 배선저항이다. 그리고, 제33도는 제32도가 1조의 선택전압중에서 192개의 출력이 선택된 경우인 것에 비해서 1개의 출력이 선택된 경우의 등가회로도이다.
여기에서, RAL2는 레이아우트영역 (2903-0)∼(2903-191)의 각 영역에서의 전원배선의 배선저항이다. 이와 같이 표시데이타에 대응해서 선택전압과 그 선택전압에서의 출력의 선택수가 1에서 192까지 변화한다. 다음에 등가회로에서 오프세트전압의 크기를 구한다. 제34도에 도시한 바와 같이 제31도에 도시한 등가회로에서는 각 출력이 분압저항 (3103-0)∼(3103-191)의 양끝에 걸리는 전압은 입력단자 Vn, Vn-1의 전압으로 되므로 저항소자군(206)의 8개의 저항소자의 첩내의 편차가 없는 경우 오프세트전압 Vos는 0으로 된다. 이것에 비해 제32도, 제33도에 도시한 등가회로에서는 각 출력의 분압저항 (3103-0)∼(3103-191)의 양끝에 걸리는 전압은 배선저항이나 선택소자의 ON저항때문에 발생하는 오프세트전압 Vos만큼 입력단자 Vn, Vn-1의 전압에 대해 어긋남이 발생한다.
오프세트전압의 크기는 제32도에 도시한 1조의 선택전압중에서 192개의 출력이 선택된 경우가 최대로 되고, 제33도에 도시한 1조의 선택전압중에서 1개의 출력이 선택된 경우가 최소로 된다.또 액정인가전압은 전압의 차이에 의해 휘도가 다른 특성을 갖고 있으므로, 액정구동회로에서는 오프세트전압의 편차때문에 핀간의 전압차에 의해 휘도차가 보여 표시품질이 나빠지는 것이 문제로 된다. 그래서, 오프세트전압의 편차를 다음과 같이 정의한다.
즉, 오프세트전압의 최대값 Vosmax와 최소값 Vosmin 의 차를 오프세트전압의 편차로 한다. 본 실시예에서는 휘도차가 인간의 눈에 보이지 않는 범위이내로 오프세트전압의 편차를 억제하는 것을 목적으로 한다. 다음에 제32도, 제36도를 사용해서 오프세트전압의 최대값Vosmsx에 대해서 설명한다.
오프세트전압이 최대로 되는 것은 제32도에 도시한 등가회로가 같이 1조의 선택전압중에서 192개의 출력이 선택되고, 전원배선길이가 가장 길어 배선저항이 최대로 되는 분압저항(3103-95)∼(3103-96)의 양끝이다. 액정전압회로는 제32도에 있어서 좌우대칭이므로 좌측 1/2의 등가회로에서 오프세트전압을 고려한다. 제36도는 제32도의 등가회로의 좌측 1/2을 도시한 도면으로 분압저항(3103-95)의 양끝에 걸리는 오프세트전압의 최대값Vosmax를 구한다.오프세트전압이 최대로 되는 소자편차의 조건은 Ron이 최대, RL이 최소, RAL1이 최대, RAL2가 최대일때이고,그때의 소자편차는 개수를 각각 ARomax, ARLmin, ARAL1max,ARAL2max로 하면
로 된다. 제36도에 있어서, 배선저항 (3205-0)∼(3206-0)간의 RAL2, Ron,RL 로 이루어지는 사다리형회로의 합성저항 R1로하면 배선저항 (3205-0), (3206-0)에서 발생하는 오프세트전압 VosR1은로 하면
로 되고, 제36도의 점 VosRAL(1)에서의 오프세트전압VosRAL(1)은 ON저항(3203-1), 분압저항(3103-1),ON저항(3204-1)의 우측의 회로의 합성저항을 R(1)로 하면
로 된다 이후 마찬가지로 해서
로 된다. 따라서, 오프세트전압의 최대값 Vosmax는
로 구할 수 있다.
다음에 제33도를 사용해서 오프세트전압의 최소값Vosmin에 대해서 설명한다. 오프세트전압이 최소로 되는 것은 제33도에 도시한 등가회로와 같이 1조의 선택전압중에서 1개의 출력만이 선택되고, 전원배선의 배선저항이 최소로 되는 분압조항(3103-0)의 양끝이다. 오프세트전압의 최소값Vosmin은 다음과 같이 구해진다. 오프세트전압이 최소로 되는 소자편차의 조건은 Ron 이 최소, RL이 초대, RAL1이 최소, RAL2가 최소, RAL3이 최소일때이고, 그때의 소자편차는 계수를 각각 ARonmin, ARLmax,ARAL1min, ARAL2min,ARAL3min으로 하면,
로 된다. 제33도에 있어서 RAL1,RAL2,RAL3,Ron,RL로 이루어지는 사다리형회로의 합성저항에서 점 Vossmin에서 생기는 오프세트전압의 최소값 Vosmin은로 하면
으로 구해진다. 따라서, 오프세트전압의 편차는 오프세트전압의 최대값 Vosmax와 오프세트전압의 최소값 Vosmin의 차에서 구할 수 가 있다.
이상 구한 바와 같이, 오프세트전압의 편차는 선택전압전위차에 비례하고, 배선저항 RAL1, RAL2, RAL3,선택소자의 ON저항 Ron, 분압저항 RL을 파라미터로 해서 구할 수 있다. 따라서, 이들 파라미터를 변경하는 것에 의해, 액정패널로의 라이트 특성, 칩면적을 고려하면서 휘도차가 인간의 눈에 보이지 않는 범위이내로 오프세트전압의 편차를 제어하는 것이 가능하다. 또, 제35도는 일반적인 액정의 전압, 휘도특성을 도시하고 있고, 가로축이 액정인가전압, 세로축이 상대 휘도를 대수눈금으로 나타낸 것이다.
이와 같이, 액정의 휘도는 전압에 대해서 리니어한 특성을 갖고 있지 않다. 이 때문에, 계조전압의 설정도 각 전압에서 등간격으로 되지 않고 액정전원 VO∼V8의 전압설정도 등간격으로 되지 않는다. 출력버퍼로 구동하는 경우 오프세트전압은 출력버퍼회로의 성능으로 결정되어 선택전압에 관계없이 일정한데 비해, 본 액정구동회로의 액정 전압발생회로에서는 2개의 선택전압(2603),(2604)의 전위차에 오프세트전압의 크기가 비례하고 있으므로, 오프세트전압의 정밀도가 요구되는 선택전압의 전위차가 작고 계조전압의 차가 작은 곳에서도도 오프세트 전압을 작게 하는 것이 용이하다. 또, 제26도에 도시하는 액정전압 생성회로의 선택소자, 저항소자의 동작전압범위는 본 액정구동회로의 전원전압폭과 동일하므로 액정전원(2515)는 본 액정구동회로의 전원전압폭의 범위에서 임의로 설정할 수 있다.
본 실시예에 의하면, 저임피던스구동과 고임피던스구동을 사용하여 표시데이타에 대응한 64계조 액정전압을 액정패널에 고속으로 라이트를 실행할 수 있어 휘도차를 인간의 눈에 보이지 않는 범위이내로 오프세트전압의 편차를 제어할 수 있다. 또, 본 실시예에 있어서 계조수가 64계조, 출력수가 192개인 경우에 대해서 설명하였지만, 계조수나 출력수가 변화한 경우라도 용이하게 대응할 수 있다.
예들들면, 256계조인 경우, 외부입력 전압수를 17레벨로 하면 표시데이타가 8비트로 되므로 그것에 대응해서 래치회로나 데이타버스를 8비트로 하고, 디코더회로를 전압16조X16분압=256계조전압에 대응하는 구성으로 하는 것에 의해 대응할 수 있다. 또, 출력수가 120개인 경우, 래치어드레스 제어회로를 120출력에 대응한 3화소를 40회 래치하는 구성으로 하고, 래치회로, 디코더회로, 액정전압 생성회로도 120출력분의 구성으로 하고, 오프세트전압의 편차도 액정전압 생성회로의 등가회로를 120출력의 구성으로 하여 소자 파라미터를 변경하는 것에 의해 마찬가지로 제어할 수 있다.
또, 39도, 제40도를 사용해서 액정전원전압의 설정에 대해서 설명한다. 제39도는 가로축이 액정인가전압, 세로축이 상대휘도를 대수눈금으로 나타낸 액정의 전압, 휘도특성의 1예이고, 제40도는 마찬가지로 나타낸 다른 특성의 액정의 전압, 휘도특성의 1예이다. 이와 같이, 액정재료 등의 특성이 다르면 액정의 전압, 휘도특성은 다르므로, 액정전원전압은 액정의 전압, 휘도특성에 맞게 설정할 필요가 있다.
제39도와 제40도를 비교하면, 제39도의 전압, 휘도특성 쪽이 액정인가전압이 2V∼6V부근에서 기울기가 급격하므로, 액정전원전압 V8∼V0의 설정전압간격은 작게 되고, 제40도에서는 설정전압간격 은 크게 된다. 즉, 본 실시예에서는 액정의 전압, 휘도특성이 다른 액정패널에 대해서도 액정전원전압의 설정을 변경하는 것에 의해 대응할 수 있다. 마찬가지로 해서 제1, 제2, 제3, 제4, 제5, 제6, 제7, 제8의 실시예에 있어서도 5레벨의 액정전원전압의 설정을 변경하는 것에 의해 액정의 전압, 휘도특성이 다른 액정패널에 대해서도 대응할 수 있다. 마찬가지로 해서 제9, 제10, 제11, 제12, 제13, 제14의 실시예에 있어서도 9레벨의 액정전원전압의 설정을 변경하는 것에 의해 액정의 전압, 휘도특성이 다른 액정패널에 대해서도 대응할 수 있다.
다음에 제41도 제42도를 사용해서 제9, 제10, 제11, 제12, 제13, 제14, 제15의 실시예의 신호구동 드라이버를 사용한 액정패널 모듈의 액정전원회로에 대해서 설명한다. 액정전원은 화소전극을 구동하는 전원이고, 액정은 화소전극과 대향전극간의 인가되는 전압의 크기로 계조표시를 실행한다. 제41도는 해상도 1920화소X480라인의 액티브 매트릭스형의 컬러액정패널을 192출력의 액정구동 드라이버를 10개 사용하고 대향전극을 교류화해서 구동하는 경우의 액정전원회로의 구성을 도시한 도면이고, 제42도는 액정전원, 대향전극의 교류화의 타이밍을 도시한 도면이다.
제41도에 있어서 (4101), (4102)는 분압저항군,(4103)은 교류화신호, (4104)는 교류화신호 (4103)으로 전환되는 선택소자, (4105)는 출력버퍼앰프, (4106), (4107)은 신호구동 드라이버군, (4108)은 해상도 1920화소X480라인의 액티브 매트릭스형의 컬러액정패널이다. 분압저항군(4101)로 전원전압 VCC와 VSS간을 분압한 9레벨의 전압과 분압저항군 (4102)로 전원전압VCC와 VSS간을 분압한 9레벨의 전압을 교류화신호(4103)으로 선택소자(4104)를 전환하는 것에 의해 9레벨의 전압을 선택하고, 출력버퍼앰프(4105)를 거쳐서 V8∼V0으로써 출력한다.
또, 전원전압 VCC와 VSS를 교류화신호(4103)으로 선택소자(4104)를 전환하는 것에 의해 전원전압 VCC 또는 VSS를 선택하고, 출력버퍼앰프(4105)를 거쳐서 대향전극 전압으로써 출력한다. 액정전압 V8∼V0은 신호구동 드라이버군(4106), (4107)에 접속하고, 대향전극전압은 액정패널(4108)의 대향전극에 접속해서 액정패널의 교류구동을 실행한다.다음에 액정전압, 대향전극전압의 동작 타이밍을 제42도를 사용해서 설명한다.
수평동기신호에 동기한, 즉 수평기간마다 전환하는 교류화신호가 하이인 기간은 대향전극전압은 VSS로 되고, 로우인 기간은 대향전극전압은 VCC로 된다. 마찬가지로 해서, 교류화신호가 하이인 기간은 액정전압 V8∼V0은 VSS측이 V0,VCC측이 V8로 되고, 로우인 기간은 액정전압 V8∼V0은 VSS측이 V8,VCC측이 V0으로 된다. 이와 같이 하는 것에 의해서, 대향전극에 대해서 화소전극에 정극성, 부근성의 액정전압을 인가할 수 있다. 즉, 수평기간마다 대향전극전압과 액정전압이 교류화하고, 동일라인은 마찬가지로 프레임마다 교류화하는 것에 의해, 액정패널의 교류구동을 실행할 수 있다.
또, 제1, 제2, 제3, 제4, 제5, 제6, 제7, 제8의 실시예에 대해서도 마찬가지인 5레벨의액정전원회로로 하는 것에 의해서 액정패널의 교류구동을 실행 할 수 있다. 다음에, 제1∼제5의 실시예의 신호구동 드라이버의 액정패널로의 내장방법에 대해서 설명한다. 신호구동 드라이버는 출력갯수가 많아 액정패널의 화소피치가 협소한 것이나 액정패널 주변내장부분의 축소화를 위해 테이프캐리어패케이지(이하.TCP라 한다)에 탑재하여 내장한다. TCP는 테이트 오토메이티드 본딩법(TAB)로 테이프에 내장된 것이다.제43도에 TCP에 탑재한 신호구동 드라이버를 도시한다. 제43도는 출력단자피치 0.16mm, 입력단자피치 0.65mm인 경우의 TCP의 개략도이다.다음에 본 발명을 적용한 신호구동 드라이버를 사용한 액티브 매트릭스방식의컬러액정표시장치의 실시예를 상세하게 설명한다.
또, 이하 설명하는 도면에서 동일 기능을 갖는 것은 동일 부호를 붙이고, 그 반복적인 설명은 생략한다. 제44도는 본 발명이 적용되는 액티브 매트릭스방식의 컬러액정표시장치의 1화소와 그 주변을 도시한 평면도, 제45도는 제44도의 3-3절단선에 있어서의 단면을 도시한 도면, 제46도는 제44도의 4-4절단선에 있어서의 단면도이다. 제44도에 도시한 바와 같이 각 화소는 인접하는 2개의 주사신호선(게이트신호선 또는 수평신호선)GL과 인접하는 2개의 영상신호선(드레인신호선 또는 수직신호선)DL의 교차영역내(4개의 신호선으로 둘러싸인 영역내)에 배치되어 있다. 각 화소는 박막트랜지스터TFT, 투명화소전극 ITO1및 유지용량소자 Cadd를 포함한다. 주사신호선 GL은 도면에서는 좌우방향으로 연장하고 상하방향으로 여러개 배치되어 있다. 영상신호선DL은 상하방향으로 연장하고, 좌우방향으로 여러개 배치되어 있다.
제45도에 도시한 바와 같이 액정층 LC를 기준으로 해서 하부투명유리기판 SUB1측에는 박막트랜지스터TFT1,2 및 투명화소전극 ITO1이 형성되고, 상부 투명유리기판 SUB2측에는 컬러필터FIL,차광용 블랙매트릭스캐턴 BM이 형성되어 있다. 투명유리기판SUB1,SUB2의 양면에는 딥처리등에 의해서 형성되는 산화실리콘막 SIO가 마련되어 있다. 상부 투명유리기판SUB2의 안쪽 (액정LC측)의 표면에는 차광막 BM, 컬러필터FIL, 보호막PSV2, 공통 투명화소전극ITO2(COM) 및 상부 배향막 ORI2가 순차로 적층해서 마련되어 있다.
제47도는 상하의 유리기판 SUB1, SUB2를 포함하는 표시패널 PNL의매트릭스(AR)주변의 주요부 평면을, 제48도는 그 주변부를 더욱 과장한 평면을, 제49도는 제47도 및 제48도의 패널 좌측위 각부에 대응하는 실부SL부근의 확대평면을 도시한 도면이다. 또,제50도는 제45도의 단면을 중앙으로 해서 좌측에 제49도의 8a-8a절단선에 있어서의 단면을, 우측에 영상신호 구동회로가 접속되어야 할 외부접속단자 DTM부근의 단면을 도시한 도면이다.
마찬가지로 제51도는 좌측에 주사회로가 접속되어야할 외부접속단자 GTM부근의 단면을, 우측에 외부접속단자가 없는 곳의 실부 부근의 단면을 도시한 도면이다. 이 패널의 구조에서는 작은 사이즈이면 스루풋향상을 위해 1개의 유리기판으로 여러개분의 디바이스를 동시에 가공하고나서 분할하고, 큰 사이즈이면 제조설비의 공용을 위해 어떤 품종이라도 표준화된 크기의 유리기판을 가공하고나서 각 품종에 맞는 사이즈로 작게 하고, 어느 경우도 하나의 공정을 거치고나서 유리를 절단한다.
제47도∼제49도는 후자의 예를 도시한 도면으로써, 제47도, 제48도 모두 상하 기판 SUB1, SUB2의 절단후를, 제49도는 절단전을 도시하고 있으며, LN은 양 기판의 절단전의 가장자리를 , CT1과 CT2는 각각 기판 SUB1,SUB2의 절단해야할 위치를 나타낸다. 어느 경우도 완성상태에서는 외부접속단자군 Tg, Td(단자 No.,예를들면 1∼192를 나타낸다)가 존재하는 (도면에서 상하변과 좌변의)부분은 그들을 노출시키도록 상측 기판SUB2의 크기가 하측기판 SUB1보다도 안쪽으로 제한되어 있다. 단자군 Tg,Td는 각각 후술하는 주사회로 접속용 단자 GTM, 영상신호 회로접속용 단자DTM과 그들의 인출배선부를 집적회로칩CHI가 탑재된 테이프캐리어 패케이지 TCP (제60도,제61도)의 단위로 여리개 합쳐서 이름을 붙인 것이다.
각 군의 매트릭스군에서 외부접속단자부에 이를때까지의 인출배선은 양끝에 가까와짐에 따라 경사져 있다. 이것은 패케이지TCP의 배역 피치 및 각 패캐이지 TCP에 있어서의 접속단자피치에 표시패널 PNL의 단자 DTM,GTM을 맞추기 위해서이다. 투명유리기판 SUB1,SUB2간에는 그 가장자리에 따라서 액정봉입구INJ를 제외하고 액정LC를 봉하도록 실패턴SL이 형성된다.
실재는 예를들면 에폭시수지로 이루어진다. 상부 투명유리기판SUB2측의 공통투명화소전극ITO2는 적어도 1곳에서 본 실시예에서는 패널의 4각에서 은페이스트재AGP에 의해서 하부투명유리기판 SUB1측에 형성된 그 인출배선 INT에 접속되어 있다. 이 인출배선 INT는 후술하는 게이트단자 GTM, 드레인단자 DTM과 동일 제조공정으로 형성된다. 제45도의 배향막 ORI1,ORI2, 투명화소전극ITO1,공통투명하소전극 ITO2,각각의 층은 실패턴SL의 안쪽에 형성된다. 편광판POL1,POL2는 각각 하부 투명유리기판 SUB1,상부 투명유리기판 SUB2의 바깥쪽의 표면에 형성되어 있다. 액정LC는 액정분자의 방향을 설정하는 하부 배향막 ORI1과 상부 배향막 ORI2 간에서 질패턴 SL로 간막이된 영역에 봉입되어 있다.
하루 배향막ORI1은 하부 투명유리기판 SUB1측의 보호막PSV1의 상부에 형성된다. 이 액정표시장치는 하부 투명유리기판 SUB1측, 상부 투명유리기판 SUB2측에서 개별로 여러 층을 적층하여 실패턴 SL을 기판 SUB2측에 형성하고, 하부 투명유리기판SUB1과 상부 투명유리기판SUB2를 중첩시키고 실재SL의 열린구멍부INJ에서 액정LC를 주입하여 주입구INJ를 애폭시수지 등으로 봉하고 상하 기판을 절단하는 것에 의해서 조립된다.
다음에 제44도 제45도로 되돌아가 TFT기판SUB1측의 구성을 상세하게 설명한다. 박막트랜지스터TFT는 게이트전극GT에 정의 바이어스를 인가하면 소오스와 드레인간의 채널저항이 작아지고 바이어스를 0으로 하면 채널저항은 크게 되게 동작한다. 각 화소에는 여러개(2개)의 박막트랜지스터TFT1, TFT2가 용장해서 마련된다. 박막트랜지스터TFT1, TFT2의 각각은 실질적으로 동일 사이즈(채널길이, 채널폭이 같음)로 구성되고, 게이트전극GT, 게이트절연막GI, i형(진성, 인트린식, 도전형 결정불순물이 도프되어 있지 않음) 비정질실리콘(Si)로 이루어지는 i형 반도체층 AS, 1쌍의 소오스전극SD1, 드레인전극 SD2를 갖는다.
또, 소오스, 드레인은 본래 그 사이의 바이어스극성에 의해서 결정되는 것으로써 이 액정표시장치의 회로에서는 그 극성은 동작중에 반전하므로 소오스, 드레인은 동작중에 교체되는 것으로 이해하기 바란다. 그러나, 다음의 설명에서는 편의상 한쪽을 소오소, 다른쪽을 드레인으로 고정해서 표현한다. 게이트전극 GT는 주사신호선 GL에서 수직방향으로 돌출하는 형상으로 구성되어 있다(T자형상으로 분기되어 있다). 게이트전극GT는 박막트랜지스티TFT1, TFT2의 각각의 능동영역을 넘도록 돌출하고 있다. 박막트랜지스터 TFT1, TFT2의 각각의 게이트전극 GT는 일체로(공통의 게이트전극으로써)구성되어 있고, 주사신호선 GL에 연속해서 형성되어 있다.
본 예에서 게이트전극 GT는 단충의 제2도전막g2로 형성되어 있다. 제2도전막g2로써는 예를 들면 스퍼터로 형성된 알루미늄(A1)막이 사용되고, 그 위에는 A1의 양극산화막AOF가 마련되어 있다. 이 게이트전극GT는 i 형 반도체층AS를 완전히 덮도록(아래쪽에서 봐서)그것보다도 조금 크게 형성되어 i형 반도체층AS에 외광이나 백라이트광이 닿지 않게 고안되어 있다. 주사신호선GL은 제2도전막g2로 구성되어 있다. 이 주사신호선GL의 제2도전막g2는 게이트전극GT의 제2도전막g2와 동일 제조공정으로 형성되며, 또한 일체로 구성되어 있다,
또, 주사신호선GL상에도 A1의 양극산화막AOF가 마련되어 있다. 절연막GI는 박막트랜지스터TFT1,TFT2에 있어서, 게이트전극GT와 함께 반도체층AS에 전계를 부여하기 위한 게이트절연막으로써 사용된다. 절연막GI는 게이트전극GT 및 주사신호선GL의 상층에 형성되어 있다. 절연막GI로써는 예를들면 플라즈마CVD로 형성된 질화실리콘막이 선택되어 1200∼2700Å의 두께(본 실시예에서는 2000Å정도)로 형성된다. 게이트절연막GI는 제49도에 도시하는 바와 같이 메트릭스부AR의 전체를 둘러싸도록 형성되고, 주변부는 외부접속단자 DTM,GTM 을 노출하도록 제거되어 있다.
절연막GI는 주사신호선GL과 영상신호선DL의 전기적 절연에도 기여하고 있다. i형 반도체층 AS는 본 예에서 박막트랜지스터 TFT1,TFT2의 각각에 독립한 섬으로 되도록 형성되고 비정질실리콘으로 200∼2200Å의 두께(본 실시예에서는 2000Å정도의 막두께)로 형성된다. 층dO은 옴접촉(저항성 접촉, 저항성 접합부)용의 인(P)을 도프한 N(+)형 비정질실리콘 반도체층이며, 하측에 i형 반도체층AS가 존재하고, 상측에 도전층d2(d3)이 존재하는 곳에만 남겨져 있다. i형 반도체층AS는 주사신호선GL과 영상신호선DL의 교차부(크로스오버부)의 양자간에도 마련되어 있다. 이 교차부의 i형 반도체층AS는 교차부에 있어서의 주사신호선GL과 영상신호선DL의 단락을 저감한다. 투명화소전극ITO1은 액정표시부의 화소전극의 한쪽을 구성한다.
투명화소전극 ITO1은 박막트랜지스터 TFT1의 소오스전극SD1 및 박막트랜지스터TFT2의 소오스전극SD1의 양쪽에 접속되어 있다. 이 때문에 박막트랜지스터 TFT1,TFT2중 1개에 결함이 발생해도 그 결함이 부작용을 초래하는 경우는 레이저광 등에 의해서 적절한 곳을 절단하고, 그렇지 않은 경우는 다른쪽의 박막트랜지스터가 정상으로 동작하고 있으므로 방치하면 좋다. 투명화소전극 ITO1은 제1도전막d1에 의해서 구성되어 있고, 이 제1도전 막 d1은 스퍼터링으로 형성된 투명도전막(Indium-Tin-Oxide ITO : NESA막)으로 이루어지고 1000∼2000Å의 막두께(본 실시예에서는 1400Å종도의 막두께)로 형성된다. 소오스전극SD1, 드레인전극SD2의 각각은 N(+)형 반도층d0에 접촉하는 제2도전막 d2와 그 위에 형성된 제3도전막 d3으로 구성되어 있다.
제2도전막 d2는 스퍼터로 형성한 크롬(Cr)막을 사용하여 500∼1000Å의 두께(본 실시예에서는 600Å정도)로 형성된다. Cr막은 막두께를 두껍게 형성하면 스트레스가 커지므로 2000Å정도의 막두께를 넘지않는 범위에서 형성한다. Cr막은 N(+)형 반도체층 d0과의 접착성을 양호하게 하여 제3도전막 d3의 AI이 N(+)형 반도체층d0으로 확산하는 것을 방지하는(소위 베리어층)의 목적으로 사용된다. 제2도전막d2로써 Cr막이외에 고융점금속(Mo, Ti, Ta, W)막, 고융점 금속실리사이드(MoSi₂, TiSi₂, WSi₂)막을 사용해도 좋다. 제3도전막d3은 A1의 스퍼터링으로 3000∼5000Å의 두께(본 실시예에서는 4000Å정도)로 형성된다. A1막은 Cr막에 비해 스트레스가 작아 두꺼운 막두께로 형성할 수 있고, 소오스전극 SD1,드레인전극SD2 및 영상신호선DL의 저항값을 저감하거나 게이트전극GT나 i형 반도체층AS에 기인하는 단차의 타고넘어감을 확실하게 하는 (스텝 커버리지를 좋게 한다)작용이 있다. 제2도전막d2, 제3도전막d3을 동일한 마스크 패턴으로 패터닝(패턴생성)한 후, 동일한 마스크를 사용하거나 또는 제2도전막d2, 제3도전막d3을 마스크로 해서 N(+)형 반도체층d0이 제거된다.
즉, i형 반도체층AS상에 남겨져 있던 N(+)형 반도체층d0은 제2도전막d2, 제3도전막d3 이외의 부분이 셀프얼라인(자기조정)으로제거된다. 이때, N(+)형 반도체층d0은 그 두께분은 모두 제거되도록 예칭되므로, i형 반도체층AS도 약간 그 표면부분이 에칭되지만 정도는 에칭시간으로 제어하면 좋다. 영산신호선DL은 소오스전극SD1, 드레인전극SD2와 동일층인 제2도전막d2, 제3도전막d3으로 구성되어 있다. 박막트랜지스터 TFT 및 투명화소전극 ITO1상에는 보호막PSV1이 마련되어 있다. 보호막PSV1은 주로 박막트랜지스터TFT를 습기등에서 보호하기 위해 형성되어 있고, 투명성이 높고, 또 내습성이 좋은 것을 사용한다. 보호막PSV1 은 예를들면 플라즈마 CVD장치로 형성한 산화실리콘막이나 질화실리콘막으로 형성되어 있고 1㎛정도의 막두께로 형성한다. 보호막PSV1은 제49도에 도시한 바와 같이 매트릭스부AR의전체를 둘러싸도록 형성되고, 주변부는 외부접속단자DTM,GTM을 노출하도록 제거되고, 또 상부 기판측SUB2의 공통전극COM을 하부기관SUB1의 외부접속단자 접속용 인출배선 INT에 은페이스트AGP로 접속하는 부분도 제거되어 있다.
보호막 PSV1과 게이트 절연막GI의 두께관계에 대해서는 전자는 보호효과를 고려하여 두껍게 되고, 후자는 트랜지스터의 상호콘덕턴스 gm을 고려해서 얇게 된다. 따라서, 제49도에 도시한 바와 같이 보호효과가 높은 보호막PSV1은 주변부도 가능한한 넓은 범위에 걸쳐서 보호하도록 게어트절연막 GI보다도 크게 형성되어 있다. 상부 투명유리기판 SUB2측에는 외부광 또는 백라이트광이 i형반도체층 AS에 입사하지 않도록 차광막BM이 마련되어 있다.
제44도에 도시한 차광막BM의 닫힌 다각형의 윤곽선은 그 안쪽이 차광막 BM이 형성되어 있지 않은 열린구멍을 나타내고 있다. 차광막 BM은 광에대한 차페성이 높은 예를들면 알루미늄막이나 크롬막등으로 형성되어 있고, 본 실시예에서는 크롬막이 스퍼터링으로 1300Å정도의 두께로 형성된다. 따라서, 박막트랜지스터TFT1, TFT2의 i형반도체층AS는 상하에 있는 차광막BM 및 조금 큰 게이트전극GT에 의해서 샌드위치되어 외부의 자연광이나 백라이트광이 닿지 않게 된다.
차광막BM은 각 화소의 주위에 격자형상으로 형성되고(소위 블랙매트릭스), 이 격자로 1화소의 유효표시영역이 간막이 되어 있다. 따라서, 각 화소의 윤곽이 차광막BM에 의해서 확실한 것으로 되어 콘트라스트가 향상한다. 즉, 차광막BM은 i형 반도체층AS에 대한 차광과 블랙매트릭스의 2개의 기능을 갖는다. 투명화소전극 ITO1의 러빙 방향의 근본측의 에지부분(제44도 우측아래부분)도 차광막BM에 의해서 차광되어 있으므로, 상기 부분에 도메인(표시얼룩)이 발생했다고 해도 도메인이 보이지 않으므로 표시특성이 지하하는 일은 없다.
차광막 BM은 제48도에 도시한 바와 같이 주변부에도 테두리형상으로 형성되고, 그 패턴은 도트형상으로 여러개의 열린구멍을 마련한 제44도에 도시한 메트릭스부의 패턴과 연속해서 형성되어 있다. 주변부의 차광막BM은 제48도∼제51도에 도시한 바와 같이 실부SL의 바깥쪽으로 연장되고, 퍼스컴 등의 내장기에 있어서 콘솔의 접합부등에서 입사하는 광이나 콘솔에서 반사된 광이 메트릭스부로 들어가는 것을 방지하고 있다. 한편, 이 차광막BM은 기관 SUB2의 가장자리보다도 약0.3∼1.0mm정도 안쪽으로 고정해서 기판SUB2의 절단영역을 피해서 형성되어 있다. 컬러필터FIL은 화소에 대향하는 위치에 적, 녹, 청의 반복으로 스트라이프형상으로 형성된다. 컬러피터FIL은 투명화소전극ITO1의 전부의 덮도록 조금 크게 형성되고, 차광막BM은 컬러필터FIL 및 투명화소전극 ITO1의 에지부분과 겹치도록 투명화소전극 ITO1의 둘레가장자리보다 안쪽에 형성되어 있다.
컬러필터 FIL은 다음과 같이 형성할 수 있다. 우선, 상부 투명유리기판 SUB2의 표면에 아크릴계수지등의 염색기재를 형성하고, 포토리조그래피기술로 적샐필터 형성영역이외의 염색기재를 제거한다. 그후, 염색기재를 적색염료로 염색하고 고정처리를 실시하여 적색필터R을 형성한다. 다음에 동일한 공정을 실시하는 것에 의해서 녹색필터G, 청색필터B를 순차로 형성한다. 보호막PSV2는 컬러필터FIL의 염료가 액정LC로 새는 것을 방지하기 위해 마련되어 있다. 보호막PSV2는 예를들면 아크릴수지, 에폭시수지등의 투명수지재료로 형성되어 있다.
공통투명화소적극 ITO2는 하부투명유리기판SUB1측에 화소마다 마련된 투명화소전극ITO1에 대향하고, 액정LC의 광학적인 상태는 각 화소전극 ITO1과 공통투명화소적극 ITO2간의 전위차(전계)에 응답해서 변화한다. 이 공통투명화소전극ITO2에는 공통전압Vcom은 영상신호선DL에 인가되는 최소레벨의 구동전압Vdmin과 최대레벨의 구동전압Vdmax의 중간직류전위로 설정되지만 영상신호구동회로에서 사용되는 집적회로의 전원전압을 약 1/2로 저감하고자 하는 경우는 교류전압을 인가하면 좋다. 또, 공통투명화소전극ITO2의 평면형상은 제48도, 제49도를 참조하기 바란다.
투명화소전극 ITO1은 박막트랜지스터TFT와 접속되는 끝부와 반대측의 끝부에 있어서 인접하는 주사신호선GL과 겹치도록 형성되어 있다. 이 겹침은 제46도에서도 명확한 바와 같이 투명화소전극PL1을 한쪽의 전극PL2로 하고, 인접하는 주사신호선GL을 다른쪽의전극PL1로 하는 유지용량소자(정전용량소자)Cadd를 구성한다. 이 유지용량소자 Cadd의 유전체막은 박막트랜지스터TFT의 게이트절연막으로써 사용되는 절연막GI 및 양극산화막AOF로 구성되어 있다. 유지용량소자 Cadd는 주사신호선GL의 제2도전막g2의 폭을 확장한 부분에 형성되어 있다. 또, 영상신호선DL과 교차하는 부분의 제2도전막g2는 영상신호선DL과의 단락의 확률을 작게하기 위해 가늘게 되어 있다. 유지용량소자Cadd 의 전극PL2의 단차부에 있어서 투명화소전극ITO1이 단선해도 그 단차를 걸치도록 형성된 제2도전막d2 및 제3도전막d3으로 구성된 섬영역에 의해 그 불량은 보상된다.
제52도는 표시메트릭스의 주사신호선 GL에서 그 외부접속단자GTM까지의 접속구조를 도시한 도면으로써,(A)는 평면이고, (B)는 (A)의 B-B절단선에 있어서의 단면을 도시한 것이다. 또, 동일도면에 제49도의 아래쪽 근방에 대응하고, 기울어진 배선의 부분은 편의상 일직선형상으로 나타냈다.
AO는 사진처리용 마스크패턴, 즉 선택적 양극산화의 포토레지스트패턴이다. 따라서, 이 포토레지스트는 양극산화후에 제거되고, 도면에 도시하는 패턴AO는 완성품으로서는 남지않지만, 게이트배선GL에는 단면도에 도시한 바와 같이 산화막AOF가 선택적으로 형성되므로 그 궤적이 남는다. 평면도에 있어서 포토레지스트의 경계선AO를 기준으로 해서 좌측은 레지스트로 덮에 양극산화를 하지 않는 영역, 우측은 레지스트에서 노출되어 양극산화되는 영역이다. 양극산화된 AL층 g2는 표면에 그 산화물 AL₂O₃막 AOF가 형성되고 아래쪽의 도전부는 체적이 감소한다. 물론, 양극산화는 그 도전부가 남도록 적절한 시간, 전압등을 설정해서 실행한다.
마스크패턴AO는 주사선GL에 단일의 직선으로는 교차하지 않아 크랭크형상으로 구부러져 교차시키고 있다. 도면중AL층g2는 알기 쉽게하기 위해 사선을 긋고 있지만, 양극화성되지 않는 영역은 빗형상으로 패터닝되어 있다. 이것은 A1층의 폭이 넓으면 표면에 휘스커가 발생하므로, 1개1개의 폭은 좁게하고, 그들을 여러개 병렬로 묶는 구성으로 하는 것에 의해, 휘스커의 발생을 방지하면서, 단선의 확률이나 도전률의 희생을 최저한으로 억제하는 것이 목적이다. 따라서, 본 예에서는 빗의 근본에 해당하는 부분도 마스크AO에 따라 어긋나게 하고 있다. 게이트단자 GTM은 산화규소SIO층과 접착성이 좋고 A1등보다도 내전기접촉성이 높은 Cr층g1, 또 그 표면을 보호하여 화소전극 ITO과 같은 레벨(같은 층, 동시형성)의 투명도전층d1로 구성되어 있다. 또, 게이트절연막GI상 및 그 측면부에 형성된 도전층d2 및 d3은 도전층d3이나 d2의 예칭시 핀홀등의 원인으로 도전층g2나 g1이 함께 에칭되지 않도록 그 영역을 포토레지스트로 덮고 있던 결과로써 남아있는 것이다.
또, 게이트절연막GI를 타고넘어 우측방향으로 연장된 ITO층d1은 동일한 대책을 더욱 만전시킨 것이다. 평면도에 있어서, 게이트절연막GI는 그 경계선보다도 우측에, 보호막SPV1도 그 경계선보다도 우측에 형성되어 있고, 좌측끝에 위치하는 단자부GTM은 그들에서 노출하여 외부회로와의 전기적 접속을 할 수 있도록 되어 있다. 도면에서는 게이트선GL과 게이트단자의 하나의 쌍만이 도시되어 있지만, 실제는 이와 같은 쌍이 제49도에 도시한 바와 같이 상하로 여러개 나열되어 단자군 Tg(제48도, 제49도)가 구성되고, 게이트단자의 좌측끝은 제조과정에서는 기판의 절단영역CTI을 넘어 연장되어 배선SHg에 의해 단락된다. 제조과정에 있어서의 이와 같은 단락선SHg는 양극화성시의 급전과 배향막ORI1의 러빙시등의 정전파괴방지에 유용하다.
제53도는 영상신호선DL에서 그 외부접속단자(드레인단자)DTM까지의 접속을 나타내는 도면으로써, (A)는 그 평면을 나타내고,(B)는 (A)의 B-B절단선에 있어서의 단면을 나타낸다. 또, 동일도면은 제49도 우측상부 부 근에 대응하고, 도면방향은 평의상 바꾸고 있지만 우측끝방향이 기판SUBI의 상단부(또는 하단부)에 해당한다. TSTd는 검사단자이고 여기에 외부회로는 접속되지 않지만, 프로브침등을 접촉할 수 있도록 배선부보다 폭이 넓게 되어 있다. 마찬가지로 드레인단자DTM도 외부회로와의 접속을 할 수 있도록 배선부보다 폭이 넓게 되어 있다. 검사단자 TSTd와 외부접속 단자DTM은 상하방향으로 지그재그형상으로 여러개 교대로 배역되어 있다. 검사단자TSTd는 도면에 도시한 바와 같이 기판 SUB1의 끝부분에 도달하는 일 없이 종단하고 있다.
드레인단자DTM은 제49도에 도시한 바와 같이 단자군Td(첨자생략)을 구성하여 기판SUB1의 절단선CT1을 넘어 더욱 연장되고, 제조공정중에는 정전파괴방지를 위해 그 모두가 서로 배선SHd에 의해 단락된다. 검사단자TSTd가 존재하는 영상신호선DL의 매트릭수부AR을 사이에 두고 반대측(도면의 아래쪽, 도시하지 않음)에는 드레인단자DTM이 접속되고, 반대로 드레인단자DTM이 존재하는 영산신호선DL의 매트릭스부AR을 사이에 두고 반대측에는 검사단자TSTd가 접속된다. 드레인단자DTM은 상술한 게이트단자GTM과 동일한 이유로 Cr층g1 및 ITO층d1의 2층을 형성되어 있고, 게이트절연막GI르 제거한 부분에서 영상신호선DL과 접속되어 있다. 게이트절연막GI의 끝부상에 형성된 반도체층AS는 게이트절연막GI의 가장자리를 데이퍼형상으로 에칭하기 위한 것이다. 단자 DTM상에서는 외부회로와의 접속을 실행하기 위해 보호막PSV1은 물론 제거되어 있다.
AO는 상술한 양극산화마스크이고 그 경계선은 메트릭스전체를 크게 둘러싸도록 형성되고, 도면에서는 그 경계선에서 좌측이 마스크로 덮여지지만 이 도면에서 덮여지지 않은 부분에는 층g2가 존재하지 않으므로 이 패턴은 직접적으로는 관계없다. 매트릭스부에서 드레인단자부DTM까지의 인출배선은 제50도의 (C)부에도 도시되어 있는 바와 같이 드레인단자부DTM과 같은 레벨의 층d1, g1의 바로 위에 영상신호선DL과 같은 레벨의 층d2,d3이 시패턴SL의 도중까지 적충된 구조로 되어 있지만. 이것은 단선의 확율을 최소한으로 억제하고, 전기적으로 접촉하기 쉬운 A1층d3을 보호막PSV1이나 실패턴SL로 가능한한 보호하는 것이다.
표시매트릭스부의 등가회로와 그 주변회로의 결선도를 제54도에 도시한다. 동일 도면은 회로도이지만 실제의 기하학적인 배치에 대응해서 도시되어 있다. AR은 여러개의 화소를 2차원형상으로 배열한 매트릭스 어레이이다. 도면중, X는 영상신호선DL을 의미하고, 점자G,B및R이 각각 녹, 청 및 적화소에 대응해서 부가되어 있다. Y는 주사신호선GL을 의미하고, 점차 1,2,3,...은 주사타이밍의 순서에 따라서 부가되어 있다. 영상신호선X(첨자생략)는 교대로 상측(또는 우수)영상신호 구동회로 He, 하측(또는 기수) 영상신호 구동회로 Ho에 접속되어 있다. 주사신호선Y(첨자생략) 는 수직주사회로V에 접속되어 있다. SUP는 1개의 전압선에서 여러개의 분압한 안정화된 전압원을 얻기 위한 전원회로나 호스트(상위 연산처리장치)로 부터의 CRT(음극선관)용의 정보를 TFT액정표시장치용의 정보로 교환하는 회로를 포함하는 회로이다. 유지용량소자 Cadd는 박막트랜지스터TFT가 스위칭할때 가운데 점 전위(화소전극전위) V1c에 대한 게이트전위변화의 영향을 저감하도록 작용한다. 이 형태를 식으로 나타내면 다음과 같이 된다.
여기에서 , Dgs는 박막트랜지스터 TFT의 게이트전극GT와 소오스전극 SD1간에 형성되는 기생용량, 기생용량,Cpix는 투명화소전극ITO1(PIX)와 공통 투명화소전극 ITO2(COM)간에 형성되어 있는 용량,는에 의한 화소전극전위의 변화분을 나타낸다. 이 변화분는 액정LC에 부가되는 직류성분의 원인이 되지만 유지용략Cadd를 크게하면 할수록 그 값을 작게할 수 있다. 또, 유지용량소자Cadd는 방전시간을 길게 하는 작용도 하고, 박막 트랜지스터 TFT가 OFF한후의 영상정보를 길게 축적한다. 액정LC에 인가되는 직류성분의 저감은 액정LC의 수명을 향상시켜 액정표시화면의 전환시에 전의 화상이 남는 소위 잔상을 저감할 수 있다.
상술한 바와 같이 게이트전극GT는 i형 반도체층AS를 완전히 덮도록 크게 되어 있는 만큼 소오스전극SD1, 드레인적극SD2의 오버랩면적이 증가하고, 따라서 기생용량 Cgs가 켜져 중간점 전위VIc는 게이트(주사)신호Vg의 영향을 받기 쉽게 되는 역효과가 발생한다. 그러나, 유지용량소다 Cadd를 마련하는 것에 의해 이 결점도 해소할 수 있다. 유지용량소자 Cadd의 유지용량은 화소의 라이트특성에서 액정용량 Cpix에 대해서 4∼8배(4.CpixCadd8.Cpix), 기생용량Cgs에 대해서 8∼32배(8.CgsCadd32.Cgs)정도의 값으로 설정한다. 유지용량전극선으로써만 사용되는 초단의 주사신호선GL(Yo)은공통투명 화소전극ITO2(Vcom)와 같은 전위로 한다. 제49도의 예에서의 초단의 주사신호선GL(Yo)은 단자GTO, 인출선INT, 단자, DTO 및 외부배선(도사하지 않음)을 통해서 공통전극 COM에 단락된다. 단자GTO와 인출선INT는 외부배선에 의해 접속되어 있다. 또는 초단의 유지용량전극선Yo은 최종단의 주사신호선Yend에 접속, Vcom이외의 직류전위점(교류접지점)에 접속하던가 또는 수직주사회로V에서 1개의 여분으로 주사펄스Yo을 받도록 접속해도 좋다.
다음에 상술한 액정표시장치의 기판SUB1측의 제조방법에 대해서 제55도∼제57도를 참조해서 설명한다. 또,동일 도면에 있어서 중앙의 문자는 공정명의 약칭이고, 좌측은 제45도에 도시한 화소부분, 우측은 제52도에 도시한 게이트단자부근의 단면형상에서 본가공의 흐름을 나타낸다. 공정d를 제외한 공정a∼공정i는 각사진처리에 대응해서 구분한 것으로써 각 공정중 어떤 단면도도 사진처리후의 가공이 끝나고 포토레지스트를 제거한 단계를 도시하고 있다. 또, 사진처리라는 것은 본 설명에서는 포토레지스트의 도포에서 마스크를 사용한 선택노출을 거쳐서 이것을 현상할때까지의 일련의 작업을 나타내는 것으로 하고, 반복적인 설명은 피한다. 이하, 구분한 공정에 따라서 설명한다.
공정a ,제55도
7059유리(상품명)으로 이루어지는 하부 투명유리기판SUB1의 양면에 산화실리콘막SIO를 딥처리에 의해 마련한후 500Å, 60분간의 베이크를 실행한다. 하부 투명유리기판SUB1상에 막두께가 1100Å의 Cr로 이루어지는 제1도전막g1을 스퍼터링에 의해 마련하고, 사진처리후에 에칭액으로써 초산 제2셀륨암모늄용액으로 제1도전막g1을 선택적으로 에칭한다. 그것에 의해서 게이트단자GTM,드레인단자DTM, 게이트단자GTM을 접속하는 양극산화버스라인SHg, 드레인단자DTM을 단락하는 버스라인SHd, 양극산화버스라인SHg에 접속된 양극산화패드(도시하지 않음)를 형성한다.
공정b, 제55도
막두께가 2800Å의 A1-Pd, Al-Si, Al-Si-Ti,Al-Si-Cu등으로 이루어지는 제2도전막g2를 스퍼터링에 의해 마련한다. 사진처리후에 인산, 초산 및 빙초산의 혼합액으로 제2도전막g2를 선택적으로 에칭한다.
공정c, 제55도
사진처리후(상술한 양극산화마스크AO형성후)에 3% 주석산을 암모늄에 의해 PH6.25± 0.05로 조정한 용액을 에틸렌글리콜액으로 1:9로 희석한 용액으로 되는 약극산화액중에 기판SUB1을 침지하고 화성전류밀도가 0.5mA/㎠으로 되도록 조정한다(정전류화성). 다음에 소정의 Al2O3막두께가 얻어지는데 필요한 화성전압125V에 도달할 때까지 양극산화를 실행한다. 그후이 상태에서 수십분동안 유지하는 것이 바람직하다(정전압화성).이것은 균일한 Al2O3막을 얻는데 있어 중요한 것이다. 그것에 의해서 도전막g2가 양극산화되고 주사신호선GL, 게이트전극GT 및 전극PL1상에 막두께가 1800Å의 양극산화막AOF가 형성된다.
공정d, 제56도
플라즈마 CVD장치에 암모늄가스, 실란가스,질소가스를 도입해서 막두께가 2000Å의 질화Si막을 마련하고, 플라즈마 CVD장치에 실란가스, 수소가스를 도입해서 막두께가 2000Å의 i형 비정질 Si막AS를 마련한후 플라즈마CVD장치에 수소가스, 포스핀가스를 도입해서 막두께가 300Å의 N(+)형의 비정질 Si막 dO을 마련한다.
공정 e, 제56도
사진처리후 드라이에칭가스로써, SF6, CCl₄를 사용해서 N(+)형 비정질Si막, i형 비정질Si막을 선택적으로 에칭하는 것에 의해 i형 반도체층AS의 섬을 형성한다.
공정f, 제56도
사진처리후 드라이에칭가스로써 ΔSF6을 사용해서 질화Si막을 선택적으로 에칭한다.
공정g, 제57도
막두께가 1400Å의 ITO막으로 이루어지는 제1도전막d1을 스러터링에 의해 마련한다. 사진처리후 에칭액으로써 염산과 초산의 혼합액으로 제1도전막d1을 선택적으로 에칭하는 것에 의해 게이트단자GTM, 드레인단자DTM의 최상층 및 투명화소전극 ITO1을 형성한다.
공정h, 제57도
막두께가 600Å의 Cr로 이루어지는 제2도전막d2를 스퍼터링에 의해 마련하고, 또 막두께가 4000Å의 Al-Pd, Al-Si, Al-Si-Ti, Al-Si-Cu등으로 이루어지는 제3도전막d3을 스퍼터링에 의해 마련한다. 사진처리후에 제3도전막d3을 공정b와 동일한 용엑으로 에칭하고, 제2도전막d2를 공정a와 동일한 용액으로 에칭하여 영상신호선DL, 소오스전극SD1, 드레인전극SD2를 형성한다. 다음에 드리이에칭장치에 CCI4, SF6을 도입해서 N(+)형 비정질Si막을 에칭하는 것에 의해 소오스와 드레인간의 N(+)형 반도체층dO(N(+)형 비정질 Si막의 것)을 선택적으로 제거한다.
공정i, 제57도
플라즈마 CVD장치에 암모늄가스, 실란가스, 질소가스를 도입해서 막두께가 1㎛의 질화Si막을 마련한다. 사진처리후에 드라이에칭가스로써 SF6을 사용한 사진식각기술로 질화Si막을 선택적으로 에칭하는 것에 의해서 보호막PSV1을 형성한다. 제58도는 액정표시모듈MDL의 각 구성부품을 도시한 분해사시도이다. SHD는 금속판으로 이루어지는 틀형상의 실드케이스(메탈프레임),LCW의 그 표시창. PNL은 액정표시패널, SPB는 광확산판, MFR은 중간 프레임, BL은 백라이트, BLS는 백아이트지지체, LCA는 하측 케이스이고, 도면에 도시한 바와 같은 상하의 배치관계에 의해 각 부재가 적층되어 모듈 MDL이 조립된다.모듈MDL은 실드케이스SHD에 마련된 고려CL과 후크FK에 의해서 전체가 고정되게 되어 있다.
중간 프레임MFR은 표시창 LCW에 대응하는 열린구멍이 마련되도록 틀형상으로 형성되고, 그 틀부분에는 확산판SPB, 백라이트지지체BLS 및 각종 회로부품의 형상이나 두께에 따른 오목볼록이나 방열용의 열린구멍이 마련되어 있다. 하측케이스 LCA는 백아이트광의 반사체도 겸하고 있고, 효율이 좋은 반사를 할 수 있게 형광관BL에 대응해서 반사산RM이 형성되어 있다. 제59도는 제58도 등에 도시한 표시패널PNL에 영상신호 구동회로 He,Ho와 수직주사회로V를 접속한 상태를 도시한 상면도이다. CHI는 표시패널PNL을 구동시키는 구동IC칩(하측의 3개는 수직주사회로측의 구동IC칩, 좌우의 6개씩은 본 발명을 적용한 제1∼제6,제9,제10 또는 제13의 실시예의 영상신호 구동회로측의 구동IC칩)이다.
TCP는 제60도, 제61도에서 후술하는 바와 같이 구동용IC칩 CHI가 테이프 오토메이티드 본딩법(TAB)에 의해 내장된 테이프캐리어 패케이지, PCBI은 상기 TCP나 콘덴서CDS등이 내장된 구동회로기판으로써 3개로 분할되어 있다.FGP는 프레임접지패드이고, 실드케이스SHD에 깊숙히 마련된 스프링현상의 파편FG가 납땜된다. FC는 하측의 구동회로기판 PCBl과 좌측의 구동회로기판PCB1 및 하측의 구동회로기판PCB1과 우측의 구동회로기판 PCB1을 전기적으로 접속하는 플랫케이블이다.
플랫케이블FC로써는 도면에 도시한 바와 같이 여러개의 리드선(인청동의 소재에 Sn합금을 실시한 것)을 스트라이프형상의 폴리에틴렌층과 폴리비닐 알콜층으로 샌드위치해서 지지한 것을 사용한다. 제60도는 주사신호 구동회로V나 영상신호 구동회로 He,Ho를 구성하는 집적회로칩CHI가 플렉시블 배선기판에 탑재된 테이프캐리어패케이지TCP의 단면구조를 도시한 도면이고, 제61도는 그것을 액정표시패널의 본 예에서는 영상신호 회로용단자DTM에 접속한 상태를 도시한 주요부 단면도이다.
동일 도면에 있어서, TTB는 집적회로CHI의 입력단자 배선부이고, TTM은 집적회로CHI의 출력단자 배선부이고, 예를들면 Cu로 이루어져 각각의 안쪽의 선단부(내부 리드)에 집접회로 CHI의 본딩패드PAD가 소위 페이스다운본딩법에 의해 접속된다. 단자TTB, TTM의 바깥쪽의 선단부(외부 리드)는 각각 반도체집적회로 칩CHI의 입력 및 출력에 대응하고, 납땜 등에 의해 CRT/TFT변환회로 전원회로SUP에, 이방성 도전막ACF에 의해서 액정표시패널PNL에 접속된다. 패케이지TCP는 그 선단부가 패널PNL측의 접속단자DTM을 노출한 보호막PSV1을 덮도록 패널에 접속되어 있고, 따라서, 외부접속단자DTM(GTM)은 보호막PSV1이 패케이지 TCP의 적어도 한쪽으로 덮어지므로 전기적인 접촉에 대해서 강해진다.
BFI은 폴리이미드등으로 이루어지는 베이스필름이고, SRS는 납땜시의 땜납이 쓸데없는 곳에 붙지 않도록 마스크하기 위한 솔더레지스트막이다. 실패턴SL으 바깥쪽의 상하유리기판의 극간은 세정후에 에폭시수지 EPX등에 의해 보호되고, 패케이지 TCP와 상측기판 SUB2간에는 또 실리콘수지 SIL이 충진되어 보호가 다중화되어 있다. 중간 프레임MFR에 유지 수납되는 액정표시부 LCD의 구동회로기판 PCB2는 제62도에 도시한 바와 같이 L자형을 하고 있고, IC,콘덴서, 저항 등의 전자부품이 탑재되어 있다.
이 구동회로 기판PCB2에는 1개의 전압원에서 여러개의 분압한 안전화된 전압원을 얻기 위한 전원회로나 호스트(상위 연산처리장치)로 부터의 CRT(음극선관)용의 정보를 TFT액정표시장치용의 정보로 변환하는 회로를 포함하는 회로 SUP가 탑재되어 있다. CJ는 외부와 접속되는 도시하지 않은 커넥터가 접속되는 커넥티 접속부이다. 구동회로기판PCB2와 인버터회로기판 PCB3은 백라이트케이블에 의해 중간프레임MFR에 마련한 케넥터구멍을 거쳐서 전기적으로 접속된다.
구동회로기판 PCB2와 인버터회러기판 PCB3은 백라이트블에 의해 중간프레임 MFR에 마련한 케넥터구멍을 거쳐서 전기적으로 접속된다. 구동회로기판PCB1과 구동회로기판PCB2는 구부러질 수 있는 플랫케이블FC에 의해 전기적으로 접속되어 있다. 조립시에 구동회로기판PCB2는 풀랫케이블FC를 180。 구부리는 것에 의해 구동회로기판PCB1의 이면측에 겹쳐지고, 중간프레임MFR의 소정의 오목부에 끼워맞춰진다. 이와 같은 구성에 의해 본 발명의 액정구동회로를 사용한 액정구동구동장치를 동작시킬 수 있다. 본 발명에 의하면 저항소자를 개재시키지 않고 N개의 전압에서 선택한 1전압을 버퍼수단을 사용하지 않고 선택수단으로 직접 출력하는 것에 의해 출력임피던스를 작게 하는 것이 가능하게 되어 액정패널을 고속으로 구동할 수 있다.
즉, 분압회로를 갖는 X구동회로의 분압회로에서 직접 용량성의 부하를 구동하는 경우 충전/방전시간을 단축할 수 있다. 또, 현상의 액정표시장치보다 고저항화 단시간 충전/방전이 필요하게 되는 1280X1024도트이상의 고화질의 액정표시장치나 20인치 이상의 대화면 액정표시장치의 구동이 가능해진다. 또, 저항을 사용해서 분압하는 분압회로에 있어서는 저항값을 내릴 필요가 없으므로, 소비전력의 증가를 최소로 할 수 있으며, 또 정밀도가 높은 출력을 얻을 수 있다. 또, 출력전압폭을 전원전압폭과 같게 할 수 있다. 또, 선택수단으로 선택되는 다른 2개의 전압의 전위차에 의해 출력 오프세트전압의 크기를 제어할 수 있다.
Claims (21)
- 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로,표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로 및 상기 Y구동회로와 X구동회로로 전압을 공급하고 X구동회로로는 n개의 전압을 공급하는 액정표시용 전원을 갖고 계조표시를 실행하는 액정표시장치에 있어서, 1수평주사기간중 제1의 기간에는 제2의 전압을 공급하는 회로보다 시정수가 적은 회로에서 공급되는 전압을 제1의 전압으로서 출력하는 것을 지시하고 제1의 기간에 계속되는 제2의 기간에는 제2의 전압을 출력하는 것을 지시하는 시간 신호를 상기 X구동회로로 출력하는 제어신호 생성회로를 갖고, 상기 X구동회로는 상기 액정표시용 전원에서 공급되는 n개의 전압을 표시데이타에 대응한 m개의 전압(nm)으로 분압하는 분압회로, 표시데이타에 대응한 신호와 상기 시간신호를 입력받아 제1의 기간에는 상기 분압된 m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 시정수를 초과하지 않는 시정수를 갖는 회로를 선택하도록 상기 표시데이타에 대응한 신호를 수정해서 출력하고 제2의 기간에는 상기 입력된 표시데이타에 대응한 신호를 출력하는 신호수정회로 및 상기 신호수정회로가 출력하는 표시데이타에 대응한 신호를 입력받아 상기 m개의 전압중에서 상기 표시데이타에 대응한 신호에 따라서 전압을 선택하여 출력하는 선택회로를 갖고, 상기 X구동회로는 상기 시간신호를 받고 제1의 전압 및 제2의 전압을 출력하는 것을 특징으로 하는 액정표시장치.
- 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로, 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로 및 상기 Y구동회로와 X구동회로로 전압을 공급하고 X구동회로로를 n개의 전압을 공급하는 액정표시용 전원을 갖고 계조표시를 실행하는 액정표시장치에 있어서, 1수평주사기간중 제1의 기간에는 제2의 전압을 공급하는 회로보다 시정수가 적은 회로에서 공급되는 전압을 제1의 전압으로서 출력하는 것을 지시하고,제1의 기간에 계속되는 제2의 기간에는 제2의 전압을 출력하는 것을 지시하는 시간신호를 상기X구동회로롤 출력하는 제어신호 생성회로, 상기 액정표시용 전원에서 공급되는 n개의 전압을 표시데이타에 대응한 m개의 전압(nm)으로 분압하는 분압회로. 표시데이타에 대응한 신호를 입력받아 상기 m개의 전압중에서 상기 표시 데이타에 대응한 신호에 따라서 전압을 선택하여 출력하는 선택회로 및 상기 시간신호를 입력받아 제1의 기간에는 상기 선택회로의 출력을 억제하고 그 대신에 상기 분압된 m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 시정수를 초과하지 않는 시정수를 갖는 회로를 선택해서 출력하고 제2의 기간에는 상기 선택회로의 출력을 억제하지 않는 출력 수정회로를 구비하며, 상기 시간신호를 받아 제1의 전압 및 제2의 전압을 출력하는 것을 특징으로 하는 X구동회로.
- 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로, 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로, 상기 Y구동회로와 X구동회로로 전압을 공급하고 X구동회로로는 n개의 전압을 공급하는 액정표시용 전원 및 1수평주사기간중 제1의 기간에는 제2의 전압을 공급하는 회로보다 시정수가 적은 회로에서 공급되는 전압을 제1의 전압으로서 출력하는 것을 지시하고 제1의 기간에 계속되는 제2의 기간에는 제2의 전압을 출력하는 것을 지시하는 시간 신호를 상기X구동회로로 출력하는 제어신호 생성회로를 갖고 계조표시를 실행하는 액정표시장치에 사용되는 X구동회로로서, 상기 액정표시용 전원에서 공급되는 n개의 전압을 표시데이타에 대응한 m개의 전압(nm)으로 분압하는 분압회로, 표시데이타에 대응한 신호와 상기 시간신호를 입력받아 제1의 기간에는 상기 분압된m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 시정수를 초과하지 않는 시정수를 갖는 회로를 선택하도록 상기 표시데이타에 대응한 신호를 수정해서 출력하고 제2의 기간에는 상기 입력된 표시데이타에 대응한 신호를 출력하는 신호수정회로 및 상기 신호수정회로가 출력하는 표시데이타에 대응한 신호를 입력받아 상기m개의 전압중에서 상기 표시데이타에 대응한 신호에 따라서 전압을 선택해서 출력하는 선택회로를 갖고, 상기 시간신호를 받아 제1의 전압 및 제2의 전압을 출력하는 것을 특징으로 하는 X구동회로.
- 제3항에 있어서, 상기 제1의 전압은 상기 액정표시용 전원에서 공급되는 n개의 전압중 어느 1개인 것을 특징으로 하는 X구동회로.
- 제3항 또는 제4항에 있어서, 표시데이타를 입력받아 상기 m개의 전압중에서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 디코드회로를 갖고, 상기 신호수정회로는 상기 시간신호를 받아 상기 디코드회로의 출력을 제1의 기간에는 미리 정해진 디코드신호로 하고 제2의 기간에는 표시데이타에 대응한 디코드신호로 하는 디코드신호 변경회로이고, 상기 선택회로는 상기 변경후의 디코드신호를 받아 전압을 출력하는 것을 특징으로 하는 X구동회로.
- 제3항 또는 제4항에 있어서, 표시데이타를 입력받아 상기 m개의 전압중에서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 디코드회로를 갖고, 상기 신호수정회로는 상기 디코드회로의 전단에 마련되고, 상기 시간신호를 받아서 상기 디코드회로의 입력을 제1의 기간에는 미리 정해진 표시데이타로하고 제2의 기간에는 입력된 표시데이타로 하는 표시데이타 변경회로이고, 상기 디코드회로는 상기 변경후의 표시데이타를 받아서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 것을 특징으로 하는 X구도회로.
- 제3항 또는 제4항에 있어서, 여러개의 비트를 갖는 표시데이타를 입력받아 상기 m개으 전압중에서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 디코드회로를 갖고, 상기 신호수정회로는 제1의 전압으로서 표시데이타중의 특정비트에 대응한 전압을 출력하도록 상기 표시데이타에 대응한 신호를 수정하는 것을 특징으로 하는 X구동회로.
- 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로, 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로, 상기 Y구동회로와 X구동회로로 전압을 공급하고 X구동회로로는 n개의 전압을 공급하는 액정표시용 전원 및 1수평주사기간중 제1의 기간에는 제2의 전압을 공급하는 회로보다 시정수가 적은 회로에서 공급되는 전압을 제1의 전압으로서 출력하는 것을 지시하고 제1의 기간에 계속되는 제2의 기간에는 제2의 전압을 출력하는 것을 지시하는 시간신호를 상기 X구동회로로 출력하는 제어신호 생성회로를 갖고 표시를 실행하는 액정표시장치로서, 상기 X구동회로는 상기 액정표시용 전원에서 공급되는 n개의 전압을 표시데이타에 대응한 m개의 전압(nm)으로 분압하는 분압회로, 표시데이타에 대응한 신호와 상기 신간신호를 입력받아 제1의 기간에는 상기 분압된 m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 시정수를 초과하지 않는 시정수를 갖는 회로를 선택하도록 상기 표시데이타에 대응한 신호를 수정해서 출력하고 제2의 기간에는 상기 입력된 표시데이타에 대응한 신호를 출력하는 신호수정회로, 상기 신호수정회로가 출력하는 표시데이타에 대응한 신호를 입력받아 상기 m개의 전압중에서 상기 표시데이타에 대응한 신호에 따라서 전압을 선택해서 출력하는 선택회로 및 표시데이타를 입력받아 상기 m개의 전압중에서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 디코드회로를 갖고, 상기 X구동회로는 상기 시간신호를 받아 제1의 전압 및 제2의 전압을 출력하고, 상기 제1의 전압은 상기 액정표시용 전원에서 공급되는 n개의 전압중 어느 1개이며, 상기 신호수정회로는 상기 시간신호를 받아 상기 디코드회로의 출력을 제1의 기간에는 미리 정해진 디코드신호로 하고 제2의 기간에는 표시데이타에 대응한 디코드신호로 하는 디코드신호 변영회로이거나, 또는 상기 디코드회로의 전단에 마련되고 상기 시간신호를 받아서 상기 디코드회로의 입력을 제1의 기간에는 미리 정해진 표시데이타로 하고 제2의 기간에는 입력된 표시데이타로 하는 표시 데이타 변경화로이고, 제1의 전압으로서 표시데이타중의 특정비트에 대응한 전압을 출력하도록 상기 표시데이타에 대응한 신호를 수정하며, 상기 선택회로는 상기 변경후의 디코드신호를 받아 전압을 출력하며, 상기 디코드회로는 상기 벼경후의 표시데이타를 받아서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 것을 특징으로 하는 액정표시장치.
- 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로, 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로, 상기 Y구동회로와 X구동회로로 전압을 공급하고 X구동회로로는 n개의 전압을 공급하는 액정표시용 전원 및1수평주사기간중 제1의 기간에는 제2의 전압을 공급하는 회로보다 시정수가 적은 회로에서 공급되는 전압을 제1의 전압으로서 출력하는 것을 지시하고 제1의 기간에 계속되는 제2의 기간에는 제2의 전압을 출력하는 것을 지시하는 시간 신호를 상기 X구동회로로 출력하는 제어신호 생성회로를 갖고 표시를 실행하는 액정표시장치로서, 상기 X구동회로는 상기 액정표시용 전원에서 공급되는 n개의 전압을 표시데이타에 대응한 m개의 전압(nm)으로 분압하는 분압회로.표시데이타에 대응한 신호와 상기 시간신호를 입력받아 제1의 기간에는 상기 분압된 m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 시정수를 초과하지 않는 시정수를 갖는 회로를 선택하도록 상기 표시데이타에 대응한 신호를 수정해서 출력하고 제2의 기간에는 상기 입력된 표시데이타에 대응한 신호를 출력하는 신호수정회로, 상기 신호수정회로가 출력하는 표시데이타에 대응한 신호를 입력받아 상기 m개의 전압중에서 상기 표 시데이타에 대응한 신호에 따라서 전압을 선택해서 출력하는 선택회로 및 표시데이타를 입력받아 상기 m개의 전압중에서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 디코드회로를 갖고,상기 X구동회로는 상기 시간신호를 받아 제1의 전압 및 제2의 전압을 출력하고, 상기 제1의 전압은 상기 액정표시용 전원에서 공급되는 n개의 전압중 어느 1개이며, 상기 신호수정회로는 상기 시간신호를 받아 상기 디코드회로의 출력을 제1의기간에는 미리 정해진 디코드신호로 하고 제2의 기간에는 표시데이타에 대응한 디코드신호로 하는 디코드신호 변경회로이거나, 또는 상기 디코드회로의 전단에 마련되고 상기 시간신호를 받아서 상기 디코드회로의 입력을 제1의 기간에는 미리 정해진 표시데이타롤 하고 제2의 기간에는 입력된 표시데이타로 하는 표시데이타 변경회로이고, 제1의 전압으로서 표시데이타중의 특정비트에 대응한 전압을 출력하도록 상기 표시데이타에 대응한 신호를 수정하며, 상기 선택회로는 상기 변경후의 디코드신호를 받아 전압을 출력하며, 상기 디코드회로는 상기 변경후의 표시데이타를 받아서 표시데이타에 대응한 제2의 전압을 선택하기 위한 디코드신호를 생성하는 액정표시장치를 갖는 것을 특징으로 하는 정보처리장치.
- 액정패널에 표시할 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로에 있어서, 외부에서 공급되는 n개의 전압을 상기 표시데이타에 대응한 m개(nm)의 전압으로 분압하는 분압회로를 갖고, 상기 분압회로는 n개의 다른 전압을 입력받아 입력된 n개의 전압중에서 2개의 전압을 선택해서 출력하는 제1의 선택회로, 상기 표시데이타에 의해 상기 제1의 선택회로를 제어해서 2개의 전압을 선택시키는 제1의 제어회로, 상기 선택된 전압을 여러개의 전압으로 분압해서 출력하거나 또는 입력된 전압을 출력하는 것이 가능한 출력회로, 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개를 선택해서 출력하는 제2 선택회로, 외부로부터의 또는 내부에서 생성한 전압선택지시에 의해 상기 제2의 선택회로를 제어해서 상기 표시데이타에 대응한 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개에서 출력할 전압을 선택시키는 제2의 제어회로를 갖고, 상기 전압선택지시는 제1의 기간에 있어서는 제1의 선택회로에 의해 선택된 2개의 전압중 높은 쪽을 선택하는 지시이고, 제1의 기간에 계속되는 제2의 기간에 있어서는 표시데이타에 대응하는 분압된 전압을 선택하는 지시인 것을 특징으로 하는 X구동회로.
- 제10항에 있어서, 상기 표시데이타에 대응한 여러개의 출력선을 구비하고 상기 표시데이타에 따라 상기 여러개의 출력선중의 어느 1개를 선택하고 선택된 출력선으로 상기 출력선이 선택된 것을 나타내는 신호를 출력하는 디코더 및 상기 전압선택지시를 받아 상기 제2의 기간에 있어서 상기 디코더의 출력을 상기 제2의 제어회로로 출력하는 게이트회로를 갖는 것을 특징으로 하는 X구동회로.
- 제10항에 있어서, 상기 표시데이타를 받는 래치회로, 상기 래치회로가 출력하는 표시데이타에 대응한 여러개의 출력선을 구비하고 상기 표시데이타에 따라 상기 여러개의 출력선중의 어느 1개를 선택하고 선택된 출력선으로 상기 출력선이 선택된 것을 나타내는 신호를 출력하는 디코더및 상기 래치회로와 상기 디코더 사이에 개재하여 상기 래치회로의 출력중 하위비트를 입력받고 상기 전압선택지시를 받아 상기 제1의 기간에 있어서는 미리 정해진 데이타를 출력하고 상기 제2의 기간에 있어서는 상기 입력된 하위비트를 출력하는 게이트회로를 갖는 것을 특징으로 하는 X구동회로.
- 제10항에 있어서, 상기 표시데이타중 상위비트에 대응한 여러개의 출력선을 구비하고 상기 상위비트에 따라 상기 여러개의 출력선중의 어느 1개를 선택하고 선택된 출력선으로 상기 출력선이 선택된 것을 나타내는 신호를 출력하는 상위비트 디코더 및 상기 표시데이타중 하위비트에 대응한 여러개의 출력선을 구비하고 상기 하위비트에 따라 상기 여러개의 출력선중의 어느 1개를 선택하고 선택된 출력선으로 상기 출력선이 선택된 것을 나타내는 신호를 출력하는 하위비트 디코더를 갖고. 상기 하위비트 디코더는 상기 전압선택지시를 받아 상기 제1의 기간에 있어서는 미리 정해진 데이타를 출력하고 상기 제2의 기간에 있어서는 상기 입력된 하위비트에 대응하는 신호를 출력하는 것을 특징으로 하는 X구동회로.
- 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로. 상기 액정패널에 표시할 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 X구동회로. 상기 Y구동회로와 X구동회로로 전압을 공급하는 액정표시용 전원 및 전압선택지시를 상기 X구동되로로 출력하는 제어신호 생성회로를 갖고 표시를 실행하는 액정표시장치로서,상기 X구동회로는 외부에서 공급되는 n개의 전압을 상기 표시데이타에 대응한 m개 (nm)의 전압으로 분압하는 분압회로, 상기 표시데이타를 받는 래치회로, 상기 래치회로가 출력하는 표시데이타에 대응한 여러개의 출력선을 구비하고 상기 표시데이타에 따라 상기 여러개의 출력선중의 어느 1개를 선택하고 선택된 출력선으로 상기 출력선이 선택된 것을 나타내는 신호를 출력하는 디코더 및 상기 래치회로와 상기 디코더 사이에 개재하여 상기 래치회로의 출력중 하위비트를 입력받고 상기 전압선택지시를 받아 상기 제1의 기간에 있어서는 미리 정해진 데이타를 출력하고 상기 제2의 기간에 있어서는 상기 입력된 하위비트를 출력하는 게이트회로를 갖고, 상기 분압회로는 n개의 다른 전압을 입력받아 입력된 n개의 전압중에서 2개의 전압을 선택해서 출력하는 제1의 선택회로. 상기 표시데이타에 의해 상기 제1의 선택회로를 제어해서 2개의 전압을 선택시키는 제1의 제어회로. 상기 선택된 전압을 여러개의 전압으로 분압해서 출력하거나 또는 입력된 전압을 출력하는 것이 가능한 출력회로,상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개를 선택해서 출력하는 제2 선택회로, 상기 전압선택지시에 의해 상기 제2의 선택회로를 제어해서 상기 표시데이타에 대응한 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개에서 출력할 전압을 선택시키는 제2의 제어회로를 갖고, 상기 게이트회로는 상기 디코더의 출력을 상기 제2의 제어회로로 출력하고, 상기 전압선택지시는 제1의 기간에 있어서는 제1의 선택회로에 의해 선택된 2개의 전압중 높은 쪽을 선택하는 지시이고, 제1의 기간에 계속되는 제2의 기간에 있어서는 표시데이타에 대응하는 분압된 전압을 선택하는 지시이며, 상기 디코더는 상기표시데이타중 상위비트에 대응한 여러개의 출력선을 구비하고 상기 상위비트에 따라 상기 여거개의 출력선중의 어느 1개를 선택하고 선택된 출력선으로 상기 출력선이 선택된 것을 나타내는 신호를 출력하는 상위비트 디코더 및 상기 표시데이타중 하위비트에 대응한 여러개의 출력선을 구비하고 상기 하위비트에 따라 상기 여러개의 출력선중의 어느 1개을 선택하고 선택된 출력선으로 상기 출력선이 선택된 것을 나타내는 신호를 출력하는 하위비트 디코더를 갖고, 상기 하위비트 디코더는 상기 전압선택지시를 받아 상기 제1의 기간에 있어서는 미리 정해진 데이타를 출력하고 상기 제2의 기간에 있어서는 상기 입력된 하위비트에 대응하는 신호를 출력하는 것을 특징으로 하는 액정표시장치.
- 액정패널에 표시할 표시데이타를 입력받아 상기 표시데이타에 대응한 m개의 액정구동용 전압으로 변환해서 출력하는 X구동회로에 있어서, 외부에서 공급되는 n개의 전압을 상기 표시데이타에 대응한 m개(nm)의 전압으로 분압하는 분압회로를 갖고, 상기 분압회로는 n개의 다른 전압을 입력된 n개의 전압중에서 2개의 전압을 선택해서 출력하는 제1의 선택회로, 상기 표시데이타에 의해 상기 제1의 선택회로를 제어해서 2개의 전압을 선택시키는 제1의 제어회로, 상기 선택된 전압이 양끝에 입력되고 여러개의 저항소자가 직렬로 접속되어 입력된 전압을 여러개의 전압으로 분압해서 출력하거나 또는 입력된 전압을 출력하는 것이 가능하는 저항회로, 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개를 선택해서 출력하는 제2의 선택회로 및 외부로부터의 전압선택지시에 의해 상기 제2의 선택회로를 제어해서 상기 표시데이타에 대응한 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개에서 출력할 전압을 선택시키는 제2의 제어회로를 갖는 것을 특징으로 하는 X구동회로.
- 제15항에 있어서, 상기 제1의 선택회로에 의해 선택되는 2개의 전압의 차로 정해지는 오프세트전압의 크기가 미리 정해진 값보다 작은 것을 특징으로 하는 X구동회로.
- 제15항 또는 제16항에 있어서, 외부에서 공급되는 n개의 전압중 최대의 것은 상기 X구동회로의 전원전압과 동일한 것을 특징으로 하는 X구동회로.
- 제15항 또는 제16항에 있어서, 상기 분압회로를 여러개 갖고 이들은 병렬로 접속되고, 외부에서 공급되는 n개의 전압은 상기 병렬로 접속된 분압회로의 양끝에서 입력되는 것을 특징으로 하는 X구동회로.
- 표시데이타를 입력받아 상기 표시데이타에 대응한 m개의 액정 구동용 전압으로 변환해서 출력하는 여러개의 X구동회로, 상기 X구동회로에 의해 전압을 인가받는 표시패널 및 전압선택지시를 출력하는 제어신호 생성회로를 갖는 액정표시장치로서, 상기 X구동회로는 외부에서 공급되는 n개의 전압을 상기 표시데이타에 대응한 m개(nm)의 전압으로 분압하고 서로 병렬로 접속된 여러개의 분압회로를 갖고, 상기 분압회로는 n개의 다른 전압을 입력받아 입력된 n개의 전압중에서 2개의 전압을 선택해서 출력하는 제1의 선택회로, 상기 표시데이타에 의해 상기 제1의 선택회로를 제어해서 2개의 전압을 선택시키는 제1의 제어회로, 상기 선택된 전압이 양끝에 입력되고 여러개의 저항소자가 직렬로 접속되어 입력된 전압을 여러개의 전압으로 분압해서 출력하거나 또는 입력된 전압을 출력하는 것이 가능한 저항회로, 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개를 선택해서 출력하는 제2의 선택회로 및 상기 전압선택지시에 의해 상기 제2의 선택회로를 제어해서 상기 표시데이타에 대응한 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개에서 출력한 전압을 선택시키는 제2의 제어회로를 갖고, 상기 제1의 선택회로에 의해 선택되는 2개의전압의차로 정해지는 오프세트전압의 크기가 미리 정해진 값보다 작으며, 외부에서 공급되는 n개의 전압중 최대의 것은 상기 X구동회로의 전원전압과 동일하고,외부에서 공급되는 n개의 전압은 상기 병렬로 접속된 분압회로의 양끝에서 입력되는 것을 특징으로 하는 액정표시장치.
- 액정패널, 전압을 인가하는 주사선을 선택하고 선택한 주사선으로 신호를 출력하는 Y구동회로, 표시데이타를 입력받아 표시데이타에 대응한 전압을 출력하는 여러개의 X구동회로, 상기 Y구동회로와 X구동회로로 전압을 공급하고 X구동회로로는 n개의 전압을 공급하는 액정표시용 전원 및 1수평주사기간중 제1의 기간에는 제2의 전압을 공급하는 회로보다 시정수가 적은 회로에서 공급되는 전압을 제1의 전압으로서 출력하는 것을 지시하고 제1의 기간에 계속되는 제2의 기간에는 제2의 전압을 출력하는 것을 지시하는시간신호를 상기 X구동회로로 출력하는 제어신호 생성회로를 갖고, 표시를 실행하는 액정표시장치를 포함하며, 상기 X구동회로는 상기 액정표시용 전원에서 공급되는 n개의 전압을 표시데이타에 대응한 m개의 전압(nm)으로 분압하고 서로 병렬로 접속된 분압회로.표시데이타에 대응한 신호와 상기 시간신호를 입력받아 제1의 기간에는 상기 분압된 m개의 전압을 공급하는 회로중에서 표시데이타에 대응한 전압을 출력하는 회로의 시정수를 초과하지 않는 시정수를 회로를 선택하도록 상기 표시데이타에 대응한 신호를 수정해서 출력하고 제2의 기간에는 상기 입력된 표시데이타에 대응한 신호를 출력하는 신호수정회로 및 상기 신호수정회로가 출력하는 표시데이타에 대응한 신호를 입력받아 상기 m개의 접압중에서 상기 표시데이타에 대응한 신호에 따라서 전압을 선택하여 출력하는 선택회로를 갖고, 상기 X구동회로는 상기 시간신호를 받고 제1의 전압 및 제2의 전압을 출력하고, 상기 분압회로는 n개의 다른 전압을 입력받아 입력된 n개의 전압중에서 2개의 전압을 선택해서 출력하는 제1의 선택회로, 상기 표시데이타에 의해 상기 제1의 선택회로를 제어해서 2개의 전압을 선택시키는 제1의 제어회로, 상기 선택된 전압이 양끝에 입력되고 여러개의 저항소자가 직렬로 접속되어 입력된 전압을 여러개의 전압으로 분압해서 출력하거나 또는 입력된 전압을 출력하는 것이 가능한 저항회로, 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개를 선택해서 출력하는 제2의 선택회로 및 상기 전압선택지시에 의해 상기 제2의 선택회로를 제어해서 상기 표시데이타에 대응한 상기 분압된 여러개의 전압 또는 입력된 전압중의 어느 1개에서 출력할 전압을 선택시키는 제2의 제어회로를 갖고, 상기 제1의 선택회로에 의해 선택되는 2개의 전압의 차로 정해지는 오프세트전압의 크기가 미리 정해진 값보다 작으며, 외부에서 공급되는 n개의 전압중 최대의 것은 상기 X구도회로의 전원전압과 동일하고, 외부에서 공급되는 n개의 전압은 상기 병렬로 접속된 분압회로의 양끝에서 입력되는 것을 특징으로 하는 정보처리장치.
- 제17항에 있어서, 상기 분압회로를 여러개 갖고 이들은 병렬로 접속되고, 외부에서 공급되는 n개의 전압은 상기 병렬로 접속된 분압회로의 양끝에서 입력되는 것을 특징으로 하는 X구동회로.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-268908 | 1992-10-07 | ||
JP26890892 | 1992-10-07 | ||
JP93-268908 | 1993-10-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940009730A KR940009730A (ko) | 1994-05-24 |
KR0128046B1 true KR0128046B1 (ko) | 1998-04-21 |
Family
ID=17464943
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930020719A KR0128046B1 (ko) | 1992-10-07 | 1993-10-07 | 액정표시장치 |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR0128046B1 (ko) |
TW (1) | TW238376B (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI234134B (en) * | 2000-04-14 | 2005-06-11 | Koninkl Philips Electronics Nv | Display driver with double calibration means |
JP3832627B2 (ja) * | 2000-08-10 | 2006-10-11 | シャープ株式会社 | 信号線駆動回路、画像表示装置および携帯機器 |
TWI567718B (zh) * | 2010-11-25 | 2017-01-21 | 廖文裕 | 液晶驅動器及包含其之顯示裝置 |
TWI486932B (zh) * | 2013-04-03 | 2015-06-01 | Himax Tech Inc | 面板驅動電路 |
-
1993
- 1993-10-06 TW TW082108257A patent/TW238376B/zh not_active IP Right Cessation
- 1993-10-07 KR KR1019930020719A patent/KR0128046B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940009730A (ko) | 1994-05-24 |
TW238376B (en) | 1995-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6151005A (en) | Liquid-crystal display system having a driver circuit capable of multi-color display | |
US7038649B2 (en) | Liquid crystal display driving method/driving circuit capable of being driven with equal voltages | |
US6924865B2 (en) | Liquid crystal display device with connecting member of counter electrodes | |
KR0166602B1 (ko) | 액정표시장치 | |
US8358394B2 (en) | Liquid crystal display | |
JPH11183904A (ja) | 液晶表示装置 | |
JP2708098B2 (ja) | 液晶表示装置 | |
JP3454880B2 (ja) | 液晶表示装置の駆動方法および駆動回路 | |
KR0128046B1 (ko) | 액정표시장치 | |
JP3691854B2 (ja) | 開口率向上に適する横電界方式液晶表示装置 | |
JP2001264809A (ja) | 液晶表示装置 | |
JP3272848B2 (ja) | 液晶表示素子 | |
JPH10186410A (ja) | 液晶表示装置 | |
JP2804261B2 (ja) | 液晶表示装置 | |
JP2818159B2 (ja) | 液晶表示装置 | |
JP2801591B2 (ja) | 液晶表示装置 | |
JP4055778B2 (ja) | 液晶表示装置 | |
JP3595327B2 (ja) | 液晶表示装置 | |
JPH11194336A (ja) | 液晶表示装置 | |
JP2004280130A (ja) | 液晶表示装置 | |
JPH06347823A (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121002 Year of fee payment: 16 |
|
EXPY | Expiration of term |