KR0119837Y1 - 수직 편향 아이시 보호장치 - Google Patents

수직 편향 아이시 보호장치

Info

Publication number
KR0119837Y1
KR0119837Y1 KR2019950004252U KR19950004252U KR0119837Y1 KR 0119837 Y1 KR0119837 Y1 KR 0119837Y1 KR 2019950004252 U KR2019950004252 U KR 2019950004252U KR 19950004252 U KR19950004252 U KR 19950004252U KR 0119837 Y1 KR0119837 Y1 KR 0119837Y1
Authority
KR
South Korea
Prior art keywords
vertical
unit
signal
output
vertical deflection
Prior art date
Application number
KR2019950004252U
Other languages
English (en)
Other versions
KR960032983U (ko
Inventor
최용석
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=19409115&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=KR0119837(Y1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR2019950004252U priority Critical patent/KR0119837Y1/ko
Priority to RU96104325A priority patent/RU2124225C1/ru
Priority to US08/613,062 priority patent/US5995089A/en
Priority to CA002171397A priority patent/CA2171397C/en
Priority to IT96MI000461A priority patent/IT1283404B1/it
Priority to DE19609520A priority patent/DE19609520C3/de
Priority to IDP960593A priority patent/ID16485A/id
Priority to GB9605104A priority patent/GB2299002B/en
Priority to CN96103509A priority patent/CN1052367C/zh
Priority to BR9600675A priority patent/BR9600675A/pt
Priority to AU48058/96A priority patent/AU696347B2/en
Publication of KR960032983U publication Critical patent/KR960032983U/ko
Publication of KR0119837Y1 publication Critical patent/KR0119837Y1/ko
Application granted granted Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/14Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
    • G09G1/16Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
    • G09G1/165Details of a display terminal using a CRT, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/04Deflection circuits ; Constructional details not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/04Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback
    • H03K3/05Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback
    • H03K3/06Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/10Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator monostable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • H03K4/085Protection of sawtooth generators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Details Of Television Scanning (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 고안은 수직 편향 아이시(IC) 보호장치에 관한 것으로, 특히 컴퓨터가 디스플레이가 데이타 채널 전용 칩이 적용된 모니터로부터 데이타을 읽어들일 때 수직 주파수 선택 제한부를 적용 하여 25KHz 이상의 고주파수가 수직 주파수 선택 제한부로 입력되는 경우 이를 차단하여 수직 편향부의 수직 편향 아이시 보호할 수 있는 수직 편향 아이시(IC) 보호장치에 관한 것으로, 종래에는 디디시부로부터 컴퓨터 입출력부로 데이타를 전송할 시, 수직 편향부의 수직 편향 아이시는 50~100 Hz의 수직동기신호에서 동작되도록 설계 되어 있어서, 약 25KHz 이상의 수직동기신호가 입력되면 상기 수직 편향 아이시는 손상을 입게 되어 제품의 신뢰성을 떨어뜨리는 문제점이 있었으나, 본 고안에서는 수직 주파수 선택 제한부는 수직동기신호를 입력받아 시정수에 의해 펄스폭을 결정하여 출력하여 제 1 단안정 멀티바이브레이트부와, 상기 제1단안정 멀티바이브레이트부의 출력신호를 입력받아 시정수에 의해 펄프폭을 결정하여 출력하는 제 2 단안정 멀티바이브레이트부와, 상기 제 2 단안정 멀티바이브레이트부의 출력신호에 의해 스위칭하여 신호를 출력하는 스위칭부로 구성된 수직주파수 선택 제한부를 적용하여 수직 편향 아이시(IC)를 보호할 수 있는 효과가 있게 된다.

Description

수직 편향 아이시 보호장치
제 1 도는 종래의 디디시 작용장치의 블럭도.
제 2 도는 제 1 도의 동작 설명도.
제 3 도는 본 고안 디디시 작용장치의 수직 편향 아이시 보호장치 블럭도.
제 4 도는 제 3 도의 상세 회로도.
제 5 도는 제 4 도의 수직 주파수 제한부의 정상적인 수직동기신호 입력시 동작 설명도.
제 6 도는 제 4 도의 수직 주파수 제한부의 높은 수직동기신호 입력시 동작 설명도.
* 도면의 주요부분에 대한 부호의 설명
200 : 컴퓨터 입출력부 210 : 디디시 전용 칩
220 : 수직 주파수 선택 제한부 230 : 수직 편향부
231 : 제 1 단안정 멀티 바이브레이터부
232 : 제 2 단안정 멀티 바이브레이터부
233 : 스위칭부
본 고안은 수직 편향 아이시(IC) 보호장치에 관한 것으로, 특히 컴퓨터가 디스플레이 데이타 채널(DDC : Display Data Channel)(이하 디디시라 한다)전용 칩이 적용된 모니터로부터 데이타를 읽어들일 때, 순간적으로 수직 동기신호의 주파수가 25KHz이상이 됨으로 인해서 수직 편향부의 수직 편향 아이시(IC)가 손상을 입는데, 본 고안에서는 수직 주파수 선택 제한부를 적용하여 수직 편향 아이시(IC)를 보호할 수 있는 수직 편향 아이시(IC) 보호장치에 관한 것이다.
일반적으로 디디시라함은 모니터의 사양이나 제조일자, 또는 일렬번호등의 각종 정부를 제품 제조 공정시 모니터에 저장하여 사용자로 하여금 필요시기 저장된 정보를 모니터의 화면상에 디스플레이 하는 방법으로서 종래의 디디시 적용장치는 제 1 도에 도시된 바와같이, 전원이 인가되면 수직동기신호를 디디시부(110) 및 수직 편향부(120)로 출력하고 일정시간이 경화된 다음 상기 디디시부(110)로부터 모니터에 관한 데이타를 입력받는 컴퓨터 입출력부(100)와, 상기 컴퓨터 입출력부(100)로부터 출력되는 수직동기신호를 입력받아 일정시간이 지난후 데이타를 상기 컴퓨터 입출력부(100)로 출력하는 디디시부(110)와, 상기 컴퓨터 입출력부(100)로부터 수직동기신호를 입력받아 편향하는 수직 편향부(120)로 구성된 것으로, 이와 같이 구성된 종래의 디디시 적용장치에 대해서 설명하면 다음과 같다.
전원이 인가되면 컴퓨터 입출력부(100)는 수직동기신호출력단(VO)을 통해 제 2 도의 (가)에 도시된 바와같이 약50~100Hz 정도의 수직동기신호를 디디시부(110)의 디디시 전용 칩(111) ⑦번핀(P7) 및 수직 편향부(120)로 출력하기 시작하고, 이 수직동기신호의 펄스가 10개 전송된 후, 즉 제 2 도의 (나)에 도시된 바와같이 데이타 전송 준비 기간이 지난 후, 상기 디디시부(110)는 디디시 전용 칩(111)에 기 내장된 모니터에 관한 데이타를 디디시 전용 칩(111)의 ⑤번핀(P5)을 통해 컴퓨터 입출력부(100)의 데이타 전송입력단(DI)으로 출력하게 되는데, 데이타의 전송시간을 단축하기 위하여 약 25KHz 이상의 데이타 전송 주파수로써 전송을 하게 된다. 이때, 상기 컴퓨터 입출력부(100)의 수직 동기신호출력단(VO)에서는 약 25KHz 이상의 수직동기신호를 수직 편향부(120)에 입력하고, 상기 수직 편향부(120)의 수직 편향 아이시(미도시)에서는 이를 편향하여 디디시부(110)의 디디시 전용 칩(111)에 내장된 정보를 화면에 디스플레이 하게 된다. 또한, 데이타의 전송이 종료되면 컴퓨터 입출력부(100)에서는 약 50~100KHz 정도의 정상적 수직동기신호를 수직동기신호출력단(VO)을 통해 디디시부(110)의 디디시 전용 칩(111) ⑦번핀(P7) 및 수직 편향부(120)로 출력하여 모니터는 정상적인 화면을 디스플레이 하게 된다.
그런데, 수직 편향부의 수직 편향 아이시는 50~100Hz의 수직동기신호에서 동작되도록 설계되어 있어서, 약 25KHz 이상의 수직동기신호가 입력되면 상기 수직 편향 아이시는 손상을 입게 되어 제품의 신뢰성을 떨어뜨리는 문제점을 있었다.
따라서, 본 고안에서는 상기와 같은 종래의 문제점을 감안하여, 컴퓨터 입출력부의 수직동기신호출력단과 수직 편향부사이에 수직 주파수 선택제한부를 적용하여 25KHz의 수직동기신호가 상기 수직 편향부에 입력되는 경우에는 이를 차단하여 수직 편향 아이시를 보호하는데 목적이 있는 것으로, 이러한 목적을 갖는 본 고안을 상세히 설명하면 다음과 같다.
제 3 도는 본 고안 디디시 적용장치의 수직 편향 아이시 보호장치 블럭도로서, 이에 도시한 바와같이 전원이인가되면 수직동기신호를 디디시부(210) 및 수직 편향부(220)로 출력하며 일정시간이 경과된 다음 상기 디디시부(210)로부터 데이타를 입력받는 컴퓨터 입출력부(200)와, 상기 컴퓨터 입출력부(200)로부터 출력되는 수직동기신호를 입력받아 일정시간이 지난후 데이타를 상기 컴퓨터 입출력부(200)로 출력하는 디디시부(110)와, 상기 컴퓨터 입출력부(100)로부터 정상적인 수직동기신호가 입력되면 수직 편향부(220)로 출력하고 정상적인 수직동기신호보다 높은 수직동기신호가 입력되면 이를 차단하는 수직 주파수 선택 제한부(230)와, 상기 수직 주파수 선택 제한부(230)로부터 수직동기신호가 출력되면 이를 편향하여 수직 편향부(220)로 구성된다.
한편, 상기 수직 주파수 선택 제한부(230)는 수직동기신호를 입력받아 시정수에 의해 펄스폭을 결정하여 제 1 단안정 멀티바이브레이트(231)와, 상기 제 1 단안정 멀티바이브레이트(231)의 출력신호를 입력받아 시정수에 의해 펄스폭을 결정하여 출력하는 제 2 단안정 멀티바이브레이트(232)와, 상기 제 2 단안정 멀티바이브레이트(232)의 출력 신호에 의해 스위칭하여 수직동기신호를 출력하는 스위칭부(233)로 구성되어진 것으로, 이와 같이 구성된 본 고안의 작용 및 효과를 설명하면 다음과 같다.
컴퓨터 입출력부(200)와 디디시부(210)및 수직 편향부(220)는 종래의 장치와 구성및 동작이 동일하므로 작용 및 효과의 상세한 설명은 본 고안에서 추가된 수직 주파수 선택제한부(230)를 중심으로 설명한다.
먼저, 컴퓨터 입출력부(200)로부터 제 5 도의 (가)에 도시한 바와같은 50~100Hz의 정상적인 수직동기신호가 입력되는 경우에 수직 주파수 선택제한부(230)의 제 1 단안정 멀티바이브레이트(MM1)는 입력단(I1)을 통해 상기 수직동기신호를 입력받아 상승 모서리(positive edge)에서 트리거된 후, 외부 입력단(REXT1), (CEXT1)에 연결된 가변저항(VR1) 및 콘덴서(C1)에 의해 시정수가 결정되어 제 5 도 (나)에 도시한 바와같이 펄스폭이 조정하고, 아울러 펄스폭이 조정된 이 신호는 출력단(O1)을 통해 출력되는데 이때 가변저항(VR1)을 적당히 조정함으로써 다음 수직동기신호의 펄스가 입력되기전에 저전위레벨로 떨어지게 하여 상기 시정수 주기로 반복된 신호가 제 2 단안정 멀티바이브레이트(MM2)의 입력단(I2)으로 출력된다.
또한, 제 2 단안정 멀티바이브레이트(MM2)는 상기 제 1 단안정 멀티바이브레이트(MM1)로부터 연결된 가변저항 입력단(I2)으로 입력받아 외부 입력단(REXT2), (CEXT2)에 연결된 가변자항(VR2) 및 콘덴서(C2)에 의해 시정수가 결정되어 제 5 도의 (다)와 같은 신호가 출력단(O2)을 통해 출력되는데 이때 상기 가변저항(VR2)을 조정하면 상기 컴퓨터 입출력부(200)에서 출력되는 수직동기신호와 같은 펄스폭의 신호를 출력할 수 있다.
그리고, 상기 제 2 단안정 멀티바이브레이트(MM2)에서 출력되는 신호가 스위칭부(233)의 트랜지스터(Q1)의 베이스에 입력되면 그 트랜지스터(Q1)는 이 신호에 의해 온/오프를 반복하여 콜렉터측에는 제 5 도의 (라)와 같은 반전된 신호가 출력되고, 이 신호는 다시 트랜지스터(Q2)의 베이스로 인가되어 그 콜렉터에는 제 5 도의 (마)와 같은 또 다시 반전된 신호가 출력되므로 수직 편향부(220)로 입력되는 신호는 상기 컴퓨터 입출력부(200)로부터 출력되는 수직동기신호와 같은 신호가 입력된다.
그러나, 컴퓨터 입출력부(200)에서 제 6 도 (가)에 도시한 바와같이 25KHz의 높은 주파수가 수직 주파수 선택 제한부(230)의 제 1 단안정 멀티바이브레이트(MM1)의 입력단(11)으로 입력되는 경우, 즉 디디시부(210)로부터 컴퓨터 입출력부(200)로 데이타가 전송되는 경우에는 상기 제 6 도의 (가)와 같은 수직동기신호의 상승 모서리(positive edge)에서 트리거된 후 가변저항(VR1) 및 콘덴서(C1)에 의해 시정수가 결정하는데 이러한 시정수를 대단히 크게 하여 다음 수직동기신호의 펄스가 입력될 때까지 제 6 도(나)에 도시한 바와같이 고전위레벨상태로 유지하게 하며, 이에따라, 디디시부(210)의 데이타 전송이 종료될 때까지 항상 고전위레벨상태가 제 1 단안정 멀티바이브레이트(MM1)의 출력단(O1)을 통해 출력된다.
따라서, 제 2 단안정 멀티바이브레이트(MM1)의 입력단(I2)은 상기 제 1 단안정 멀티바이브레이트(MM1)의 출력단(O1)을 통해 출력되는 고전위레벨의 신호를 입력받아 가변저항(VR2) 및 콘덴서(C2)에 의해 제 6 도의 (다)와 같이 시정수의 시간만큼 펄스폭이 조정하며, 이 시정수 시간만큼의 시간이 경과된 후 이 신호는 저전위레벨상태가 되어 이 상태를 디디시부(210)의 데이타 전속이 종료될 때까지 유지하게 되고, 이 신호는 출력단(O2)을 통해 스위칭부(233)로 출력한다. 그리고 상기 제 2 단안정 멀티바이브레이트(MM1)의 출력신호가 스위칭부(233)의 트랜지스터(Q1)의 베이스에 입력되면 그 트랜지스터(Q1)는 이 신호에 의해 콜렉터측에 제 6 도의 (라)와 같은 반전된 신호를 출력하고, 이 신호는 다시 트랜지스터(Q2)의 베이스로 인가되어 그의 콜렉터에는 제 6 도의 (마)와같은 또 다시 반전된 신호가 출력되므로 수직 편향부(220)로 입력되는 신호는 디디시부(210)의 데이타 전송기간중의 초기 1 개의 펄스 즉, 제 2 단안정 멀티바이브레이트(232)의 가변저항(VR2) 및 콘덴서(C1)에 의해 결정되는 시간동안의 초기 1개 펄스를 제외하고는 저전위레벨신호가 입력된다.
이상에서 상세히 설명한 바와같이 본 고안은 수직 주파수 선택 제한부를 적용하여 25KHz 이상의 고주파수가 수직 주파수 선택 제한부로 입력되는 경우 이를 차단하여 수직 편향부의 수직 편향 아이시 보호할 수 있는 효과가 있게 된다.

Claims (2)

  1. 수직동기신호를 디디시부 및 수직 편향부로 출력하며 일정시간이 경과된 다음 상기 디디시부로부터 데이타을 입력받는 컴퓨터 입출력부와, 상기 컴퓨터 입출력부로부터 출력되는 수직동기신호를 입력받아 일정시간이 지난후 데이타를 상기 컴퓨터 입출력부로 출력하는 디디시부와, 상기 컴퓨터 입출력부로부터 정상적인 수직동기신호가 입력되면 수직 편향부로 출력하고 정상적인 수직동기신호보다 높은 수직동기신호가 입력되면 이들 차단하는 수직 주파수 선택 제한부와, 상기 수직 주파수 선택 제한부로부터 수직동기신호가 출력되면 이를 편향하는 수직 편향부로 구성하여 된 것을 특징으로 하는 수직 편향 아이시 보호장치.
  2. 제1항에 있어서, 수직 주파수 선택 제한부는 수직동기신호를 입력받아 시정수에 의해 펄스폭을 결정하여 출력하는 제 1 단안정 멀티바이브레이트부와, 상기 제 1 단안정 멀티바이브레이트부의 출력신호를 입력받아 시정수에 의해 펄스폭을 결정하여 출력하는 제 2 단안정 멀티바이브레이트부와, 상기 제 2 단안정 멀티바이브레이트부의 출력 신호에 의해 스위칭하여 신호를 출력하는 스위칭부로 구성하며 된 것을 특징으로 하는 수직 편향 아이시 보호장치.
KR2019950004252U 1995-03-11 1995-03-11 수직 편향 아이시 보호장치 KR0119837Y1 (ko)

Priority Applications (11)

Application Number Priority Date Filing Date Title
KR2019950004252U KR0119837Y1 (ko) 1995-03-11 1995-03-11 수직 편향 아이시 보호장치
RU96104325A RU2124225C1 (ru) 1995-03-11 1996-03-07 Устройство для защиты интегральной схемы вертикального отклонения для монитора
US08/613,062 US5995089A (en) 1995-03-11 1996-03-08 Device for protecting a vertical deflection integrated circuit for a monitor
CA002171397A CA2171397C (en) 1995-03-11 1996-03-08 Device for protecting a vertical deflection integrated circuit for a monitor
IT96MI000461A IT1283404B1 (it) 1995-03-11 1996-03-08 Dispositivo per proteggere un circuito integrato di deflessione verticale per un monitor con un chip a canale di dati di
IDP960593A ID16485A (id) 1995-03-11 1996-03-11 Peralatan untuk memproteksi defleksi vertikal yang digabungkan dengan rangkaian untuk monitor
DE19609520A DE19609520C3 (de) 1995-03-11 1996-03-11 Schutzvorrichtung für eine integrierte Monitor-Vertikalablenkschaltung
GB9605104A GB2299002B (en) 1995-03-11 1996-03-11 Device for protecting a vertical deflection integrated circuit for a monitor
CN96103509A CN1052367C (zh) 1995-03-11 1996-03-11 监视器垂直偏转集成电路的保护装置
BR9600675A BR9600675A (pt) 1995-03-11 1996-03-11 Dispositivo para a proteção de um circuito integrado (ci) de deflex o vertical para um monitor
AU48058/96A AU696347B2 (en) 1995-03-11 1996-03-12 Device for protecting a vertical deflection integrated circuit for a monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950004252U KR0119837Y1 (ko) 1995-03-11 1995-03-11 수직 편향 아이시 보호장치

Publications (2)

Publication Number Publication Date
KR960032983U KR960032983U (ko) 1996-10-24
KR0119837Y1 true KR0119837Y1 (ko) 1998-07-15

Family

ID=19409115

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950004252U KR0119837Y1 (ko) 1995-03-11 1995-03-11 수직 편향 아이시 보호장치

Country Status (11)

Country Link
US (1) US5995089A (ko)
KR (1) KR0119837Y1 (ko)
CN (1) CN1052367C (ko)
AU (1) AU696347B2 (ko)
BR (1) BR9600675A (ko)
CA (1) CA2171397C (ko)
DE (1) DE19609520C3 (ko)
GB (1) GB2299002B (ko)
ID (1) ID16485A (ko)
IT (1) IT1283404B1 (ko)
RU (1) RU2124225C1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100201953B1 (ko) * 1996-01-15 1999-06-15 구자홍 모니터의 디스플레이 데이터 채널 기능 제어장치와 방법
KR100621185B1 (ko) * 1999-09-09 2006-09-06 삼성전자주식회사 디디씨 모니터의 동작 기록형 마이크로컴퓨터의 제어방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS544570B2 (ko) * 1972-09-14 1979-03-08
US3772563A (en) * 1972-11-09 1973-11-13 Vector General Vector generator utilizing an exponential analogue output signal
DE2428367C2 (de) * 1974-06-12 1979-06-21 Siemens Ag, 1000 Berlin Und 8000 Muenchen Schaltungsanordnung zum Begrenzen der Übertragungsgeschwindigkeit von Datensignalen
JPS5597774A (en) * 1979-01-20 1980-07-25 Nec Corp Cathode-ray tube display unit
US5220251A (en) * 1990-09-17 1993-06-15 Zenith Electronics Corporation Horizontal scan modulator having size selection
US5430502A (en) * 1992-02-25 1995-07-04 Matsushita Electric Industrial Co., Ltd. Apparatus for eliminating moire pattern effects resulting from the use of different display resolution with a fixed size shadow mask
US5394171A (en) * 1992-11-02 1995-02-28 Zenith Electronics Corp. Synchronizing signal front end processor for video monitor
JP4150173B2 (ja) * 2001-06-04 2008-09-17 株式会社ソフィア 遊技機

Also Published As

Publication number Publication date
ID16485A (id) 1996-10-02
GB2299002A (en) 1996-09-18
BR9600675A (pt) 1997-12-30
ITMI960461A0 (ko) 1996-03-08
KR960032983U (ko) 1996-10-24
GB2299002B (en) 1999-07-07
DE19609520C2 (de) 1998-05-20
IT1283404B1 (it) 1998-04-21
ITMI960461A1 (it) 1997-09-08
AU696347B2 (en) 1998-09-10
CN1052367C (zh) 2000-05-10
US5995089A (en) 1999-11-30
CA2171397A1 (en) 1996-09-12
CA2171397C (en) 2003-02-04
AU4805896A (en) 1996-09-19
DE19609520A1 (de) 1996-09-19
DE19609520C3 (de) 2002-07-04
CN1135700A (zh) 1996-11-13
GB9605104D0 (en) 1996-05-08
RU2124225C1 (ru) 1998-12-27

Similar Documents

Publication Publication Date Title
US6476590B2 (en) Residual image improving system for a liquid crystal display (LCD)
KR100543233B1 (ko) 액정표시장치
US7190343B2 (en) Liquid crystal display and driving method thereof
JPH04334874A (ja) 電池式受信機
KR930003003A (ko) 매트릭스 표시 장치 및 그 동작 방법
WO1995034986A2 (en) A liquid crystal display with a drive circuit
KR0119837Y1 (ko) 수직 편향 아이시 보호장치
US5481507A (en) Electronic timekeeping device reduced adjustment data storage requirement
KR20030069050A (ko) 표시장치
WO2017152643A1 (en) Reset circuit, shift register unit, and gate scanning circuit
EP1044447A1 (en) Matrix display device
EP0811179B1 (en) Liquid crystal display device
US4551716A (en) Display control for electronic calculator
JPH08106834A (ja) スイッチ回路
CN108447451A (zh) 显示装置
US20200105211A1 (en) Drive circuit of display device, display device and display panel
KR20050003253A (ko) 아날로그 버퍼 및 그 구동방법
US20070024744A1 (en) System and method for periodic reset of a display
SU1587665A1 (ru) Устройство дл настройки и контрол блоков телевизионных приемников
KR100228284B1 (ko) 타이밍 시퀀스를 이용한 방전회로
KR0138464Y1 (ko) 텔레비젼의 튜너 조정장치
KR0177107B1 (ko) 온스크린 디스플레이 화면 위치 조절회로 및 조절방법
KR0175036B1 (ko) 액정표시장치의 디스플레이 구동회로
US3497766A (en) Control arrangement with attenuation circuit controlling voltage-responsive switching means
JP3322620B2 (ja) 表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20080218

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee