JPWO2013105768A1 - グラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置 - Google Patents

グラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置 Download PDF

Info

Publication number
JPWO2013105768A1
JPWO2013105768A1 JP2013553383A JP2013553383A JPWO2013105768A1 JP WO2013105768 A1 JPWO2013105768 A1 JP WO2013105768A1 JP 2013553383 A JP2013553383 A JP 2013553383A JP 2013553383 A JP2013553383 A JP 2013553383A JP WO2013105768 A1 JPWO2013105768 A1 JP WO2013105768A1
Authority
JP
Japan
Prior art keywords
graphene
polymer
composite
poly
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013553383A
Other languages
English (en)
Other versions
JP6083387B2 (ja
Inventor
ヨングァン イ
ヨングァン イ
スジョン イ
スジョン イ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kaneka Corp
Sungkyunkwan University Research and Business Foundation
Original Assignee
Kaneka Corp
Sungkyunkwan University Research and Business Foundation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kaneka Corp, Sungkyunkwan University Research and Business Foundation filed Critical Kaneka Corp
Publication of JPWO2013105768A1 publication Critical patent/JPWO2013105768A1/ja
Application granted granted Critical
Publication of JP6083387B2 publication Critical patent/JP6083387B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08LCOMPOSITIONS OF MACROMOLECULAR COMPOUNDS
    • C08L101/00Compositions of unspecified macromolecular compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02425Conductive materials, e.g. metallic silicides
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/14Layered products comprising a layer of synthetic resin next to a particulate layer
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08KUse of inorganic or non-macromolecular organic substances as compounding ingredients
    • C08K3/00Use of inorganic substances as compounding ingredients
    • C08K3/02Elements
    • C08K3/04Carbon
    • C08K3/042Graphene or derivatives, e.g. graphene oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B1/00Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
    • H01B1/20Conductive material dispersed in non-conductive organic material
    • H01B1/24Conductive material dispersed in non-conductive organic material the conductive material comprising carbon-silicon compounds, carbon or silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02527Carbon, e.g. diamond-like carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02623Liquid deposition
    • H01L21/02628Liquid deposition using solutions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1606Graphene
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7781Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with inverted single heterostructure, i.e. with active layer formed on top of wide bandgap layer, e.g. IHEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0676Nanowires or nanotubes oriented perpendicular or at an angle to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M4/00Electrodes
    • H01M4/02Electrodes composed of, or comprising, active material
    • H01M4/62Selection of inactive substances as ingredients for active masses, e.g. binders, fillers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Organic Chemistry (AREA)
  • Polymers & Plastics (AREA)
  • Medicinal Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Dispersion Chemistry (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Carbon And Carbon Compounds (AREA)
  • Laminated Bodies (AREA)

Abstract

本発明は、高分子を含む層と、単層または複数層のグラフェンを含み、上記グラフェンの一部または全体が上記高分子を含む層上に垂直または傾斜して配置された複合体に関するもので、上記複合体はグラフェンの3次元的配置によりさらに広くなった表面積を有し、これによって向上した電気化学的性能及び優れた安定性を発揮し、電極、センサ、電池、ディスプレイなどの各種の電子装置に活用することができる。

Description

本発明は、グラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置に関するもので、さらに具体的には、高分子を含む層及びその上に形成された3次元的形状を有するグラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置に関するものである。
グラフェン(graphene)は、炭素原子が黒鉛のように2次元に結合されて構成された物質であるが、黒鉛とは違って、単層または2〜3層と非常に薄く形成されている物質である。
グラフェンは、構造的、化学的にも非常に安定しているだけでなく、非常に優れた伝導体としてシリコンより約100倍速く電子を移動させ、銅よりも約100倍さらに多くの電流を流すことができることが知られている。
このようなグラフェンの特性は、2004年、黒鉛からグラフェンを分離する方法が発見され、これまで予測してきた特性が実験的に確認され、これは過去数年間、全世界の科学者を熱狂させた。
グラフェンは、相対的に軽い元素である炭素のみからなり、1次元または2次元ナノパターンを加工することが非常に容易であるという長所があり、これを活用すれば、半導体−導体性質を調節できるだけでなく、炭素が有する化学結合の多様性を用いてセンサ、メモリなど、広範囲な機能性素子の製作も可能である。
2008年には、MITが選定した世界100大未来技術としても選定され、最近は韓国内でも韓国科学技術評価院及び三星経済研究所からグラフェン関連技術が10年以内に生活を変える10大技術としても選定された。
グラフェンの高い電気伝導度と広い比表面積は、エネルギー貯蔵素材の高出力/高容量特性に寄与し、これまでエネルギー貯蔵素子用電極として開発されてきた。
このようなグラフェンを3次元的に整列させるための方法として、化学気相蒸着法(Chemical Vapor Deposition;CVD)方式によるものとして「Vertically aligned graphene electrode for lithium ion battery with high rate capability」という題目でXingcheng XiaoらによりElectrochemistry Communications 13(2011)209−212に発表された論文がある。上記方法は、触媒を調節し、CVD方式によってグラフェンを垂直整列させる方法であるが、大量生産が難しいという短所がある。
また、磁気蒸着(magneto evaporation)方式によるものとして「Vertical alignment of reduced graphene oxide/Fe−oxide hybrids using the magneto−evaporation method」という題目でSang Cheon YounらによりChem.Commun.,2011,47,5211−5213に発表された論文がある。しかし、上記方法によっては、純粋グラフェンだけでは3次元的な整列が難しく、鉄酸化物との合成物生成の問題がある等、3次元的に整列されたグラフェンの商用化に適切でない。
本発明は、上記のような従来技術の問題を解決するためのもので、本発明の目的は、グラフェンが3次元的に配置された、電気化学的性能が向上し、安定性に優れた新規の複合体及びその製造方法を提供するものである。
本発明の他の目的は、グラフェンが3次元的に配置された、大量生産及び商用化が可能な新規の複合体及びその製造方法を提供するものである。
本発明のもう1つの目的は、グラフェンの3次元的配置を可逆的に調節できる複合体の製造方法を提供するものである。
本発明のもう1つの目的は、グラフェンが3次元的に配置された新規の複合体を用いた電子装置を提供するものである。
本発明による複合体は、高分子を含む層と、単層または複数層のグラフェンを含み、上記グラフェンの一部または全体が上記高分子を含む層上に垂直または傾斜して配置される。
本発明による複合体の製造方法は、伝導性基板上に高分子を含む層をコーティングする段階;上記高分子を含む層上にグラフェンをコーティングする段階;上記高分子を含む層及びグラフェン層がコーティングされた伝導性基板に電圧を印加し、一部または全部のグラフェンが上記高分子を含む層上に垂直または傾斜して配置されるように組み立てる段階を含む。
本発明によるもう一つの複合体の製造方法は、伝導性基板上に高分子を含む層をコーティングする段階;グラフェンを分散させた分散液に上記高分子を含む層がコーティングされた伝導性基板を浸し、電圧を印加して一部または全部のグラフェンが上記高分子を含む層上に垂直または傾斜して配置されるようにコーティングする段階を含む。
本発明による電子装置は、上記複合体を含む。
本発明による複合体は、グラフェンを垂直または傾斜して配置することで、さらに広い表面積が得られ、これによってさらに向上した電気化学的性能を発揮し、安定性も優れる。
本発明による複合体の製造方法は、電気化学的方法を用いることによって大量生産及び商用化が可能である。本発明による複合体の製造方法は、グラフェンの配置を2次元から3次元に、3次元から再度2次元に調節することができ、さらにこのような配置の変化を反復的に実施できる可逆性の長所を有する。
本発明の複合体は、グラフェンを垂直または傾斜して配置することによって向上した電気化学的性能を有するので、電極、電気化学センサ、バイオセンサ、エネルギー貯蔵装置、リチウムイオン電池をはじめとした2次電池、キャパシタ、太陽電池、半導体、ディスプレイ、スクリーン、電子ペーパー、コンピュータなどの各種の電子装置に活用が可能である。
図1は、本発明による複合体を示すための模式図である。
図2a〜2dは、本発明による複合体の製造方法を示すための模式図である。
図3は、本発明の一実施例によって製造された伝導性基板上にコーティングされたPSS−Na高分子層に対するSEM写真である。
図4は、本発明の一実施例によって製造されたPSS−Na高分子層上にコーティングされたグラフェン層に対する水晶振動子秤の観測結果である。
図5は、本発明の一実施例によって製造されたPSS−Na高分子層上にコーティングされたグラフェン層に対するSEM写真である。
図6は、本発明の一実施例によって製造されたPSS−Na高分子層上にグラフェンが垂直または傾斜して配置された複合体の表面を観測したSEM写真である。
図7及び8は、本発明の一実施例によって製造されたグラフェンが垂直または傾斜して配置される前後の複合体に対する循環電圧電流測定グラフである。
図9は、本発明の一実施例によって製造されたグラフェンが垂直または傾斜して配置される前後の複合体に対する比静電容量の走査速度に対する変化を示したものである。
図10は、図9に示された比静電容量の変化量を百分率で示したものである。
図11は、本発明の一実施例によって製造された複合体に対するサイクル特性の測定結果を示したものである。
以下では、本明細書に添付する図面を参照し、本発明について詳細に説明する。
本発明による複合体は、高分子を含む層と、単層または複数層のグラフェンを含み、上記グラフェンの一部または全体が上記高分子を含む層上に垂直または傾斜して配置される。
図1は、本発明による複合体の模式図を示したものである。図1から見られるように、複合体(100)は高分子を含む層(101)上に垂直または傾斜して配置されたグラフェン(102)を含む。上記グラフェン(102)の一側端部(102a)は上記高分子を含む層(101)に接触しており、上記端部(102a)に対向するグラフェン(102)の他側端部(102b)は上記高分子を含む層(101)から離隔されている。
本発明の複合体で、上記グラフェンは、上記高分子を含む層から垂直または傾斜して配置されることによって多様な角度及び方向に3次元形状を具現することができる。
本発明の一側面において、それぞれのグラフェンは、高分子を含む層の表面に対して類似する傾斜角を有しながら、多様な方向に配置することができる。本発明の他の側面において、それぞれのグラフェンは、高分子を含む層の表面に対して多様な傾斜角を有しながら多様な方向に配置することができるが、傾斜角は、例えば、0°超〜約90°、約30°〜約90°、約60°〜約90°の範囲にあるが、これらに限定されるわけではない。本発明の他の側面において、大部分のグラフェンは、高分子を含む層の表面に対して多様な角度を有しながら、類似する方向に配置することができる。本発明の他の側面において、ほぼ全てのグラフェンは、高分子を含む層の表面に対して類似する傾斜角を有しながら、同一の方向に高分子を含む層から配置することができる。
本発明による複合体は、上記グラフェンの総重量のうち50%以上、好ましくは70%以上、さらに好ましくは90%以上が上記高分子を含む層上に垂直または傾斜して配置される。
本発明による複合体において、高分子は電圧の印加時にグラフェンを垂直または傾斜して配置させることができるのであれば、いずれのものでも用いることができる。本発明に用いられる高分子として、好ましくは負電荷を帯びた高分子を用いることができ、例えば、ポリ(スチレンスルホネート)(PSS)、ポリ(メタクリル酸)、ポリメチル(メタ)アクリレート、ポリマレイン酸、ポリ(エチレンオキシド)、ポリ(ビニルサルフェート)、ポリ(ビニルスルホネート)、ポリ(3−スルホプロピルメタクリレート)、ポリ(アクリルアミド−2−メチル−プロパンスルホネート)、及びポリビニルアルコールで構成された群より選択される1種以上を用いることができる。これらのうちポリ(スチレンスルホネート)が好ましい。
本発明による複合体において、高分子を含む層の厚さは約100nm以上の範囲で選択することができる。高分子を含む層の厚さが約100nm未満と薄い場合、その表面上でグラフェンを3次元的に配置することが難しいこともある。高分子を含む層の厚さは、例えば、約100nm〜100μmであってもよいが、これに限定されるわけではない。一部の実施例で、高分子を含む層の厚さは約500nm〜約100μm、約1μm〜約100μm、約10μm〜約100μm、約50μm〜約100μmの範囲を有することができる。しかし、高分子を含む層の厚さは、上記範囲に限定されるわけではなく、高分子の種類、グラフェンの含量、印加電圧、適用電気装置の種類、大きさなどのような他の因子との関係で高分子を含む層の表面にコーティングされたグラフェンを3次元に配置することができる限り、任意の厚さに調節され得る。
本発明による複合体において、グラフェンは、電圧の印加時に、高分子を含む層上で垂直または傾斜して配置することができるものであれば、いずれのものでも用いることができる。本発明に用いられるグラフェンとして、好ましくはドーピングされたグラフェンを用いることができ、さらに好ましくは、pタイプにドーピングされたグラフェンを用いることができる。本発明におけるドーピングは、グラフェンの構造はそのまま維持されながら、グラフェンとドーパント分子間の相互作用によるドーピングである。pタイプにドーピングされたグラフェンとして、例えばHNO、HCl、HPO、CHCOOH及びHSOで構成された群より選択される1種以上のドーパントでドーピングされたグラフェンを用いることができる。グラフェンをドーピングする方法は、当業界において通常に用いられるものであれば、特に制限なしに使用可能である。
本発明の複合体を製造する方法について説明する。
本発明による複合体の製造方法は、伝導性基板上に高分子を含む層をコーティングする段階;上記高分子を含む層上にグラフェンをコーティングする段階;上記高分子を含む層及びグラフェン層がコーティングされた伝導性基板に電圧を印加し、一部または全部のグラフェンが上記高分子を含む層上に垂直または傾斜して配置されるように組み立てる段階を含む。
本発明による他の複合体の製造方法は、伝導性基板上に高分子を含む層をコーティングする段階;グラフェンを分散させた分散液に上記高分子を含む層がコーティングされた伝導性基板を浸し、電圧を印加して一部または全部のグラフェンが上記高分子を含む層上に垂直または傾斜して配置されるようにコーティングする段階を含む。
図2a〜2dは、本発明による複合体の製造方法の模式図を示したものである。図2aに例示的に示された通り、伝導性基板(210)を準備した後、図2bのように上記伝導性基板(210)上に高分子を含む層(211)をコーティングし、図2cのように上記高分子を含む層(211)上にグラフェン(212)をコーティングする。上記伝導性基板(210)に電圧を印加し、図2dのように、一部または全部のグラフェン(202)が上記高分子を含む層(201)上に垂直または傾斜して配置されるように組み立てることによって複合体を製造する。この後、必要に応じて複合体から上記伝導性基板を除去することができ、この場合、図1のように、高分子を含む層(101)上に一部または全部のグラフェン(102)が垂直または傾斜して配置された複合体(100)となる。
本発明による複合体の製造方法において、伝導性基板の除去は、通常の方法による。
本発明による複合体の製造方法において、上記高分子及びグラフェンは上記で説明した通りである。
本発明による複合体の製造方法において、基板の種類には特に制限がなく、例えば、金、白金、銀、銅などの金属、ITOなどの金属酸化物、伝導性高分子、カーボン、カーボン繊維、炭素ナノチューブなどを用いることができる。
本発明による複合体の製造方法において、伝導性基板上に高分子を含む層を形成する方法には特に制限がなく、例えば、ローラーコーティング、ディップコーティング、スピンコーティング、ドクターブレードコーティング、スクリーンプリンティングなどが用いられる。
本発明による複合体の製造方法において、グラフェン分散時に用いられる溶媒は、基板にコーティングされた高分子を溶かしたり変形させる特性がないものであれば、どれでも使用可能である。溶媒は、基板にコーティングされる高分子の種類に応じて決定されるが、例えば、N,N−ジメチルホルムアミド、クロロホルム、クロロベンゼン、テトラヒドロフラン、トルエン、アセトン、メタノール、エタノール、ブタノール、ジメチルスルホキシド、N−メチルピロリジノン、N,N−ジメチルアセトアミド、ベンゼン、ジオキサン、ヘキサン、シクロヘキサン、酢酸などを挙げることができ、これに限定されるわけではなく、極性溶媒から非極性溶媒に至るまで多様な溶媒の使用が可能である。また、溶媒は単独または2種類以上の物質を混合して用いることができる。
本発明による複合体の製造方法において、上記高分子を含む層上にグラフェンをコーティングする段階は、好ましくは負電荷を帯びた高分子の負電荷とpタイプにドーピングされたグラフェンの正電荷間の静電気的引力を用いる。
本発明の一側面によって、上記グラフェンがコーティングされた伝導性基板に電圧を印加する時に用いられる電解液は、伝導性基板上にコーティングされた高分子を含む層に影響を及ぼさず、溶液内に溶けている塩を析出させるか結晶を形成しないものに選択して用いる。好ましくは、グラフェン分散液の溶媒条件及びpHを考慮し、同一、類似のものを選択する。
本発明による複合体の製造方法において、上記グラフェンがコーティングされた複合体に電圧を印加する方法は、定電圧法を用いることができ、印加電圧は高分子の種類、高分子中の負電荷の含量、グラフェンの含量などのような因子との関係で、高分子を含む層の表面にコーティングされたグラフェンを3次元に配置することができる限り、任意の範囲に調節され得る。例えば、PSS−Na高分子を用いる場合、印加電圧は、Ag/AgCl/KCl(sat’d)を基準電極として−1V〜−5V、好ましくは−1.5V〜−4V、さらに好ましくは−2V〜−4Vの範囲になり得る。上記範囲を逸脱する場合、高分子層の劣化が発生し得る。また、電荷量は、PSS−Na高分子を用いる場合、好ましくは0.002mAh/cm以上、より好ましくは0.003mAh/cm以上となるが、電荷量が0.002mAh/cm未満の場合、グラフェンの3次元的配置が難しいこともある。従来の炭素ナノチューブを整列するために必要な印加電圧が−150V程度であることに照らせば、本発明は、はるかに緩和された条件下でもグラフェンを垂直または傾斜して配置されるように組み立てることが可能であることが分かる。
本発明による複合体は、グラフェンが3次元的に配置されることによって広い表面積を有し、これによって電気化学的性能が大きく向上し、繰り返し安定性に優れる。
本発明による複合体の製造方法は、電気化学的方法を用いることによって、大量生産及び商用化が可能である。本発明による複合体の製造方法は、グラフェンの配置を2次元から3次元に、3次元から再度2次元に調節することができ、さらにこのような配置変化を反復的に実施することができ、可逆性の長所を有する。
本発明による複合体における、電圧を印加した複合体の比静電容量は、通常、電圧を印加しなかった複合体の比静電容量の2〜100倍であるが、好ましくは3〜70倍、より好ましくは4〜50倍である。
本発明の複合体は、グラフェンを垂直または傾斜して配置することによって、向上した電気化学的性能を有するので、電極、電気化学センサ、バイオセンサ、エネルギー貯蔵装置、リチウムイオン電池をはじめとした2次電池、キャパシタ、太陽電池、半導体、ディスプレイ、スクリーン、電子ペーパー、コンピュータなどの各種の電子装置に活用が可能である。
下記で実施例を通じて本発明をさらに具体的に説明する。しかし、下記の実施例は、本発明に対する理解を促進するために例示の目的としてのみ提供されただけで、本発明の範疇及び範囲はこれに限定されないことを明らかにする。
(1)準備
PSS−Na(polystyrene sulfonate sodium salt,Aldrich)、エタノール(Samchun)、HNO(Aldrich、66%)を準備し、購入した状態のまま用いた。
黒鉛は、ウクライナの「Zaval’evsk coal field」として、灰分含量が<0.05質量%であり、粒子のサイズが200〜300μmであるものを用いた。
膨張黒鉛(expanded graphite)は、上記黒鉛から熱膨張によって準備した。これは、CFnClFが板状間に挿入されてフルオロ化(fluorinated)されたものである。膨張黒鉛を製造するための具体的な情報及び条件のために、<One−Step Exfoliation Synthesis of Easily Soluble Graphite and Transparent Conducting Graphene Sheets,By Jong Hak Lee,Dong Wook Shin,Victor G.Makotchenko,Albert S.Nazarov,Vladimir E.Redorov,Yu Hee Kim,Jae−Young Choi,Jong Min Kim,and Ji−Beom Yoo,Adv.Mater.2009,21,4383>を参照することができる。
(2)負電荷を帯びた高分子の伝導性基板上のコーティング
負電荷を帯びた高分子のカチオン金属塩としてPSS−Naを用い、上記PSS−Naを蒸溜水に溶かし10重量%のPSS−Na溶液を作った。上記PSS−Na溶液に伝導性基板として金電極(1×1cm)を浸し、ディップコーティングした。PSS−Na高分子がコーティングされた伝導性基板を上記溶液から取り出して常温で1日中乾燥させた。PSS−Na高分子層の厚さは0.5〜1μmであった。上記PSS−Na高分子層の表面特性はFE−SEM(Field emission Scanning Electron Microscope,JEOL)を用いて観察した。図3は、上記で製造された伝導性基板上にコーティングされたPSS−Na層のSEM写真である。
(3)pタイプドーピングされたグラフェン分散液の製造
膨張黒鉛を常温、常圧で5分間HNOドーパントによりドーピングさせた後、濾過して真空オーブンで25℃で30分間乾燥させ、pタイプにドーピングされた膨張黒鉛を生成した。上記ドーピングされた膨張黒鉛(1mg)をエタノール(100ml)に分散させ、1時間750Wでチップ超音波装置(バータイプ)(VCX−750,Sonics米国)を用いて超音波攪拌し、pタイプにドーピングされたグラフェン分散液を生成した。
(4)高分子層上にグラフェンコーティング
PSS−Na高分子層がコーティングされた金電極(伝導性基板)を上記pタイプにドーピングされたグラフェンが分散した溶液に3分間浸してグラフェンをコーティングした。この時、pタイプにドーピングされたグラフェンの正電荷とPSSの負電荷間の静電気的引力によってグラフェンがコーティングされる。このように、グラフェンのコーティング後に常温で1時間乾燥させた。
グラフェンがPSS−Na高分子層にコーティングされたのは、水晶振動子秤(QCM;Quartz Crystal Microbalance)(QCM922,Seiko Japan)を用いて観察し、その結果を図4に示した。図4は、本発明の一実施例によって製造されたPSS−Na高分子層上にコーティングされたグラフェン層に対する水晶振動子秤の観測結果を示したもので、コーティング過程中に蒸着時間に対するデルタ周波数の変化を示す。
図5は、上記で製造されたPSS−Na高分子層にコーティングされたグラフェン層のSEM写真である。図5から見られるように、グラフェンのコーティングによって、PSS−Na高分子層(図3参照)に比べて多少しわが寄った表面を有した。
(5)グラフェンの3次元的配置
上記PSS−Na高分子層及びグラフェン層がコーティングされた金電極に電圧を加え、グラフェンを3次元的に配置した。電解液では、エタノールにHNOを添加し、グラフェン溶液と同じpH4.0になるようにした溶液を用いた。電圧印加時に相対電極としては白金、基準電極としてはAg/AgCl/KCl(sat’d)電極を用いた。定電圧法を用いて−2Vで加えた総電荷量が0.003mAh/cmとなるまで電圧を印加し、PSS−Na高分子層上にグラフェンが垂直または傾斜して配置されるようにした。この後、グラフェンが垂直または傾斜して配置された電極をエタノールで軽く洗い落とし、常温で乾燥させた。
図6は、PSS−Na高分子層上にグラフェンが3次元的形状に具現されたことを観測したSEM写真である。図6から見られるように、グラフェンがPSS−Na高分子層上に垂直または傾斜して配置されている。このように、グラフェンが3次元的に配置された理由は、電圧の印加によるPSS−Na高分子鎖形状の構造変化と、グラフェンの高い伝導性の複合作用によるものと推測される。参考までに、PSS−Na高分子はΔV<0の時、鎖形状が立つことが知られており<Macromolecules 1988,21,1016−1020>、グラフェンは〜10S/cmの高い伝導度を有する。
(6)特性の分析
複合体の循環電圧電流(CV)
本発明による複合体の電気化学的特性及び比静電容量の分析のために、グラフェンが垂直または傾斜して配置される前後の複合体のそれぞれに対して基準電極としてAg/AgCl/KCl(sat’d)を用い、相対電極としては白金を用いて循環電圧電流法を実施した。1.0M LiClO/PC溶液を電解質として用い、電解質は用いる前に30分程窒素ガスでパージし、長時間サイクル実験をする時、電解質内の容存酸素を窒素を用いて排除した。実験は常温で行い、電極物質の質量は水晶振動子秤を用いて測定した。CV実験は、ポテンシオスタット(potentiostat)(VSP,Princeton Applied Research,USA)を用いて測定した。
図7は、グラフェンが垂直または傾斜して配置される前後の複合体に対して100mV/sの走査速度でCVを測定した結果を示したものである。図7から見られるように、グラフェンが垂直または傾斜して配置される前の複合体(p−グラフェンと表示)に比べ、グラフェンが垂直または傾斜して配置された後の複合体(v−グラフェンと表示)が高い電流値を示した。
図7のCVグラフにおいて比静電容量を計算して求めた結果、グラフェンが垂直または傾斜して配置される前の複合体(p−グラフェンと表示)は、比静電容量が95.6F/gであるのに対し、グラフェンが垂直または傾斜して配置された後の複合体(v−グラフェンと表示)は、419F/gと約4.4倍向上した比静電容量を示した。
図8a及び8bは、それぞれグラフェンが垂直または傾斜して配置される前後の複合体に対して100mV/s〜1000mV/sの走査速度でCVを測定した結果を示したものである。図7と同様に、グラフェンが垂直または傾斜して配置される前の複合体(図8A)に比べ、グラフェンが垂直または傾斜して配置された後の複合体(図8B)が高い電流値を示した。
このように、グラフェンが垂直または傾斜して配置された後の複合体がさらに高い電流値及び比静電容量を有するのは、グラフェンの3次元的配置により電解質と接するグラフェンの表面積が広くなることに起因すると判断される。
複合体の走査速度に対する比静電容量の変化
図9は、グラフェンが垂直または傾斜して配置される前後の複合体に対する比静電容量の走査速度(100mV/s〜1000mV/s)に対する変化を示したもので、図10は、上記比静電容量の変化量を百分率で示したものである。図9及び10から見られるように、グラフェンが垂直または傾斜して配置された後の複合体(v−グラフェンと表示)は、グラフェンが垂直または傾斜して配置される前の複合体(p−グラフェンと表示)とは違って、走査速度100mV/s〜1000mV/s全体の範囲で相当高い比静電容量を示した。
複合体のサイクル特性
複合体のサイクル特性を調査するために、走査速度500mV/sで5000回測定し、その結果を図11に示した。図11から見られるように、グラフェンが垂直または傾斜して配置される前の複合体(p−グラフェンと表示)は、サイクル回数が増加するほど電気化学的性能が落ちるのに対し、グラフェンが垂直または傾斜して配置された後の複合体(v−グラフェンと表示)は、サイクル回数が増加しても性能がほぼそのまま維持された。
実施例1で製造された複合体についてグラフェンの3次元的配置の可逆性を実験した。
電解液、基準電極及び相対電極を同一の条件とするものの、正電荷の電圧2Vを電荷量0.003mAh/cmで印加した。その結果、複合体で3次元的に配置されたグラフェンが再度PSS−Na高分子層上に2次元的形状に復元されたことを確認した。以後、再度電解液、基準電極及び相対電極を同一の条件とするものの、負電荷の電圧−2Vを電荷量0.004mAh/cmで印加した。その結果、2次元的形状に復元されたグラフェンが再度PSS−Na高分子層上に垂直または傾斜して配置され、3次元的形状を再具現することを確認した。
このように、反復的電圧印加によりグラフェンが3次元的形状に再配置された複合体について電気化学的性能をテストしてみた結果、依然として高い性能及び安定性が維持されることを確認した。
本発明の複合体は、グラフェンを垂直または傾斜して配置することによって向上した電気化学的性能を有するので、電極、電気化学センサ、バイオセンサ、エネルギー貯蔵装置、リチウムイオン電池をはじめとした2次電池、キャパシタ、太陽電池、半導体、ディスプレイ、スクリーン、電子ペーパー、コンピュータなどの各種の電子装置に活用が可能である。
100 複合体
101、201、211 高分子を含む層
102、202、212 グラフェン
102a、102b グラフェンの端部
210 伝導性基板

Claims (22)

  1. 高分子を含む層と、単層または複数層のグラフェンを含み、
    上記グラフェンの一部または全体が上記高分子を含む層上に垂直または傾斜して配置されたことを特徴とする複合体。
  2. 第1項において、
    上記グラフェンの総重量のうち50%以上が上記高分子を含む層上に垂直または傾斜して配置されたことを特徴とする複合体。
  3. 第2項において、
    上記グラフェンの総重量のうち70%以上が上記高分子を含む層上に垂直または傾斜して配置されたことを特徴とする複合体。
  4. 第3項において、
    上記グラフェンの総重量のうち90%以上が上記高分子を含む層上に垂直または傾斜して配置されたことを特徴とする複合体。
  5. 第1項において、
    上記高分子は負電荷を帯びた高分子である複合体。
  6. 第5項において、
    上記負電荷を帯びた高分子は、ポリ(スチレンスルホネート)、ポリ(メタクリル酸)、ポリメチル(メタ)アクリレート、ポリマレイン酸、ポリ(エチレンオキシド)、ポリ(ビニルサルフェート)、ポリ(ビニルスルホネート)、ポリ(3−スルホプロピルメタクリレート)、ポリ(アクリルアミド−2−メチル−プロパンスルホネート)、及びポリビニルアルコールで構成された群より選択される1種以上である複合体。
  7. 第6項において、
    上記負電荷を帯びた高分子はポリ(スチレンスルホネート)である複合体。
  8. 第1項において、
    上記グラフェンはpタイプにドーピングされたものである複合体。
  9. 第8項において、
    上記pタイプにドーピングされたグラフェンは、HNO、HCl、HPO、CHCOOH及びHSOで構成された群より選択される1種以上のドーパントでドーピングされたものである複合体。
  10. 伝導性基板上に高分子を含む層をコーティングする段階;上記高分子を含む層上にグラフェンをコーティングする段階;上記高分子を含む層及びグラフェン層がコーティングされた伝導性基板に電圧を印加し、一部または全部のグラフェンが上記高分子を含む層上に垂直または傾斜して配置されるように組み立てる段階を含む、
    高分子を含む層及びグラフェンを含む複合体の製造方法。
  11. 伝導性基板上に高分子を含む層をコーティングする段階;グラフェンを分散させた分散液に上記高分子を含む層がコーティングされた伝導性基板を浸して電圧を印加し、一部または全部のグラフェンが上記高分子を含む層上に垂直または傾斜して配置されるようにコーティングする段階を含む、
    高分子を含む層及びグラフェンを含む複合体の製造方法。
  12. 第10項または第11項において、
    上記高分子は負電荷を帯びた高分子である複合体の製造方法。
  13. 第12項において、
    上記負電荷を帯びた高分子は、ポリ(スチレンスルホネート)、ポリ(メタクリル酸)、ポリメチル(メタ)アクリレート、ポリマレイン酸、ポリ(エチレンオキシド)、ポリ(ビニルサルフェート)、ポリ(ビニルスルホネート)、ポリ(3−スルホプロピルメタクリレート)、ポリ(アクリルアミド−2−メチル−プロパンスルホネート)、及びポリビニルアルコールで構成された群より選択される1種以上である複合体の製造方法。
  14. 第13項において、
    上記負電荷を帯びた高分子はポリ(スチレンスルホネート)である複合体の製造方法。
  15. 第10項または第11項において、
    上記グラフェンはpタイプにドーピングされたものである複合体の製造方法。
  16. 第15項において、
    上記pタイプにドーピングされたグラフェンは、HNO、HCl、HPO、CHCOOH及びHSOで構成された群より選択される1種以上のドーパントでドーピングされたものである複合体の製造方法。
  17. 第10項または第11項において、
    上記電圧の印加は定電圧法を用い、印加電圧は−1V〜−5Vである複合体の製造方法。
  18. 第17項において、
    上記印加電圧は−1.5V〜−4Vである複合体の製造方法。
  19. 第18項において、
    上記印加電圧は−2V〜−4Vである複合体の製造方法。
  20. 第10項または第11項において、
    電圧を印加した複合体の比静電容量が、電圧を印加しなかった複合体の比静電容量の2〜100倍である複合体の製造方法。
  21. 第10項または第11項により製造された複合体。
  22. 第1項の複合体、または第10項または第11項により製造された複合体を含む電子装置。
JP2013553383A 2012-01-13 2013-01-08 グラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置 Expired - Fee Related JP6083387B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020120004462A KR101882516B1 (ko) 2012-01-13 2012-01-13 그래핀에 기초한 복합체, 그 제조 방법 및 이를 이용한 전자 장치
KR10-2012-0004462 2012-01-13
PCT/KR2013/000125 WO2013105768A1 (ja) 2012-01-13 2013-01-08 グラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置

Publications (2)

Publication Number Publication Date
JPWO2013105768A1 true JPWO2013105768A1 (ja) 2015-05-11
JP6083387B2 JP6083387B2 (ja) 2017-02-22

Family

ID=48781672

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013553383A Expired - Fee Related JP6083387B2 (ja) 2012-01-13 2013-01-08 グラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置

Country Status (3)

Country Link
JP (1) JP6083387B2 (ja)
KR (1) KR101882516B1 (ja)
WO (1) WO2013105768A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101465656B1 (ko) * 2013-10-04 2014-11-28 성균관대학교산학협력단 그래핀 옥사이드 정렬방법, 그래핀 옥사이드 이동방법및 그것을 이용한 광학 디바이스
WO2015165287A1 (zh) * 2014-04-28 2015-11-05 宁波墨西科技有限公司 石墨烯复合粉体材料及制备方法
JP6530952B2 (ja) * 2015-04-17 2019-06-12 旭化成株式会社 導電性グラファイトの製造方法及び導電膜
JP6994390B2 (ja) * 2015-07-08 2022-02-04 スリーエム イノベイティブ プロパティズ カンパニー 物品及びその製造方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001288625A (ja) * 2000-02-04 2001-10-19 Ulvac Japan Ltd グラファイトナノファイバー、電子放出源及びその作製方法、該電子放出源を有する表示素子、並びにリチウムイオン二次電池
JP2010508677A (ja) * 2006-11-06 2010-03-18 カーベン セミコン リミテッド 異方性半導体膜およびその製造方法
JP2010245022A (ja) * 2009-03-31 2010-10-28 Korea Inst Of Science & Technology 導電性粒子及びこれを含む異方性導電フィルム
JP2010282729A (ja) * 2009-06-02 2010-12-16 Hitachi Ltd 透明導電性膜およびそれを用いた電子デバイス
US20110041980A1 (en) * 2009-08-24 2011-02-24 Tae-Whan Kim Electronic device utilizing graphene electrodes and ogranic/inorganic hybrid composites and method of manufacturing the electronic device
US20110076467A1 (en) * 2009-09-29 2011-03-31 Northwestern University High-Throughput Imaging of Graphene Based Sheets by Fluorescence Quenching Microscopy and Applications of Same
US20110253969A1 (en) * 2010-04-15 2011-10-20 The Board Of Trustees Of The Leland Stanford Junior University Narrow Graphene Nanoribbons from Carbon Nanotubes

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001288625A (ja) * 2000-02-04 2001-10-19 Ulvac Japan Ltd グラファイトナノファイバー、電子放出源及びその作製方法、該電子放出源を有する表示素子、並びにリチウムイオン二次電池
JP2010508677A (ja) * 2006-11-06 2010-03-18 カーベン セミコン リミテッド 異方性半導体膜およびその製造方法
JP2010245022A (ja) * 2009-03-31 2010-10-28 Korea Inst Of Science & Technology 導電性粒子及びこれを含む異方性導電フィルム
JP2010282729A (ja) * 2009-06-02 2010-12-16 Hitachi Ltd 透明導電性膜およびそれを用いた電子デバイス
US20110041980A1 (en) * 2009-08-24 2011-02-24 Tae-Whan Kim Electronic device utilizing graphene electrodes and ogranic/inorganic hybrid composites and method of manufacturing the electronic device
US20110076467A1 (en) * 2009-09-29 2011-03-31 Northwestern University High-Throughput Imaging of Graphene Based Sheets by Fluorescence Quenching Microscopy and Applications of Same
US20110253969A1 (en) * 2010-04-15 2011-10-20 The Board Of Trustees Of The Leland Stanford Junior University Narrow Graphene Nanoribbons from Carbon Nanotubes

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
QUNWEI TANG ET AL.: "QUNWEI TANG ETHighly conducting multilayer films from graphene nanosheets by a spin self-assembly me", JOURNAL OF MATERIALS CHEMISTRY, vol. 21, JPN6016018602, 2011, pages 5378 - 5385, ISSN: 0003320792 *

Also Published As

Publication number Publication date
JP6083387B2 (ja) 2017-02-22
WO2013105768A1 (ja) 2013-07-18
KR20130083693A (ko) 2013-07-23
KR101882516B1 (ko) 2018-07-26

Similar Documents

Publication Publication Date Title
Xie et al. Shape-tailorable graphene-based ultra-high-rate supercapacitor for wearable electronics
Li et al. Flexible all-solid-state supercapacitors based on polyaniline orderly nanotubes array
Raj et al. Highly flexible and planar supercapacitors using graphite flakes/polypyrrole in polymer lapping film
Pan et al. Ultra-endurance flexible all-solid-state asymmetric supercapacitors based on three-dimensionally coated MnOx nanosheets on nanoporous current collectors
Shi et al. Nanostructured conductive polypyrrole hydrogels as high-performance, flexible supercapacitor electrodes
Yu et al. Titanium dioxide@ polypyrrole core–shell nanowires for all solid-state flexible supercapacitors
Wang et al. Graphene-based polyaniline nanocomposites: preparation, properties and applications
Yu et al. Solution-processed graphene/MnO2 nanostructured textiles for high-performance electrochemical capacitors
Yang et al. Worm-like amorphous MnO 2 nanowires grown on textiles for high-performance flexible supercapacitors
Pandey et al. Ionic liquid incorporated PEO based polymer electrolyte for electrical double layer capacitors: A comparative study with lithium and magnesium systems
Verma et al. Highly stable self-charging piezoelectric (Rochelle salt) driven supercapacitor based on Ni nanowires
Gittleson et al. Ultrathin nanotube/nanowire electrodes by spin–spray layer-by-layer assembly: A concept for transparent energy storage
Wang et al. Cu–Sn core–shell nanowire arrays as three-dimensional electrodes for lithium-ion batteries
Fang Synthesis and electrochemical characterization of vanadium oxide/carbon nanotube composites for supercapacitors
Vaghasiya et al. MXene-based flexible supercapacitors: influence of an organic ionic conductor electrolyte on the performance
Shi et al. Low cost and flexible mesh-based supercapacitors for promising large-area flexible/wearable energy storage
Wang et al. Na-ion conducting gel polymer membrane for flexible supercapacitor application
Ji et al. A universal electrolyte formulation for the electrodeposition of pristine carbon and polypyrrole composites for supercapacitors
JP6083387B2 (ja) グラフェンに基づいた複合体、その製造方法及びこれを用いた電子装置
Zhu et al. High-performance on-chip supercapacitors based on mesoporous silicon coated with ultrathin atomic layer-deposited In2O3 films
Valero et al. One step deposition of PEDOT–PSS on ALD protected silicon nanowires: toward ultrarobust aqueous microsupercapacitors
Veeralingam et al. Bifunctional NiFe LDH as a piezoelectric nanogenerator and asymmetric pseudo-supercapacitor
Zhu et al. Solvent-enhanced transparent stretchable polymer nanocomposite electrode for supercapacitors
Liu et al. In situ construction of the coral-like polyaniline on the aligned silicon nanowire arrays for silicon substrate on-chip supercapacitors
Kim et al. Hollow polypyrrole films: applications for energy storage devices

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20151028

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160524

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160728

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160906

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161128

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20161227

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170109

R150 Certificate of patent or registration of utility model

Ref document number: 6083387

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees