JPWO2011111211A1 - メモリ診断方法、メモリ診断装置およびメモリ診断プログラム - Google Patents
メモリ診断方法、メモリ診断装置およびメモリ診断プログラム Download PDFInfo
- Publication number
- JPWO2011111211A1 JPWO2011111211A1 JP2012504237A JP2012504237A JPWO2011111211A1 JP WO2011111211 A1 JPWO2011111211 A1 JP WO2011111211A1 JP 2012504237 A JP2012504237 A JP 2012504237A JP 2012504237 A JP2012504237 A JP 2012504237A JP WO2011111211 A1 JPWO2011111211 A1 JP WO2011111211A1
- Authority
- JP
- Japan
- Prior art keywords
- data
- area
- memory
- stored
- diagnosis
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1004—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Abstract
Description
図1は、本発明の実施の形態1に係るプロセス実行装置の構成例を示すブロック図である。プロセス実行装置100は、メモリ診断部1、プロセス実行部5、ROM(Read-Only Memory)6、およびRAM(Random-Access Memory)7から構成されている。RAM7は固定領域8と変動領域9に分けられる。メモリ診断部1は、固定領域診断部2、変動領域診断部3および診断結果通知部4を備える。
図10は、本発明の実施の形態2に係るブレーキ制御システムの構成例を示すブロック図である。実施の形態2のブレーキ制御システム200では、実施の形態1のプロセス実行装置100を鉄道車両のブレーキ制御装置110として用いる。ブレーキ制御システム200は、指令装置120、ブレーキ制御装置110およびブレーキ装置130から構成される。ブレーキ制御装置110は、鉄道車両を構成する各車両のブレーキ装置130と、各車両間のネットワーク(図示せず)を経由して通信する。指令装置120は、ブレーキ制御装置110に対して、車両全体の減速度を指令する。
図11は、本発明の実施の形態3に係るプロセス実行装置の構成例を示すブロック図である。実施の形態3では、プロセス実行部5を実現するCPU21とは独立にメモリ診断装置11を備える。メモリ診断装置11は、プロセス実行部5が使用するRAM7の読み書きができるように、プロセス実行装置100の内部バス20に接続される。
2 固定領域診断部
3 変動領域診断部
4 診断結果通知部
5 プロセス実行部
6 ROM
7 RAM
8 固定領域
9 変動領域
11 メモリ診断装置
12 固定領域診断部
13 変動領域診断部
14 診断結果通知部
20 内部バス
21 CPU
24 I/O
25 制御プログラム
81 誤り検出符号
91 退避領域
92 検査用データ
100 プロセス実行装置
110 ブレーキ制御装置
120 指令装置
130 ブレーキ装置
200 ブレーキ制御システム
Claims (11)
- プロセスの実行中に該プロセスが使用するメモリの診断を行うメモリ診断方法であって、
前記プロセスが書き込み処理を行う可能性のある第1のデータを記憶する前記メモリの変動領域において、該変動領域に記憶している前記第1のデータを、記憶しているメモリの領域以外の退避領域に記憶させ、前記退避領域に記憶させた前記第1のデータを記憶していた前記変動領域に既知のデータを書き込み、同領域のデータを読み出して前記書き込んだ既知のデータと一致するか否かを判断する変動領域診断ステップと、
前記プロセスの実行中に変更されない第2のデータを記憶する前記メモリの固定領域において、記憶するデータに予め誤り検出符号を付加して前記固定領域に記憶し、前記固定領域から読み出したデータから演算した誤り検出符号と、前記付加して記憶した誤り検出符号とを比較してデータ誤りの有無を判断する固定領域診断ステップと、
を備えることを特徴とするメモリ診断方法。 - 前記プロセスが使用するメモリのすべての領域について前記変動領域診断ステップまたは前記固定領域診断ステップを行うことを特徴とする請求項1に記載のメモリ診断方法。
- 前記プロセスが使用するメモリを使用する、前記変動領域診断ステップおよび前記固定領域診断ステップ以外の、すべてのプロセスが待ち状態の時間に、前記変動領域診断ステップまたは前記固定領域診断ステップを行うことを特徴とする請求項1に記載のメモリ診断方法。
- 前記変動領域診断ステップは、前記変動領域を1または2以上の部分に分割し、前記分割した部分ごとに、前記変動領域に記憶している前記第1のデータを、前記退避領域に記憶させ、当該退避領域に記憶させた前記第1のデータを記憶していた前記変動領域に既知のデータを書き込み、同領域のデータを読み出して前記書き込んだ既知のデータと一致するか否かを判断することを特徴とする請求項1に記載のメモリ診断方法。
- 前記変動領域診断ステップは、チェックボードテスト、ウォーキングビットテスト、擬似ランダムデータテスト、または、固定パターンデータテストを含むことを特徴とする請求項1に記載のメモリ診断方法。
- 前記固定領域診断ステップは、2重化、パリティ符号、チェックサム、ハミング符号、巡回符号またはハッシュ関数を用いる誤り検出を含むことを特徴とする請求項1に記載のメモリ診断方法。
- 前記プロセスは、鉄道車両の制御処理を行い、
前記鉄道車両の通常運転中に、前記変動領域診断ステップおよび前記固定領域診断ステップを行う、
ことを特徴とする請求項1に記載のメモリ診断方法。 - 前記プロセスの演算を行っていない時間に、前記変動領域診断ステップを行うことを特徴とする請求項7に記載のメモリ診断方法。
- 前記変動領域を1または2以上の部分に分割した部分ごとに順次、所定の周期ごとの前記プロセスが演算を行っていない時間に、前記変動領域診断ステップを行い、前記変動領域を分割したすべての部分について前記変動領域診断ステップを行ったのちは、再度前記変動領域の先頭の前記部分から前記変動領域診断ステップを行う、ことを特徴とする請求項8に記載のメモリ診断方法。
- プロセスの実行中に該プロセスが使用するメモリの診断を行うメモリ診断装置であって、
前記プロセスが書き込み処理を行う可能性のある第1のデータを記憶する前記メモリの変動領域において、該変動領域に記憶している前記第1のデータを、記憶しているメモリの領域以外の退避領域に記憶させ、前記退避領域に記憶させた前記第1のデータを記憶していた前記変動領域に既知のデータを書き込み、同領域のデータを読み出して前記書き込んだ既知のデータと一致するか否かを判断する変動領域診断部と、
前記プロセスの実行中に変更されない第2のデータを記憶する前記メモリの固定領域において、記憶するデータに予め誤り検出符号を付加して前記固定領域に記憶し、前記固定領域から読み出したデータから演算した誤り検出符号と、前記付加して記憶した誤り検出符号とを比較してデータ誤りの有無を判断する固定領域診断部と、
を備えることを特徴とするメモリ診断装置。 - コンピュータに、
当該コンピュータでプロセスの実行中に、
前記プロセスが書き込み処理を行う可能性のある第1のデータを記憶する前記メモリの変動領域において、該変動領域に記憶している前記第1のデータを、記憶しているメモリの領域以外の退避領域に記憶させ、前記退避領域に記憶させた前記第1のデータを記憶していた前記変動領域に既知のデータを書き込み、同領域のデータを読み出して前記書き込んだ既知のデータと一致するか否かを判断する変動領域診断ステップと、
前記プロセスの実行中に変更されない第2のデータを記憶する前記メモリの固定領域において、記憶するデータに予め誤り検出符号を付加して前記固定領域に記憶し、前記固定領域から読み出したデータから演算した誤り検出符号と、前記付加して記憶した誤り検出符号とを比較してデータ誤りの有無を判断する固定領域診断ステップと、
を実行させることを特徴とするメモリ診断プログラム。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2010/054143 WO2011111211A1 (ja) | 2010-03-11 | 2010-03-11 | メモリ診断方法、メモリ診断装置およびメモリ診断プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP5038549B2 JP5038549B2 (ja) | 2012-10-03 |
JPWO2011111211A1 true JPWO2011111211A1 (ja) | 2013-06-27 |
Family
ID=44563053
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012504237A Active JP5038549B2 (ja) | 2010-03-11 | 2010-03-11 | メモリ診断方法、メモリ診断装置およびメモリ診断プログラム |
Country Status (5)
Country | Link |
---|---|
US (1) | US9158618B2 (ja) |
EP (1) | EP2546752B1 (ja) |
JP (1) | JP5038549B2 (ja) |
CN (1) | CN102782662B (ja) |
WO (1) | WO2011111211A1 (ja) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2604483A1 (en) * | 2010-08-11 | 2013-06-19 | Nabtesco Corporation | Method for controlling air brake device |
JP5813450B2 (ja) * | 2011-10-17 | 2015-11-17 | 日立オートモティブシステムズ株式会社 | 電子制御装置 |
JP6295113B2 (ja) * | 2014-03-17 | 2018-03-14 | ルネサスエレクトロニクス株式会社 | 自己診断装置及び自己診断方法 |
JP6496562B2 (ja) | 2014-04-11 | 2019-04-03 | ルネサスエレクトロニクス株式会社 | 半導体装置、診断テスト方法及び診断テスト回路 |
CN104407929B (zh) * | 2014-12-19 | 2017-10-24 | 重庆川仪自动化股份有限公司 | 一种可变存储器校验的方法及系统 |
JP6306530B2 (ja) * | 2015-03-12 | 2018-04-04 | 日立オートモティブシステムズ株式会社 | 自動車用電子制御装置 |
JP6717059B2 (ja) * | 2016-06-06 | 2020-07-01 | オムロン株式会社 | 制御システム |
DE102016211124A1 (de) * | 2016-06-22 | 2017-12-28 | Robert Bosch Gmbh | Verfahren und Vorrichtung zum Bearbeiten von Binärcodedaten |
KR102565005B1 (ko) * | 2016-08-04 | 2023-08-07 | 에스케이하이닉스 주식회사 | 저항 변화 메모리의 수명 연장 방법 및 그 방법을 이용하는 데이터 저장 시스템 |
DE102016223341A1 (de) * | 2016-11-24 | 2018-05-24 | Robert Bosch Gmbh | Integrierte Schaltung mit Hardwareprüfeinheit zum Überprüfen von ausgewählten Speicherzugriffen |
JP7085029B2 (ja) * | 2019-01-30 | 2022-06-15 | 株式会社デンソートリム | メモリの書き換え履歴記録装置 |
SE1951008A1 (en) * | 2019-09-04 | 2021-03-05 | Fingerprint Cards Ab | Secure storage of sensor setting data |
US11249839B1 (en) * | 2020-08-14 | 2022-02-15 | Rockwell Automation Technologies, Inc. | Method and apparatus for memory error detection |
CN113296430B (zh) * | 2021-04-13 | 2022-10-18 | 东风汽车集团股份有限公司 | 主从芯片处理单元逻辑运算数据流故障监测方法及系统 |
CN115904797B (zh) * | 2023-02-27 | 2023-05-09 | 北京控达科技有限公司 | 基于现场可编程门阵列的cpu内存诊断方法、系统和设备 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59124097A (ja) | 1982-12-28 | 1984-07-18 | Toshiba Corp | メモリ検定方法 |
US5257190A (en) * | 1991-08-12 | 1993-10-26 | Crane Harold E | Interactive dynamic realtime management system for powered vehicles |
JP3039455B2 (ja) | 1997-06-30 | 2000-05-08 | 日本電気株式会社 | 半導体メモリ装置テスト方法及び半導体メモリ装置 |
US5894549A (en) * | 1997-12-12 | 1999-04-13 | Scenix Semiconductor, Inc. | System and method for fault detection in microcontroller program memory |
JP3578638B2 (ja) * | 1998-08-25 | 2004-10-20 | 株式会社日立ユニシアオートモティブ | マイコン用メモリの診断装置 |
JP2002091834A (ja) * | 2000-09-19 | 2002-03-29 | Nissan Motor Co Ltd | Rom診断装置 |
JP2002288047A (ja) | 2001-03-27 | 2002-10-04 | Toyoda Mach Works Ltd | 記憶手段のチェック方法、そのプログラム、その記録媒体及びその装置 |
US7287204B2 (en) | 2001-11-12 | 2007-10-23 | Siemens Aktiengesellschaft | Memory unit test |
TW200302966A (en) | 2002-01-29 | 2003-08-16 | Matsushita Electric Ind Co Ltd | Memory device, data processing method and data processing program |
US7328380B2 (en) * | 2003-09-11 | 2008-02-05 | Hewlett-Packard Development Company, L.P. | Memory scrubbing logic |
US7143314B2 (en) * | 2003-10-01 | 2006-11-28 | General Motors Corporation | Method and apparatus for ensuring integrity of critical RAM variables |
JP4184354B2 (ja) * | 2005-03-23 | 2008-11-19 | 三菱電機株式会社 | コントロールユニット |
US8117412B2 (en) * | 2008-03-12 | 2012-02-14 | GM Global Technology Operations LLC | Securing safety-critical variables |
-
2010
- 2010-03-11 JP JP2012504237A patent/JP5038549B2/ja active Active
- 2010-03-11 EP EP10847441.2A patent/EP2546752B1/en active Active
- 2010-03-11 US US13/579,982 patent/US9158618B2/en active Active
- 2010-03-11 WO PCT/JP2010/054143 patent/WO2011111211A1/ja active Application Filing
- 2010-03-11 CN CN201080065344.0A patent/CN102782662B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN102782662A (zh) | 2012-11-14 |
EP2546752B1 (en) | 2018-09-19 |
EP2546752A1 (en) | 2013-01-16 |
WO2011111211A1 (ja) | 2011-09-15 |
JP5038549B2 (ja) | 2012-10-03 |
US20120324294A1 (en) | 2012-12-20 |
US9158618B2 (en) | 2015-10-13 |
EP2546752A4 (en) | 2013-11-13 |
CN102782662B (zh) | 2016-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5038549B2 (ja) | メモリ診断方法、メモリ診断装置およびメモリ診断プログラム | |
JP6393628B2 (ja) | 車両制御装置 | |
WO2011114493A1 (ja) | マイコン相互監視システム及びマイコン相互監視方法 | |
CN107463516B (zh) | 控制装置 | |
KR20130031888A (ko) | 데이터 메모리의 모니터링 방법 | |
JP2017033236A (ja) | 車両制御装置 | |
JP5344936B2 (ja) | 制御装置 | |
JP4941954B2 (ja) | データエラー検出装置およびデータエラー検出方法 | |
US10585772B2 (en) | Power supply diagnostic strategy | |
JP5083890B2 (ja) | エレベータの制御装置 | |
JP4950214B2 (ja) | データ記憶装置における停電を検出する方法、およびデータ記憶装置を復旧する方法 | |
JP2013171467A (ja) | 情報処理装置、車両用電子制御装置、データ読み書き方法 | |
JP2016126692A (ja) | 電子制御装置 | |
JP6075262B2 (ja) | 制御装置 | |
EP3367242B1 (en) | Method of error detection in a microcontroller unit | |
JP6524989B2 (ja) | 演算器の動作保証方法 | |
JP2019094889A (ja) | 車載制御装置 | |
CN116931825A (zh) | 运行存储单元以及执行具有存储器检查的应用程序的方法 | |
JP5563700B2 (ja) | 制御装置 | |
US8145953B2 (en) | Programmable unit | |
JP6396873B2 (ja) | 電子制御装置及び診断方法 | |
CN118093293A (zh) | 一种车规芯片中存储失效检测与修复方法及装置 | |
US20190052286A1 (en) | Error detector and/or corrector checker method and apparatus | |
JP2006011576A (ja) | 高信頼性制御装置 | |
JPWO2019211927A1 (ja) | メモリ診断装置及びメモリ診断方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120619 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120705 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150713 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5038549 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |