JPS6365538A - マイクロコンピユ−タインサ−キツトエミユレ−タ - Google Patents

マイクロコンピユ−タインサ−キツトエミユレ−タ

Info

Publication number
JPS6365538A
JPS6365538A JP61210176A JP21017686A JPS6365538A JP S6365538 A JPS6365538 A JP S6365538A JP 61210176 A JP61210176 A JP 61210176A JP 21017686 A JP21017686 A JP 21017686A JP S6365538 A JPS6365538 A JP S6365538A
Authority
JP
Japan
Prior art keywords
program
circuit
emulator
counter
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61210176A
Other languages
English (en)
Inventor
Satoshi Ikei
池井 聡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61210176A priority Critical patent/JPS6365538A/ja
Publication of JPS6365538A publication Critical patent/JPS6365538A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はマイクロコンピュータ用インサーキットエミュ
レータに関する。
〔従来の技術〕
通常、インサーキットエミュレータ(以下エミュレータ
と称す)は評価対象とするマイクロコンピュータ(ター
ゲラ+−c p u >と同等の機能を持ってターゲツ
トCPU用の評価プログラムを実行し、そのプログラム
のあるポイントにおいて任意にブレークしチップの内部
情報を出力したり、実行結果を表示したりする機能を持
っている。ここで、評価プログラムは一般用に母体とな
るメインプログラムと何回も繰り返して実行されるある
機能を持ったサブルーチンプログラム群とにより構成さ
れている。これらサブルーチンプログラムのスターlル
アドレスはCALL命令のオペランドにより指定され、
エミュレータはメインプログラム中でCA、 L I−
命令を実行すると、今まで実行していたプログラムを一
時中断してCALL命令のオペランドで指定されたアド
レスから始まる。サブルーチンプログラムを実行し、そ
のプログラムの最後において実行されるRET命令で一
時中断していたメインプログラムに再び戻り、サブルー
チン処理を行なったCALL命令の次の命令から実行す
る。従来のエミューレータはCALL命令を実行し、そ
のオペランドで指定されたアドレスから始まるサブルー
チンプログラムを実行中、再度そのサブルーチンプログ
ラム中でCA L L命令を実行する状態(これをネス
ティングと呼び、その深度をネスティングレベルと呼ぶ
)が繰り返し発生すると、ネスティングレベルが深くな
り、その様な状態でエミューレータがブレークした時、
ネスティングレベルを直接検出する機能を持っていなか
った。
〔発明が解決しようとする問題点〕
上述した従来のエミュレータにおいては、現在実行して
いる評価プログラムのネスティングレベルをリアルタイ
ムに検出する機能を持っていない為、ブレーク点でのネ
スティングレベルを知るには、ブレーク点より逆にエミ
ュレータの1−レーサ回路から出力する実行結果を人間
が目視でトレースしてブレーク点でのネスティングレベ
ルを調べなければならない不都合があった。また、エミ
ュレータは評価プログラム実行中、プログラムのネステ
ィングレベル含出力する機能を持っていなかったなめ、
実行中のプログラムのネスティングレベルをブレーク要
因とするNgを備えることができなかっな。
〔問題点を解決するための手段〕
本発明はメインプログラム及びサブルーチンプログラム
から構成されるマイクロコンピュータ評価プログラムを
実行するマイクロコンビュータインサーキッ1〜エミュ
レータにおいて、前記評価プログラムの前記メインプロ
グラム実行状態から前記サブルーチンプログラムを開始
するとき1カウントアップ動作を行ないかつ前記サブル
ーチンプログラムを終了するどき]カウントダウン動作
を行なうカウンタを備える。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は本発明の第1の実施例を示し、エミュレータが
CA L L命令実行時にカウンタを+1、かつRBT
命令命令実行力ウンタを−1とするカウント動作を行な
い、カウント結果をトレーサ回路及びブレーク回路へ出
力する機能を有するエミュレータ内部に設置するイベン
ト検出回路である。
符号1はエミュレータ内部のデータバスであり、2はコ
ンパレータであり、データバス1上にCALL命令を表
わすデータが出力されると、一致信号としてアクティブ
ハイレベルの信号を信号線3に出力し、かつデータバス
1上にRET命令を表わすデータが出力されると一致信
号としてアクティブハイレベルの一致信号を信号線4に
出力する機能を有する。信号線5はM1信号をANDゲ
ート6.7に伝送する。このM1信号はエミュレータ内
の制御回路(CPU)から出力され、信号レベルがハイ
の時、CPUがオペコードフェッチサイクルを実行して
いることを示す。信号線8.9はコンパレータ2より出
力された一致信号をM1信号がアクティブ状態の時のみ
有効としたものであり、8はアップダウンカウンタカウ
ントアツプ入力線及び9はカウントダウン入力線を示し
ている。アップダウンカウンタ10は信号線8がらの立
上がり入力でアップカウントし、信号線9がらの立上が
り入力でダウンカウントする。また、アップダウンカウ
ンタ10は信号線11により1〜レ一ザ回路及びブレー
ク回路(図示省略)ヘカウント結果を出力する。信号線
12はエミュレータが評価プログラムを実行開始時にア
クティブハイレベルとなる信号を伝送する。この立上が
り入力信号によりアップダウンカウンタ1oの出方が初
期状態“0゛とする。
続いて動作を説明すると、エミュレータは評価プログラ
ムの実行をスタートする前に信号線12によりアップダ
ウンカウンタ1oの出力を初期状態にする。エミュレー
タが評価用プログラムを実行中、データバス1.上にC
ALL命令を意味するデータが出力され、かつM1信号
がアクティブハイレベルとなると、アップダウンカウン
タ1oは1カウントアップ動作を行ない、カウント結果
は信号線11を通してI・レーザ回路及びブレーク回路
へ出力される。また、データバス1上にRET命令を意
味するデータが出力され、かつM1信号がアクティブハ
イレベルとなると、アップダウンカウンタ10は1ダウ
ン力ウント動作を行ない、カウント結果を同様に出力す
る。上述のようにこの実施例においては、エミュレータ
がCALL命令を実行してサブルーチンプログラムを開
始すると、アップダウンカウンタ10はカウント値を1
カウントアツプして現在実行中のプログラムのネスティ
ンレベルをカウンタ出力としてトレーサ回路及びブレー
ク回路へ出力する。また、エミュレータがRET命令を
実行すると、アップダウンカウンタ10のカウント値を
1カウンI〜ダウンして現在実行中のプログラムのネス
ティングのレベルをカウンタ出力としてトレーサ回路及
びブレーク回路へ出力する。
第2図は本発明の第2の実施例を示し、評価プログラム
中のすべてのサブルーチンのスタートアドレス及びエン
ドアドレスを保持し、エミュレータ内部のアドレスバス
上に出力されたデータがサブルーチンのスタートアドレ
スと一致した時にアップダウンカウンタの値を1カウン
トアツプし、かつアドレスバス上に出力されたデータが
サブルーチンエンドアドレスに一致した時にアップダウ
ンカウンタの値を1カウントダウンしてカウンタ出力結
果をトレーサ回路及びブレーク回路に出力する機能を持
つエミュレータ内部に設置するイベンI〜検出回路であ
る。符号13はエミュレータ内部のアドレスバスであり
、また16はコンパレータである。コンパレータ16は
予め記録保持されたサブルーチンスタートアドレスとア
ドレスバス13上に出力されるプログラム実行アドレス
とが一致した場合、信号線14にアクティブハイレベル
の一致信号を出力する。また、コンパレータ16はサブ
ルーチンエンドアドレスとの一致を得た場合、信号線1
5にアクティブハイレベルの信号を出力する。信号線5
はアクティブハイレベルのM1信号をANDゲート6.
7に伝送する。信号線17.18はコンパレータ16よ
り出力された一致信号をM1信号がアクティブ状態の時
のみ伝送する。アップダウンカウンタ10は信号線17
による立上がり入力でアップカウントし、かつ信号線1
8による立上がり入力でダウンカウントし、信号線11
を介してトレーサ回路及びブレーク回路へカウント結果
を出力する。信号線12はエミュレータが評価プログラ
ム実行開始時にアクティブハイレベルとなる信号を伝送
する。この信号によりアップダウンカウンタ10は初期
状態に設定される。
回路動作を説明すると、エミュレータは評価プログラム
を実行する前にコンパレータ16にすべてのサブルーチ
ンスタートアドレス及びエンドアト1/スを保持してお
く。また、カウンタ10の値は信号線12により初期状
R” O”にしておく。
エミュレータが評価プログラム実行中、サブルーチンス
タートアドレスがアドレスバス13上に出力され、かつ
M1信号がアクティブハイレベルとなると、アップダウ
ンカウンタ10は1カウントアップ動作を行ない、カウ
ント結果を信号線11を介してトレーサ回路及びブレー
ク回路に出力する。また、サブルーチンエンドアドレス
がアドレスバス13上に出力されると、同様にしてアッ
プダウンカウンタは1カウントダウン動作を行ないカラ
ンI・結果をトレーサ回路及びブレーク回路へ出力する
。上述のように、この実施例においては、エミュレータ
は評価プログラム実行中、予め設定されたサブルーチン
プログラムを実行開始すると、アップダウンカウンタ1
0がカウント値を1カウントアツプし現在実行中のプロ
グラムのネスティングレベルをカウンタ出力として■・
レーザ回路及びブレーク回路へ出力する。また、エミュ
レータはザブルーチンプログラムのエンドアドレスを実
行すると、アップダウンカウンタの値を1カウンI・ダ
ウンし、同様にネスティングレベルをカウンタ出力とし
てトレーサ回路及びブレーク回路へ出力する。
〔発明の効果〕
以上説明したように本発明によれば、エミュレータが評
価プログラム実行中、プログラムのネスティングレベル
をリアルタイムに検出することを可能とするなめ、検出
結果をトレーサ回路及びブレーク回路へ出力しエミュレ
ータが実行したプログラムのネスティングレベルをトレ
ース結果として記録できるだけではなく、プログラムの
ネスティングレベルをエミュレータのブレーク要因とす
ることができる。
【図面の簡単な説明】
第1図及び第2図は本発明の第1及び第2の実施例を示
す構成図である。 1・・・データバス、2,16・・・コンパレータ、3
・・・CALL命令一致信号線、4・・・RET命令一
致信号線、5・・・M1信号線、6,7・・・ANDゲ
ート、8.17・・・アップダウンカウンタカウントア
ツプ入力線、9.18・・・アップダウンカウンタカウ
ントダウン線、10・・・アップダウンカウンタ、11
・・・カウンタ出力信号線、1.2・・・カウンタクリ
ア線、13・・・アドレスバス、14・・・サブルーチ
ンスタートアドレス一致信号線、15・・・サブルーチ
ンエンドアドレス一致信号線。 代理人 弁理士 内 原  音/″3;又

Claims (1)

    【特許請求の範囲】
  1. メインプログラム及びサブルーチンプログラムから構成
    されるマイクロコンピュータ評価プログラムを実行する
    マイクロコンピュータインサーキットエミュレータにお
    いて、前記評価プログラムの前記メインプログラム実行
    状態から前記サブルーチンプログラムを開始するとき1
    カウントアップ動作を行ないかつ前記サブルーチンプロ
    グラムを終了するとき1カウントダウン動作を行なうカ
    ウンタを備えることを特徴とするマイクロコンピュータ
    インサーキットエミュレータ。
JP61210176A 1986-09-05 1986-09-05 マイクロコンピユ−タインサ−キツトエミユレ−タ Pending JPS6365538A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61210176A JPS6365538A (ja) 1986-09-05 1986-09-05 マイクロコンピユ−タインサ−キツトエミユレ−タ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61210176A JPS6365538A (ja) 1986-09-05 1986-09-05 マイクロコンピユ−タインサ−キツトエミユレ−タ

Publications (1)

Publication Number Publication Date
JPS6365538A true JPS6365538A (ja) 1988-03-24

Family

ID=16585039

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61210176A Pending JPS6365538A (ja) 1986-09-05 1986-09-05 マイクロコンピユ−タインサ−キツトエミユレ−タ

Country Status (1)

Country Link
JP (1) JPS6365538A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04317142A (ja) * 1991-04-16 1992-11-09 Matsushita Electric Ind Co Ltd マイクロコンピュータのプログラム・デバッグ装置
US10682945B2 (en) 2014-09-11 2020-06-16 Brose Fahrzeugteile Gmbh & Co. Kg, Coburg Load securing device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04317142A (ja) * 1991-04-16 1992-11-09 Matsushita Electric Ind Co Ltd マイクロコンピュータのプログラム・デバッグ装置
US10682945B2 (en) 2014-09-11 2020-06-16 Brose Fahrzeugteile Gmbh & Co. Kg, Coburg Load securing device

Similar Documents

Publication Publication Date Title
EP0702297B1 (en) A data processor with breakpoint circuit
JPS6365538A (ja) マイクロコンピユ−タインサ−キツトエミユレ−タ
JP2754899B2 (ja) デバック装置のリターンアドレス監視回路
JP2735523B2 (ja) プロシージャ・ステップ処理方法
JP2595718B2 (ja) インサーキットエミュレータ
JPH0426138B2 (ja)
JPS63236142A (ja) ソフトウエア監視装置
JPS59202548A (ja) デバツグ装置
JPH02264340A (ja) マイクロプロセッサ
SU1541615A1 (ru) Устройство дл отладки микроЭВМ
JPS62177639A (ja) デバツグ装置
JPS63124143A (ja) 情報処理装置
JPH05313918A (ja) アプリケーションソフトウエアの異常終了時の解析データ採取システム
JPS60254251A (ja) デバツク方式
KR20000045665A (ko) 인터럽트 발생 회로
JPH05120081A (ja) 情報処理装置
JPS5848154A (ja) プログラム1ステツプ制御方式
JPS60128541A (ja) マイクロプロセツサ
JPS61240341A (ja) マイクロプログラム制御装置
JPH02226441A (ja) ソフトウェアテスト装置
JPH01298443A (ja) インサーキット・エミュレータ
JPS62190537A (ja) プログラム実行監視方法
JPH04157537A (ja) アドレストラップ方式
JPH01291338A (ja) 半導体装置
JPH03256137A (ja) 未設定変数検査、認識処理方法および装置