JPS6352390B2 - - Google Patents

Info

Publication number
JPS6352390B2
JPS6352390B2 JP57084401A JP8440182A JPS6352390B2 JP S6352390 B2 JPS6352390 B2 JP S6352390B2 JP 57084401 A JP57084401 A JP 57084401A JP 8440182 A JP8440182 A JP 8440182A JP S6352390 B2 JPS6352390 B2 JP S6352390B2
Authority
JP
Japan
Prior art keywords
data
memory
display
refresh
character
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP57084401A
Other languages
English (en)
Other versions
JPS58200287A (ja
Inventor
Yoshitaka Arikawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Engineering Corp
Original Assignee
Toshiba Engineering Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Engineering Corp filed Critical Toshiba Engineering Corp
Priority to JP57084401A priority Critical patent/JPS58200287A/ja
Publication of JPS58200287A publication Critical patent/JPS58200287A/ja
Publication of JPS6352390B2 publication Critical patent/JPS6352390B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は電子計算機や各種制御装置などの端末
用として用いられる文字等の表示を行うための
CRT制御装置に関するものである。
〔発明の技術的背景〕
電子計算機や各種制御装置の対話用等として用
いられるCRT(陰極線管)制御装置は第1図に示
す如き構成となつている。
即ち、図において1は電子計算機、2はこの電
子計算機1との入出力のためのインタフエイス、
3は電子計算機1より送られて来る表示すべき文
字等のコードデータを記憶するリフレツシユメモ
リ、4はCRT表示装置、5はこのCRT表示装置
4の画面上のカラム(桁)位置に対応するリフレ
ツシユ・メモリ3の下位アドレスを指定するカラ
ム走査カウンタ、6はこのカラム走査カウンタ5
が所定カラム数計数する毎に計数を進めるライン
走査カウンタで、前記CRT表示装置4の水平走
査に対応してその走査線の位置に対応する計数値
を出力する。7はこのライン走査カウンタ6が所
定数計数する毎に計数を進めるロー走査カウンタ
であり、前記CRT表示装置4に表示される文字
や記号等のキヤラクタの表示行位置に対応する計
数値を出力し、リフレツシユ・メモリ3の該表示
行対応の上位アドレス指定に用いる。
尚、前記ライン走査カウンタ6はキヤラクタを
構成するドツトマトリクスの縦方向のドツト数に
対応するライン数を計数指定するものである。
8はキヤラクタ・パターンであるキヤラクタフ
オントのデータを記憶させたキヤラクタ・ジエネ
レータ・メモリであり、各キヤラクタ毎に対応す
る特定のコード番号を有していてそのコード番号
をアドレスとして該アドレスにキヤラクタ・パタ
ーンを記憶させてある。従つて、リフレツシユ・
メモリ3の所望位置に所望のキヤラクタのコード
番号をデータとして記憶させておくことによりそ
の位置に対応するCRT表示装置4の表示面位置
が走査されたときに前記データ対応のキヤラクタ
パターンのうちライン走査カウンタ6の示すライ
ンのパターン・データが読み出されて表示される
ことになる。
9はこのキヤラクタ・ジエネレータ・メモリ8
より読み出された並列のパターン・データを直列
データに変換する並列直列変換回路、10はこの
直列化されたデータをビデオ信号化してCRT表
示装置4に与えるビデオ信号発生回路である。
このような構成の従来装置はCRT表示装置4
上に文字や画等を表示する場合、その表示させよ
うとする文字や画などのデータを表示すべき位置
に対応するリフレツシユ・メモリ3の該当アドレ
スに計算機1より書き込み記憶させる。
一方、図示しないクロツク信号が発生され、カ
ラム走査カウンタ5はこれによつて順次計数を進
めてゆく。カラム走査カウンタ5はCRT表示装
置4の一行当りのカラム数に対応してその1カラ
ム相当の前記クロツク信号で計数を進め、CRT
表示装置4における表示面の刻々の表示カラム位
置に対応するリフレツシユ・メモリ3の下位アド
レスの指定データとして利用される。また、カラ
ム走査カウンタ5が一行分相当のカラム数対応の
値を計数する毎にライン走査カウンタ6は計数を
進め、キヤラクタのパターンを構成する縦方向の
ドツト数分の計数値に達する毎にライン走査カウ
ンタ6はクリアされる。従つて、ライン走査カウ
ンタ6の計数値は一つの行を構成するCRTの走
査線のライン位置に対応するものとなる。
ライン走査カウンタ6がキヤラクタのパターン
を構成する縦方向のドツト数分の前記計数値に達
する毎にロー走査カウンタ7は計数を進める。そ
のため、ロー走査カウンタ7はCRTの表示行に
対応する行位置のリフレツシユ・メモリ上位アド
レスを指定できる。
このようにしてカラム走査カウンタ5及びロー
走査カウンタ7で指定されるアドレスのデータを
リフレツシユ・メモリ3より順次読み出すことに
よりこのアドレスに対応するCRT上位置に表示
する文字や画のデータを得ることができる。
このデータはキヤラクタ・ジエネレータ・メモ
リ8のアドレスとして用いられ、この指定された
アドレスの内容がキヤラクタ・ジエネレータ・メ
モリ8より読み出されることになる。
CRT表示装置4の表示面は水平、垂直掃引し
て像を表示するから、各水平走査線毎の必要なパ
ターン・データを得る必要があるから、その指定
を行うライン走査カウンタ6の計数値を最下位の
アドレスとしてキヤラクタ・ジエネレータ・メモ
リ8のアドレス指定を行うようにするとキヤラク
タ・パターンが走査線順に記憶させてあれば各桁
位置の各走査線に表示すべきキヤラクタ・パター
ンのデータが得られることになる。
このようにしてキヤラクタ・ジエネレータ・メ
モリ8より読み出されたキヤラクタ・パターンの
データは並列直列変換回路9により直列のデータ
に変換され、ビデオ信号発生回路10にてビデオ
信号化された後、CRT表示装置4に与えられる。
これによりCRT表示装置4の表示面上にはリフ
レツシユ・メモリ3上のデータに基づく文字や画
が像として表示されることになる。
〔背景技術の問題点〕
このような構成の従来装置においては計算機1
により、リフレツシユ・メモリ3やキヤラクタ・
ジエネレータ・メモリ8へデータを書き込む場合
はCRT表示装置4の画面非表示期間(ブランキ
ング期間)を利用して行うか或いは表示を停止し
たうえで行うようにしていた。
従つて、画面に表示している例えば全内容を他
の内容に変える場合、画面が一瞬消された後に新
しい画面が表示されたり、画面の一部ずつが順次
表示変更されてゆくなど画面の内容変更がぎこち
なく、連続的に行えない欠点があつた。
特に一画面のメモリ容量が大きいシステムでは
一画面分の内容変更を行うに要する時間も長くか
かることから画面の変更時にはそのぎこちなさが
一層目立つことになり、しかもその間、オペレー
タの作業は中断されるので、即座に画面変更が実
施できるようにすることが望まれる。
また、オペレータに対し表示すべき内容が多数
にわたり、しかもその内容が時々刻々と変わるよ
うな場合に一画面では表示がしきれないようなケ
ースではこのような従来装置では対応できない。
〔発明の目的〕
本発明は上記事情に鑑みて成されたもので、画
面の表示内容を即座に変更できるようにすると共
に多数の画面を逐次切り換えて表示できるように
したCRT制御装置を提供することを目的とする。
〔発明の概要〕
即ち、本発明は上記目的を達成するため、一画
面の容量を有するリフレツシユ・メモリに外部よ
り表示キヤラクタのデータを与えて記憶させ、こ
れを読み出してこのデータをもとにこのデータに
対応するキヤラクタのパターン・データをキヤラ
クタ・ジエネレータ・メモリより読み出してビデ
オ信号化し、CRT表示装置に与えて像として表
示させるようにした装置において、前記リフレツ
シユ・メモリを複数組設け、またこれらのリフレ
ツシユ・メモリを任意の設定順序、設定時間で選
択する選択回路とを設けて構成し、リフレツシ
ユ・メモリの選択切り換えによつて新しい画面に
瞬時に切り換えることができるようにし、また表
示に供していないリフレツシユ・メモリの内容を
書き換えることによつて画面に影響を与えること
なく所望の内容を記憶させることができ、また、
選択回路により時分割表示を行うことにより濃度
や色、輝度などの多彩な制御を可能とするように
する。
〔発明の実施例〕
以下、本発明の一実施例について第2図、第3
図を参照しながら説明する。
第2図は本装置の構成を示すブロツク図であ
り、図中第1図と同一構成物には同一符号を付
し、ここではその説明を省略して異なる部品のみ
説明する。
本装置は基本的には第1図に示した従来のもの
と変らないが本装置においては一画面(1フレー
ム)の容量をそれぞれ有するリフレツシユ・メモ
リを複数フレーム分設け、リフレツシユ・メモリ
選択回路により所望の1フレーム分のリフレツシ
ユ・メモリを選択して表示に用い、また表示に用
いていない所望のリフレツシユ・メモリを用いて
内容の変更を行うようにしてリフレツシユ・メモ
リの選択切換えのみで画面の即時変更を可能とす
るものである。
第2図において21はバスラインであり、イン
タフエイス回路2及びキヤラクタ・ジエネレータ
8はこのバスライン21に接続されている。22
−1〜22−nはそれぞれ一画面分の容量を有す
るリフレツシユ・メモリであり、これらはそれぞ
れ前記バスライン21に接続されている。
23はこれらn組のリフレツシユ・メモリ22
−1〜22−nを任意の順序、任意の時間で指定
し、CRT表示装置4にどのように表示させるか
を決定するリフレツシユ・メモリ選択回路であ
り、インタフエイス回路2を介して電子計算機ま
たは各種データ処理装置より与えられる指令或い
は内部に設けた指定用の回路に従つてこれを実行
するものである。
24は各リフレツシユ・メモリ22−1〜22
−nの出力データをキヤラクタ・ジエネレータ・
メモリ8にアドレスとして与えるデータバスであ
り、また、リフレツシユ・メモリ22−1〜22
−nに画像の輝度指定、色指定などのデータを含
めてある場合にはこの指定データをデータバス2
4を介してビデオ信号発生回路10に与えられる
ようにしてあつて、ビデオ信号発生回路10はこ
の指定データを受けた場合にはそのデータの示す
輝度或いは色情報を含む形でビデオ信号化する。
尚、カラム走査カウンタ5、ロー走査カウンタ
7の出力はそれぞれ各リフレツシユ・メモリ22
−1〜22−nに与えられ、また、ライン走査カ
ウンタ6の出力はキヤラクタ・ジエネレータ・メ
モリ8に与えられてアドレス指定に使用される。
このような構成の本装置はCRT表示装置4の
一ライン中のキヤラクタ一桁分に相当する掃引時
間を一周期とするクロツク信号でカラム走査カウ
ンタ5は計数を進め、また、一ライン相当分の桁
数をカラム走査カウンタ5が計数するとライン走
査カウンタ6は1つ計数を進める。更にライン走
査カウンタ6が一つのキヤラクタを構成するキヤ
ラクタ・パターンの縦列方向のドツト数対応数を
計数する毎にロー走査カウンタ7は一つ計数を進
める。
即ち、第3図に示すようにCRT表示装置4の
1フレーム(1枚の画像)の画像表示を行うには
例えばx方向(水平方向)が“0”〜“79”桁の
計80桁、y方向(垂直方向)が“0”〜“29”ま
での30行の構成の掃引時間を要して一フレームを
形成するものとした場合、x、y掃引を行う関係
上、x、yそれぞれの帰線期間は表示に供するこ
とができないことになり、この帰線期間はビデオ
信号をブランキングレベルにする。
このブランキングの期間に相当するのがAで示
す非表示エリアであり、この非表示エリアAを除
くBの部分が表示可能エリアとなつて、このエリ
ア内でのみ像の表示が行える。
そして各桁と各行で区切られる各ます目が一文
字分のスペースであり、カラム走査カウンタ5は
x方向の掃引に対しての各カラム位置のタイミン
グで計数を進め、現在のカラム位置を示すように
したものであり、またライン走査カウンタ6はカ
ラム走査カウンタ5が“80”を計数する毎に1つ
計数を進めることによつて現在の走査線位置を示
すようにしたもので、また、ロー走査カウンタ7
はライン走査カウンタ6の計数値が一行相当分の
数に達すると1つ計数を進めて現在の行位置を示
すようにしたものである。
各リフレツシユ・メモリ22−1〜22−nは
その容量が前記表示可能エリアBのます目を満た
すキヤラクタ数に対応したデータ数を記憶するこ
とのできる容量としてあり、各アドレスはCRT
の各表示位置に対応させてあるから、カラム走査
カウンタ5とロー走査カウンタ7とを用いてその
計数値をリフレツシユ・メモリ22−1〜22−
nのアドレスとすることにより、CRTの所定の
表示位置毎の表示データを読み出すことができ
る。
一方、リフレツシユ・メモリ選択回路23が設
けられており、この選択回路23はリフレツシ
ユ・メモリ22−1〜22−nを電子計算機或い
はデータ処理装置から与えられる指令により或い
はハードウエアによつて設定された任意の順序、
任意の時間で選択することができるため、この選
択回路23によつて任意のリフレツシユ・メモリ
が選択され、カラム走査カウンタ5、ロー走査カ
ウンタ7により指定されるアドレスのデータが読
み出されてキヤラクタ・ジエネレータ・メモリ8
にアドレスとして与えられる。
キヤラクタ・ジエネレータ・メモリ8は該デー
タの示すキヤラクタ・パターンを該データとライ
ン走査カウンタ6の示すアドレスに記憶させてあ
るから、現在の走査位置における一ライン分のキ
ヤラクタ・パターンのデータ列がキヤラクタ・ジ
エネレータ・メモリ8より出力される。このデー
タ列は並列データとして出力されるので、並列直
列変換回路9により直列データに変換される。そ
して、ビデオ信号発生回路10によりビデオ信号
としてCRT表示装置4に与えられ像として表示
される。
また、ビデオ信号発生回路10は選択されたリ
フレツシユ・メモリから輝度指定、或いは色指定
のデータが入力されている場合にはその指定輝度
或いは指定色となるようビデオ信号に変調を与え
てCRT表示像をその指定輝度、指定色となるよ
うにする。
また、リフレツシユ・メモリ22−1〜22−
nやキヤラクタ・ジエネレータ・メモリ8の内容
を書き換えるには電子計算機或いはデータ処理装
置などによりインタフエイス回路2を介してバス
ライン上にデータやアドレス、制御信号などを与
える。
このとき、制御信号及びアドレスなどの情報中
にメモリ指定の情報を含め、書き換える対象とす
るメモリを選択し、そのメモリに対してアドレス
やデータを書き込み信号とともに与えることによ
り、そのメモリの内容を書き換えることができ
る。
従つて表示すべきリフレツシユ・メモリの選択
切り換えを行うことで次々にCRT上の画面一面
の内容を瞬時に変えることができ、また表示に用
いられていないリフレツシユ・メモリに対して内
容の書き換えを行つておくことでCRTの表示に
影響を与えることなく新しい内容に書き換えるこ
とができ、その後に該書き換えられたリフレツシ
ユ・メモリを選択することで即座にその新しい内
容の表示を行うことができる。
その結果、次々に表示画像を切り換え表示した
り、一枚の画像の内容書き換えを表示に影響を与
えることなく行うことができる。
また、n組のリフレツシユ・メモリを任意の順
序、任意の時間で切り換えることにより、リフレ
ツシユ・メモリの時分割表示が可能となり、一つ
のCRT画面上に多重表示したり、また、任意の
二組のリフレツシユ・メモリに同一表示内容を書
き込むと共にこのとき一方のリフレツシユ・メモ
リの一部分を非表示に指定しこれら2つのリフレ
ツシユメモリを時分割に切り換えることによりそ
の表示時間比に対応した濃度でCRT画面上に濃
淡表示を実現することができる。
また、任意のリフレツシユ・メモリを任意の順
序、任意の時間で切り換えることができるので、
色指定を時分割指定でき、従つて従来よりも多色
で表示することができる。
更に任意のリフレツシユ・メモリを任意の順
序、任意の時間で切り換えることができるので、
輝度の指定を時分割で行うことによつて従来のも
のよりきめの細かい輝度指定を実現できる効果が
ある。
〔発明の効果〕
以上詳述したように本発明は一画面の容量を有
するリフレツシユ・メモリに表示キヤラクタのデ
ータを記憶させ、これを読み出してこのデータを
もとにこのデータに対応するキヤラクタのパター
ン・データをキヤラクタ・ジエネレータ・メモリ
より読み出してビデオ信号化し、CRT表示装置
に与えて像として表示させるようにした装置にお
いて、前記リフレツシユ・メモリを複数組設け、
またこれらのリフレツシユ・メモリのうちの一組
ずつを設定した任意の順序、時間で選択する選択
回路を設けるようにしたので、選択回路により次
に表示したい所望のリフレツシユ・メモリを選択
することにより、CRT表示装置の画像を瞬時に
切り換えることができ、また、表示に供していな
いリフレツシユ・メモリに新しい内容を書き込む
ことによりCRT表示画面に何らの影響を与える
ことなく内容の更新を行うことができ、また各リ
フレツシユ・メモリを時分割表示することが可能
となつて輝度や色、濃度などの多彩な制御をも可
能となるなど優れた特徴を有するCRT制御装置
を提供することができる。
尚、本発明は上記し且つ図面に示す実施例に限
定することなく、その要旨を変更しない範囲内で
適宜変形して実施し得るものである。
【図面の簡単な説明】
第1図は従来装置の構成を示すブロツク図、第
2図は本発明の一実施例を示すブロツク図、第3
図はCRT表示における一画面の構成を説明する
ための図である。 2……インタフエイス、3,22−1〜22−
n……リフレツシユ・メモリ、4……CRT表示
装置、5……カラム走査カウンタ、6……ライン
走査カウンタ、7……ロー走査カウンタ、8……
キヤラクタ・ジエネレータ・メモリ、9……並列
直列変換回路、10……ビデオ信号発生回路、2
3……リフレツシユ・メモリ選択回路。

Claims (1)

    【特許請求の範囲】
  1. 1 一画面の容量を有するリフレツシユ・メモリ
    に外部より表示キヤラクタのデータを与えて記憶
    させ、これを読み出してこのデータをもとにこの
    データに対応するキヤラクタのパターン・データ
    をキヤラクタ・ジエネレータ・メモリより読み出
    してビデオ信号化し、CRT表示装置に与えて像
    として表示させるようにした装置において、前記
    リフレツシユ・メモリを複数組設け、またこれら
    のリフレツシユ・メモリを任意の設定順序、設定
    時間で選択する選択回路とを設けたことを特徴と
    するCRT制御装置。
JP57084401A 1982-05-19 1982-05-19 Crt制御装置 Granted JPS58200287A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57084401A JPS58200287A (ja) 1982-05-19 1982-05-19 Crt制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57084401A JPS58200287A (ja) 1982-05-19 1982-05-19 Crt制御装置

Publications (2)

Publication Number Publication Date
JPS58200287A JPS58200287A (ja) 1983-11-21
JPS6352390B2 true JPS6352390B2 (ja) 1988-10-18

Family

ID=13829553

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57084401A Granted JPS58200287A (ja) 1982-05-19 1982-05-19 Crt制御装置

Country Status (1)

Country Link
JP (1) JPS58200287A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63155185A (ja) * 1986-12-19 1988-06-28 沖電気工業株式会社 表示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49122623A (ja) * 1973-03-24 1974-11-22
JPS511375A (en) * 1974-06-24 1976-01-08 Sumitomo Chemical Co Maikurokapuseruno seizoho

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49122623A (ja) * 1973-03-24 1974-11-22
JPS511375A (en) * 1974-06-24 1976-01-08 Sumitomo Chemical Co Maikurokapuseruno seizoho

Also Published As

Publication number Publication date
JPS58200287A (ja) 1983-11-21

Similar Documents

Publication Publication Date Title
US4979738A (en) Constant spatial data mass RAM video display system
US4714919A (en) Video display with improved smooth scrolling
EP0139932A2 (en) Apparatus for generating the display of a cursor
JPS6025794B2 (ja) カラ−図形表示装置
JPH0323918B2 (ja)
US4570161A (en) Raster scan digital display system
US4744046A (en) Video display terminal with paging and scrolling
US4570158A (en) Horizontal and vertical image inversion circuit for a video display
US5086295A (en) Apparatus for increasing color and spatial resolutions of a raster graphics system
JPS5858674B2 (ja) 陰極線管表示装置
JPS60225190A (ja) ラスタ表示およびベクトル表示を重畳する重畳方法および装置
EP0525986A2 (en) Apparatus for fast copying between frame buffers in a double buffered output display system
JPS642955B2 (ja)
JPH02110497A (ja) 画像表示装置
JPS6352390B2 (ja)
US5706025A (en) Smooth vertical motion via color palette manipulation
JPS6073674A (ja) デ−タ表示装置
JPS597115B2 (ja) アドレス作成方法
JPH08202310A (ja) 画面駆動回路
JPS61162085A (ja) 画像表示装置
JPS61273584A (ja) 表示装置
JPS58129473A (ja) メモリ制御方式
JP3296645B2 (ja) 2画面駆動回路
JPH0725828Y2 (ja) 液晶表示情報処理装置
JPS587999B2 (ja) 表示装置