JPS6348465A - デイジタルレベル表示装置 - Google Patents
デイジタルレベル表示装置Info
- Publication number
- JPS6348465A JPS6348465A JP19505686A JP19505686A JPS6348465A JP S6348465 A JPS6348465 A JP S6348465A JP 19505686 A JP19505686 A JP 19505686A JP 19505686 A JP19505686 A JP 19505686A JP S6348465 A JPS6348465 A JP S6348465A
- Authority
- JP
- Japan
- Prior art keywords
- decoder
- signal
- output
- display
- peak
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 8
- 238000010586 diagram Methods 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000003786 synthesis reaction Methods 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はコンパクトディスク(CD)プレーヤ。
ディジタルオーディオテープレコーダ(DAT)等に用
いて好適なディジタルレベル表示装置に関する。
いて好適なディジタルレベル表示装置に関する。
本発明においては絶対値信号が第1のデコーダにより対
数変換され、その出力とその出力をピークホールドした
信号とが、各々第2のデコーダにより表示信号に変換さ
れる。
数変換され、その出力とその出力をピークホールドした
信号とが、各々第2のデコーダにより表示信号に変換さ
れる。
CDプレーヤ、DAT等のPCM記録再生機においては
、アナログオーディオ信号をディジタル化して記録媒体
に記録し、再生時ディジタル信号をアナログ信号に変換
して出力するようになされている。第2図は例えば斯か
る装置においてディジタル信号のレベルをモニタすると
き用いられるディジタルレベル表示装置のブロック図で
ある。
、アナログオーディオ信号をディジタル化して記録媒体
に記録し、再生時ディジタル信号をアナログ信号に変換
して出力するようになされている。第2図は例えば斯か
る装置においてディジタル信号のレベルをモニタすると
き用いられるディジタルレベル表示装置のブロック図で
ある。
同図において1は変換回路であり、入力されるディジタ
ル信号をその絶対値を表わす絶対値信号に変換して出力
する。この絶対値信号はROM、論理ゲート等よりなる
デコーダ2に入力され、デシベル(d B )表示のた
め対数変換されるとともに、表示に適した表示用信号に
変換される。デコーダ2の出力はピークホールド回路4
に入力され、そのピーク値が検出、ホールドされる0合
成回路5は、デコーダ2が出力する瞬時レベル(絶対値
)に対応した信号とピークホールド回路4が出力するピ
ークレベル(絶対値)に対応した信号とを合成する。こ
の合成された表示用信号はドライバ7に供給され、ドラ
イバ7は複数のランプ、LED等よりなる表示手段8を
表示用信号に対応して駆動する。その結果瞬時レベルと
ピークレベルが表示手段8により表示される。
ル信号をその絶対値を表わす絶対値信号に変換して出力
する。この絶対値信号はROM、論理ゲート等よりなる
デコーダ2に入力され、デシベル(d B )表示のた
め対数変換されるとともに、表示に適した表示用信号に
変換される。デコーダ2の出力はピークホールド回路4
に入力され、そのピーク値が検出、ホールドされる0合
成回路5は、デコーダ2が出力する瞬時レベル(絶対値
)に対応した信号とピークホールド回路4が出力するピ
ークレベル(絶対値)に対応した信号とを合成する。こ
の合成された表示用信号はドライバ7に供給され、ドラ
イバ7は複数のランプ、LED等よりなる表示手段8を
表示用信号に対応して駆動する。その結果瞬時レベルと
ピークレベルが表示手段8により表示される。
選択手段3を操作してデコーダ2の分解能を切り換える
と、例えば表示手段8の表示を3dB又は1dB刻みと
することができる。
と、例えば表示手段8の表示を3dB又は1dB刻みと
することができる。
このように従来の装置はデコーダ2の出力をピークホー
ルドするようにしているため、例えば3dBの分解能で
表示動作中に選択手段3を操作して1dBの分解能に切
り換えた場合、ピークホールド回路4にはそれまでの分
解能でデコードされたそれ以前のピーク値がホールドさ
れているので、そのホールド値より約3dB以上大きな
値が入力されないと新たな分解能でのピーク値が表示さ
れない欠点があった。これを防ぐためにはピークホール
ド回路4にリセットスイッチ6を設け、切り換え時にこ
のリセットスイッチ6をオンしてホールド状態を一旦リ
セット(解除)する必要があった。
ルドするようにしているため、例えば3dBの分解能で
表示動作中に選択手段3を操作して1dBの分解能に切
り換えた場合、ピークホールド回路4にはそれまでの分
解能でデコードされたそれ以前のピーク値がホールドさ
れているので、そのホールド値より約3dB以上大きな
値が入力されないと新たな分解能でのピーク値が表示さ
れない欠点があった。これを防ぐためにはピークホール
ド回路4にリセットスイッチ6を設け、切り換え時にこ
のリセットスイッチ6をオンしてホールド状態を一旦リ
セット(解除)する必要があった。
本発明はディジタルレベル表示装置において、入力され
るディジタル信号をその絶対値を表わす絶対値信号に変
換する変換回路と、絶対値信号を対数変換する第1のデ
コーダと、第1のデコーダの出力のピークを検出し、ホ
ールドするピークホールド回路と、第1のデコーダの出
力信号又はピークホールド回路によりホールドされた信
号を表示用信号に変換する第2のデコーダと、第2のデ
コーダの出力に対応してディジタル信号のレベルを表示
する表示手段と、第2のデコーダの分解能を切り換える
選択手段とを備えることを特徴とする。
るディジタル信号をその絶対値を表わす絶対値信号に変
換する変換回路と、絶対値信号を対数変換する第1のデ
コーダと、第1のデコーダの出力のピークを検出し、ホ
ールドするピークホールド回路と、第1のデコーダの出
力信号又はピークホールド回路によりホールドされた信
号を表示用信号に変換する第2のデコーダと、第2のデ
コーダの出力に対応してディジタル信号のレベルを表示
する表示手段と、第2のデコーダの分解能を切り換える
選択手段とを備えることを特徴とする。
入力されたディジタル信号の絶対値を示す絶対値信号は
第1のデコーダにより対数変換される。
第1のデコーダにより対数変換される。
その出力はピークホールド回路によりピークホールドさ
れる。第1のデコーダの出力とピークホールドされた信
号は第2のデコーダにより、表示用信号に変換される0
分解能の切り換えは第2のデコーダにより行なわれる。
れる。第1のデコーダの出力とピークホールドされた信
号は第2のデコーダにより、表示用信号に変換される0
分解能の切り換えは第2のデコーダにより行なわれる。
第1図は本発明のディジタルレベル表示装置のブロック
図であり、第2図と対応する部分には同一の符号を付し
である。本発明においては変換回路1が出力する絶対値
信号が第1のデコーダ2aに入力され、その出力がさら
にピークホールド回路4に入力されるようになされてい
る。そして第1のデコーダ2aとピークホールド回路4
の出力が第2のデコーダ2bに入力され、デコーダ2b
の出力がドライバ7に入力されるようになされている0
分解能の切り換えはデコーダ2bにおいて行なわれてい
る。その他の構成は第2図における場合と同様である。
図であり、第2図と対応する部分には同一の符号を付し
である。本発明においては変換回路1が出力する絶対値
信号が第1のデコーダ2aに入力され、その出力がさら
にピークホールド回路4に入力されるようになされてい
る。そして第1のデコーダ2aとピークホールド回路4
の出力が第2のデコーダ2bに入力され、デコーダ2b
の出力がドライバ7に入力されるようになされている0
分解能の切り換えはデコーダ2bにおいて行なわれてい
る。その他の構成は第2図における場合と同様である。
しかして変換回路1に入力されたディジタル信号は絶対
値信号に変換される。例えばディジタル信号が所定ビッ
トの2の補数(2′Sコンブリメント)で表わされてい
る場合、そのMSBは符号(正のときO1負のときl)
とされている。従ってデータが例えば16ビツトからな
る場合、MSBが0(正のデータ)であるときは、残り
の15ビツトの信号がそのまま絶対値信号とされる。一
方MSBが1(負のデータ)であるとき、例えばMSB
と各ビットの排他的論理和を演算しく各ビットの否定を
演算し)、これに1を加算して15ビツトの絶対値信号
を得る。このようにして負のデータは同一レベルの正の
データと同一の信号(絶対値信号)に変換される。
値信号に変換される。例えばディジタル信号が所定ビッ
トの2の補数(2′Sコンブリメント)で表わされてい
る場合、そのMSBは符号(正のときO1負のときl)
とされている。従ってデータが例えば16ビツトからな
る場合、MSBが0(正のデータ)であるときは、残り
の15ビツトの信号がそのまま絶対値信号とされる。一
方MSBが1(負のデータ)であるとき、例えばMSB
と各ビットの排他的論理和を演算しく各ビットの否定を
演算し)、これに1を加算して15ビツトの絶対値信号
を得る。このようにして負のデータは同一レベルの正の
データと同一の信号(絶対値信号)に変換される。
この絶対値信号はデコーダ2aに入力され、その瞬時レ
ベルがデシベル表示のために対数変換される。1つのデ
ータが16ビツトよりなるとすると、そのダイナミック
レンジは約90dBとなる。
ベルがデシベル表示のために対数変換される。1つのデ
ータが16ビツトよりなるとすると、そのダイナミック
レンジは約90dBとなる。
デコーダ2aの分解能は表示すべき分解能の最小値に対
応して設定しである。例えば最小1dB刻みでレベルを
表示するものとすると、デコーダ2aの出力は約90の
値を表わすことができればよいから7ビツトで構成する
ことができる。このデコーダ2aの出力は例えばコンパ
レータとレジスタとからなるピークホールド回路4に入
力され、そのピーク値が検出、ホールドされる。デコー
ダ2aの出力とピークホールド回路4の出力はデコーダ
2bに入力され1表示手段8を駆動するのに適した表示
用信号に変換される。デコーダ2bの出力はドライバ7
に供給され、ドライバ7はデコーダ2bからの表示用信
号に対応して表示手段8を駆動する。このようにして表
示手段8にはディジタル信号の瞬時レベルとピークレベ
ルとが表示される。
応して設定しである。例えば最小1dB刻みでレベルを
表示するものとすると、デコーダ2aの出力は約90の
値を表わすことができればよいから7ビツトで構成する
ことができる。このデコーダ2aの出力は例えばコンパ
レータとレジスタとからなるピークホールド回路4に入
力され、そのピーク値が検出、ホールドされる。デコー
ダ2aの出力とピークホールド回路4の出力はデコーダ
2bに入力され1表示手段8を駆動するのに適した表示
用信号に変換される。デコーダ2bの出力はドライバ7
に供給され、ドライバ7はデコーダ2bからの表示用信
号に対応して表示手段8を駆動する。このようにして表
示手段8にはディジタル信号の瞬時レベルとピークレベ
ルとが表示される。
デコーダ2aと同様にROM、論理ゲート等よりなるデ
コーダ2bは1分解能を変化させない(1dBの)デコ
ードパターンと、さらに大きくする(例えば3dBの)
デコードパターンとを有している。
コーダ2bは1分解能を変化させない(1dBの)デコ
ードパターンと、さらに大きくする(例えば3dBの)
デコードパターンとを有している。
選択手段3を操作することによりそのいずれかのデコー
ドパターンが選択される。選択に対応して入力に1dB
以上又は3dB以上の変化があったとき、出力が変化す
る。その結果表示手段8の表示は選択に対応して1dB
刻み又は3dB刻みとなる。
ドパターンが選択される。選択に対応して入力に1dB
以上又は3dB以上の変化があったとき、出力が変化す
る。その結果表示手段8の表示は選択に対応して1dB
刻み又は3dB刻みとなる。
ピークホールド回路4はデコーダ2bより前段に接続さ
れ、選択手段3の選択とは無関係にデコーダ2aの出力
のピーク値をホールドしている。
れ、選択手段3の選択とは無関係にデコーダ2aの出力
のピーク値をホールドしている。
従って表示動作中に選択手段3の選択を切り換えても、
切り換え直前のホールド値が残留1表示されるようなこ
とはない。
切り換え直前のホールド値が残留1表示されるようなこ
とはない。
尚ピークホールド回路4のリセットスイッチ6は省略す
ることが可能である。
ることが可能である。
以上の如く本発明はディジタルレベル表示装置において
、入力されるディジタル信号をその絶対値を表わす絶対
値信号に変換する変換回路と、絶対値信号を対数変換す
る第1のデコーダと、第1のデコーダの出力のピークを
検出し、ホールドするピークホールド回路と、第1のデ
コーダの出力信号又はピークホールド回路によりホール
ドされた信号を表示用信号に変換する第2のデコーダと
。
、入力されるディジタル信号をその絶対値を表わす絶対
値信号に変換する変換回路と、絶対値信号を対数変換す
る第1のデコーダと、第1のデコーダの出力のピークを
検出し、ホールドするピークホールド回路と、第1のデ
コーダの出力信号又はピークホールド回路によりホール
ドされた信号を表示用信号に変換する第2のデコーダと
。
第2のデコーダの出力に対応してディジタル信号のレベ
ルを表示する表示手段と、第2のデコーダの分解能を切
り換える選択手段とを備えるようにしたので、表示動作
中に分解能を切り換えても。
ルを表示する表示手段と、第2のデコーダの分解能を切
り換える選択手段とを備えるようにしたので、表示動作
中に分解能を切り換えても。
速やかに正確な表示を行なうことができる。
第1図は本発明のディジタルレベル表示装置のブロック
図、第2図は従来のディジタルレベル表示装置のブロッ
ク図である。 1・・・変換回路 2.2a、2b・・・デコーダ 3・・・選択手段 4・・・ピークホールド回路 5・・・合成回路 6・・・リセットスイッチ 7・・・ドライバ 8・・・表示手段 以上 第1図 第2図
図、第2図は従来のディジタルレベル表示装置のブロッ
ク図である。 1・・・変換回路 2.2a、2b・・・デコーダ 3・・・選択手段 4・・・ピークホールド回路 5・・・合成回路 6・・・リセットスイッチ 7・・・ドライバ 8・・・表示手段 以上 第1図 第2図
Claims (1)
- 入力されるディジタル信号をその絶対値を表わす絶対値
信号に変換する変換回路と、該絶対値信号を対数変換す
る第1のデコーダと、該第1のデコーダの出力のピーク
を検出し、ホールドするピークホールド回路と、該第1
のデコーダの出力信号又は該ピークホールド回路により
ホールドされた信号を表示用信号に変換する第2のデコ
ーダと、該第2のデコーダの出力に対応して該ディジタ
ル信号のレベルを表示する表示手段と、該第2のデコー
ダの分解能を切り換える選択手段とを備えることを特徴
とするディジタルレベル表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19505686A JPH0752201B2 (ja) | 1986-08-19 | 1986-08-19 | デイジタルレベル表示装置 |
US07/382,875 US4931724A (en) | 1986-08-19 | 1989-07-21 | Digital level indicating device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19505686A JPH0752201B2 (ja) | 1986-08-19 | 1986-08-19 | デイジタルレベル表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6348465A true JPS6348465A (ja) | 1988-03-01 |
JPH0752201B2 JPH0752201B2 (ja) | 1995-06-05 |
Family
ID=16334820
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19505686A Expired - Fee Related JPH0752201B2 (ja) | 1986-08-19 | 1986-08-19 | デイジタルレベル表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0752201B2 (ja) |
-
1986
- 1986-08-19 JP JP19505686A patent/JPH0752201B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH0752201B2 (ja) | 1995-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62107473A (ja) | Pcmテ−プレコ−ダの録音時サブコ−ド情報取入方法 | |
JPS6348465A (ja) | デイジタルレベル表示装置 | |
JPH0695437B2 (ja) | デイジタルレベル表示装置 | |
JPS6348464A (ja) | デイジタルレベル表示装置 | |
JP2589475B2 (ja) | デイジタルレベル表示装置 | |
JPS6348466A (ja) | デイジタルレベル表示装置 | |
JPS60662A (ja) | 回転ヘツド方式のデイジタル信号記録再生装置 | |
JPS59133425A (ja) | デ−タの処理方法及び処理装置 | |
JP2614840B2 (ja) | デジタルオーディオ録音再生装置 | |
JPS6348467A (ja) | デイジタルレベル表示装置 | |
JPS5942613A (ja) | デジタルオ−デイオプレ−ヤ | |
JP2532402B2 (ja) | コンパクトデイスク | |
JP3537974B2 (ja) | Cd/md一体型システム機器 | |
JPH04368667A (ja) | デジタルデータ処理装置 | |
JP2607776Y2 (ja) | オーディオ装置 | |
SU805408A1 (ru) | Устройство дл записи и воспроиз-ВЕдЕНи цифРОВОй иНфОРМАции | |
JPH0294165A (ja) | Cd−1ディスク再生装置 | |
JPH0124730Y2 (ja) | ||
US4931724A (en) | Digital level indicating device | |
JPH0479181B2 (ja) | ||
JPH0528638Y2 (ja) | ||
KR0156847B1 (ko) | 디지탈신호 기록/재생 장치 | |
JPS6386156A (ja) | デジタル再生装置 | |
JP2833852B2 (ja) | ディジタル信号出力回路 | |
JPH01267466A (ja) | ディジタル再生信号のピークレベル検出装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |