JPS6348251U - - Google Patents
Info
- Publication number
- JPS6348251U JPS6348251U JP14218286U JP14218286U JPS6348251U JP S6348251 U JPS6348251 U JP S6348251U JP 14218286 U JP14218286 U JP 14218286U JP 14218286 U JP14218286 U JP 14218286U JP S6348251 U JPS6348251 U JP S6348251U
- Authority
- JP
- Japan
- Prior art keywords
- target
- output
- bus
- emulator
- intervention
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000006870 function Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Description
第1図は本考案に係るインサーキツト・エミユ
レータの要部構成図、第2図は動作を説明するた
めのタイムチヤートである。 1……マイクロプロセツサ、2……バス・ステ
ータス設定回路、3……バス・コントローラ、4
……ターゲツト。
レータの要部構成図、第2図は動作を説明するた
めのタイムチヤートである。 1……マイクロプロセツサ、2……バス・ステ
ータス設定回路、3……バス・コントローラ、4
……ターゲツト。
Claims (1)
- 【実用新案登録請求の範囲】 ダイナミツク・ランダム・アクセス・メモリの
リフレツシユ機能を有するターゲツトマイクロプ
ロセツサのエミユレーシヨンを行うインサーキツ
ト・エミユレータにおいて、ターゲツトマイクロ
プロセツサからのバス・ステータス信号を受けタ
ーゲツトマイクロプロセツサのバス・サイクルに
合わせて常にメモリ・リード・サイクルとなるバ
ス・ステータスを出力するバス・ステータス設定
回路と、 このバス・ステータス設定回路の出力をデコー
ドしターゲツトに必要な制御信号を生成するバス
・コントローラ を具備し、エミユレータによる介入中は、介入中
ターゲツトに対して出力してはならないサイクル
をメモリ・リードのサイクルにすりかえると共に
、リフレツシユのサイクルはそのままターゲツト
に出力し、エミユレータ介入中のダイナミツク・
ランダム・アクセス・メモリのリフレツシユを可
能としたことを特徴とするインサーキツト・エミ
ユレータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14218286U JPS6348251U (ja) | 1986-09-17 | 1986-09-17 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14218286U JPS6348251U (ja) | 1986-09-17 | 1986-09-17 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6348251U true JPS6348251U (ja) | 1988-04-01 |
Family
ID=31050663
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14218286U Pending JPS6348251U (ja) | 1986-09-17 | 1986-09-17 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6348251U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0793249A (ja) * | 1992-08-28 | 1995-04-07 | Kyoto Micro Computer Kk | 拡張バスを有するcpuボードおよびイン・サーキット・エミュレータ |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59161737A (ja) * | 1983-03-04 | 1984-09-12 | Hitachi Ltd | マイクロプロセツサシステム |
JPS6145334A (ja) * | 1984-08-10 | 1986-03-05 | Nec Corp | シングルチツプマイクロコンピユ−タ用エミユレ−タ |
-
1986
- 1986-09-17 JP JP14218286U patent/JPS6348251U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59161737A (ja) * | 1983-03-04 | 1984-09-12 | Hitachi Ltd | マイクロプロセツサシステム |
JPS6145334A (ja) * | 1984-08-10 | 1986-03-05 | Nec Corp | シングルチツプマイクロコンピユ−タ用エミユレ−タ |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0793249A (ja) * | 1992-08-28 | 1995-04-07 | Kyoto Micro Computer Kk | 拡張バスを有するcpuボードおよびイン・サーキット・エミュレータ |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6348251U (ja) | ||
JPS5694451A (en) | Microprocessor incorporating memory | |
JPH0179142U (ja) | ||
JPS5255447A (en) | Microprocessor | |
JPS61164551U (ja) | ||
JPH02149443U (ja) | ||
JPS558615A (en) | Refresh control system | |
JPS63110945U (ja) | ||
JPS5836402U (ja) | シ−ケンサ | |
JPS6443435U (ja) | ||
JPS62169831U (ja) | ||
JPH0267446U (ja) | ||
JPS6324798U (ja) | ||
JPS6311799U (ja) | ||
JPS63168545U (ja) | ||
JPH0270202U (ja) | ||
JPH0239399U (ja) | ||
JPS6223349U (ja) | ||
JPH01155542U (ja) | ||
JPH039002U (ja) | ||
JPH0166697U (ja) | ||
JPS62195863U (ja) | ||
JPS6088282U (ja) | 瞬時追従形f/v変換器 | |
JPH0390348U (ja) | ||
JPH0179138U (ja) |