JPS6443435U - - Google Patents

Info

Publication number
JPS6443435U
JPS6443435U JP13833287U JP13833287U JPS6443435U JP S6443435 U JPS6443435 U JP S6443435U JP 13833287 U JP13833287 U JP 13833287U JP 13833287 U JP13833287 U JP 13833287U JP S6443435 U JPS6443435 U JP S6443435U
Authority
JP
Japan
Prior art keywords
reset period
write pulse
binary counter
chip microcomputer
writing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13833287U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP13833287U priority Critical patent/JPS6443435U/ja
Publication of JPS6443435U publication Critical patent/JPS6443435U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Microcomputers (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例のブロツク図、第2
図は本実施例の要部の詳細図をそれぞれ示す。 1……1チツプマイクロコンピユータ、2……
リセツト端子、3……リセツト制御回路、4……
プログラムカウンタ、6……I/O、8……RA
M、9……自動イニシヤライズ回路、11……発
振器、31……OR回路、32……カウンタ、3
3……インバータ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 内蔵するRAMに対するリセツト期間か否かを
    判定する判定回路と、前記リセツト期間中にはシ
    ステムクロツクにより値が順次に変化するバイナ
    リカウンタと、前記リセツト期間中には前記RA
    Mの前記バイナリカウンタで指定されるアドレス
    へ固定値を書き込むためのライトパルスを発生す
    るライトパルス発生回路とを設けたことを特徴と
    する1チツプマイクロコンピユータ。
JP13833287U 1987-09-09 1987-09-09 Pending JPS6443435U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13833287U JPS6443435U (ja) 1987-09-09 1987-09-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13833287U JPS6443435U (ja) 1987-09-09 1987-09-09

Publications (1)

Publication Number Publication Date
JPS6443435U true JPS6443435U (ja) 1989-03-15

Family

ID=31400568

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13833287U Pending JPS6443435U (ja) 1987-09-09 1987-09-09

Country Status (1)

Country Link
JP (1) JPS6443435U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60245013A (ja) * 1984-05-18 1985-12-04 Nec Corp メモリ初期化回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60245013A (ja) * 1984-05-18 1985-12-04 Nec Corp メモリ初期化回路

Similar Documents

Publication Publication Date Title
JPS5974434U (ja) マイクロコンピユ−タの電源供給回路
JPS6443435U (ja)
JPS61164551U (ja)
JPH0210633U (ja)
JPH0289556U (ja)
JPH039043U (ja)
JPH0227230U (ja)
JPS60147599U (ja) 人工衛星の軌道制御装置
JPS60140529U (ja) 電気調理器
JPS62171096U (ja)
JPS58190752U (ja) ワンチツプマイコン
JPH03106600U (ja)
JPS63114498U (ja)
JPS6132995U (ja) アラ−ム時計
JPH0235399U (ja)
JPS6348251U (ja)
JPS62175352U (ja)
JPS6419402U (ja)
JPS61172325U (ja)
JPS63150383U (ja)
JPS59111709U (ja) 車高調整装置
JPH0350247U (ja)
JPS63184497U (ja)
JPS62199863U (ja)
JPS5950175U (ja) リモ−トコントロ−ルユニツト