JPS6346616B2 - - Google Patents

Info

Publication number
JPS6346616B2
JPS6346616B2 JP54050927A JP5092779A JPS6346616B2 JP S6346616 B2 JPS6346616 B2 JP S6346616B2 JP 54050927 A JP54050927 A JP 54050927A JP 5092779 A JP5092779 A JP 5092779A JP S6346616 B2 JPS6346616 B2 JP S6346616B2
Authority
JP
Japan
Prior art keywords
line
switching
circuit
working
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54050927A
Other languages
English (en)
Other versions
JPS55143850A (en
Inventor
Noryoshi Ikeda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP5092779A priority Critical patent/JPS55143850A/ja
Publication of JPS55143850A publication Critical patent/JPS55143850A/ja
Publication of JPS6346616B2 publication Critical patent/JPS6346616B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/02Arrangements for detecting or preventing errors in the information received by diversity reception

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Description

【発明の詳細な説明】 本発明は、PCM回線切替方式、特に、PCM無
線通信における複数現用回線対−予備回線の無瞬
断切替に関するものである。
第1図に一般的なPCM無線回線の現用、予備
切替に関するブロツクを示す。多重化装置(図示
せず)から送られてきた信号は、現用予備回線分
岐用のハイブリツド1で2分され、そして多重化
装置とのインターフエイスであるバイポーラ−ユ
ニポーラ変換回路3により、バイポーラ信号から
自装置内符号処理につかうユニポーラ信号に変換
される。その後、そのユニポーラ信号は、スタツ
フ回路4により、符号の速度変換、さらに無線回
線監視ビツトの挿入が行なわれ、PCM送信機5
で変調され、相手局へ電波として送られる。一
方、PCM受送機6により受信復調された信号は、
デスタツフ回路7により送端側で挿入された無線
回線監視ビツトパルス信号を抜きとられて元のパ
ルス列に戻され、ユニポーラ−バイポーラ変換回
路8によりバイポーラ信号に変換されて多重化装
置へ渡される。
現用回線101〜10nが断となつた事を検出
すると、送端スイツチ2、受端スイツチ9が駆動
され、それらのスイツチの信号径路が十文字から
斜線に示す様に切替られる。そうすると、回線は
予備回線100に乗り移つたことになり、両端局
の多重化装置間で見ると回線は救済されたことに
なる。
ところで、受端スイツチ9の切替スイツチに信
頼度の関係から機械的リレーが用いられており、
リレーの転移時間が無視出来ない事、各現用回線
101〜10n、予備回線100間の径路の遅延
時間合わせは無線PCM回線においては現在特に
行つていない事等の理由により、回線切替は多重
化装置のフレーム同期はずれ現象として瞬断をも
たらす。この瞬断は伝送している信号が電話音声
である場合にはクリツク雑音を与えるのみで済む
のであるが、近年増加してきたデータ伝送の場合
には、データ変復調装置の必要とするフレーム同
期回復時間が長いこともあり、長い空白時間を作
つてしまい、好ましくなかつた。
ここで、回線切替を必要とする場合を考えてみ
ると、 (イ) 現用回線が現実に故障した結果予備に切替え
る。
(ロ) 予防保全作業で現用回線を保守する為に回線
を予備に切替える。
があり、時間でみると上記(ロ)の場合が圧倒的であ
り、かつ第1図の中で5,6の無線機部分の保守
がほとんどである。
本発明は従来の上記事情に鑑みてなされたもの
であり、従つて本発明の目的は、下位装置に与え
る瞬断時間を極力少なくする様に、上記(ロ)の手動
切替時に無瞬断で切替ることによつて、上記欠点
を解消することができる新規なPCM回線切替方
式を提供することにある。
本発明の上記目的は、無線区間監視用ビツト挿
入の速度変換を行つている無線伝送路において、
送信側に速度変換後の現用又は予備の各回線を選
択する電子切替手段を設け、受端側に予備回線の
フレーム同期後の情報を各現用回線に分配する分
配手段を設けると共に各回線の速度逆変換バツフ
アメモリに、分配手段の各出力と各現用回線のフ
レーム同期後の出力との無瞬断切替機能を持たせ
たことを特徴としたPCM回線切替方式によつて
達成される。
次に本発明をその良好な一実施例について第2
図を参照しながら詳細に説明しよう。
第2図に本発明による一実施例のブロツク構成
を示す。本発明が第1図に示した従来例と違うと
ころは送端側で言うと、予備回線100のスタツ
フ回路4とPCM送信機5の間に現用各ルート及
び予備ルートのスタツフ回路4の出力をすなわち
速度変換された後の出力選択するスイツチとして
データIC切替回路10が設けられ、受端側で言
うと、予備回線100のデスタツフ回路7の代り
に、機能分割してフレーム同期回路11と速度逆
変換及びIC切替回路12とし、かつ予備回線の
データクロツク及びフレーム位置パルスすなわち
予備回線100系のフレーム同期回路11の出力
信号、を各現用回線101〜10nの回路12に
分配する分配回路13が設けられている。フレー
ム同期回路11には無線区間のフレーム同期をと
り、挿入された無線回線監視パルスを抜きとる回
路が、回路12には速度逆変換のバツフアメモリ
とメモリの内容を切替るICスイツチが実装され
ている。具体的には、送端側データIC切替回路
10は、例えばデータ及びクロツク信号に関し現
用回線数n+予備回線数Iを常に入力として、切
替制御信号(cont)に従いある回線を選択出力す
るデイジタルIC切替構成のゲート回路により構
成でき、分配回路13は例えば、予備回線のフレ
ーム同期後のデータ、クロツク及びフレーム信号
を、複数の現用回線nに対し同時に信号供給でき
るバツフア(IC)により構成できる。また、速
度逆変換及びIC切替回路12には第3図に示す
如き回路が用いられる。第4図は書込用1/m分
周カウンタ(mは2以上の正の整数)の具体的な
構成図である。第3図、第4図に示されるブロツ
ク構成は本出願と同一出願人により出願された昭
和50年特許願第20264号(デジタル信号切替装置)
明細書及び図面の第1図、第2図に示された構成
と類似のものである。図に於いて、参照番号31
a,32aは信号系列A、本実施例では例えば予
備回線100系列のデータ入力端子、クロツク入
力端子、31b,32bは信号系列B、本実施例
では例えば現用1回線101系列のデータ入力端
子、クロツク入力端子、11は予備系、現用系フ
レーム同期回路、34a,34bは予備系、現用
書込用1/m分周カウンタ、36a1〜36a3,3
6b1〜36b3は予備系、現用系バツフアメモリ、
37は回線選択制御信号の入力端子、38は読出
用分周リングカウンタ、39a1〜39a3,39b1
〜39b3は予備系、現用系ICスイツチ用ゲート回
路、42は電圧制御発振器を夫々示す。
第5図は、上述のフレーム同期回路11のブロ
ツク図である。この回路11は、フレーム同期回
路素子33、クロツク用反転ゲート61、フリツ
プフロツプ回路63及びフレーム同期ごとの歯抜
け型のクロツク信号を作る為のANDゲート63
から構成されている。この回路11の各部の波形
図を第6図AからE(カツコ内は各部の位置を示
す)に示す。図中添数付のDはデータ信号、Fは
無線区間監視ビツトを示す。また、この例では無
線区間監視用ビツトが、データ信号9ビツトに対
し、1ビツトと仮定している。第3図、第4図及
び第5図の構成によれば、各信号系列のクロツク
にて書込用1/m分周カウンタ34a,34bよ
り夫々得られる3相(第3図はm=3の例であ
る)の分周出力にて各対応する信号系列のデータ
は夫々3段のバツフアメモリ36a1〜36a3,3
6ba1〜36b3に順次書込まれる。また、これら
の1/m分周カウンタ34a,34bはその信号
系列のフレーム同期回路11から夫々発生するフ
レーム位置パルスによりリセツトされる。従つ
て、各3段バツフアメモリ36a1〜36a3,36
b1〜36b3に書込まれるデータの順はこれらのバ
ツフアメモリ間に於いて夫々対応するものにな
る。この過程を明確にするため各部の波形図を第
6図FからK(カツコ内は各部の位置を示す)に
示す。
一方、共通の読出用1/m分周カウンタの3相
のパルス出力及び入力端子37に印加される回線
選択制御信号により、各系列の3段バツフアメモ
リ36a1〜36a3,36b1〜36b3は順次読出さ
れ、且つこの読出された信号系列の1つが選択さ
れる。
切替信号(cont)が第6図Lに示すタイミング
で端子37から入力した場合の第3図の各部の波
形図を第6図LからR(カツコ内は各部の位置を
示す)に示す。
なお第3図中の分周クロツク切替回路57、位
相比較器58、電圧制御発振器42の負帰還制御
の働きにより電圧制御発振器42からの出力クロ
ツク周波数は、無線クロツクとは、本例の場合10
対9の周波数比に保たれている。かつ負帰還制御
回路の低周波数に選ばれた時定数の為、仮に現用
信号と予備回路に分岐した現用信号間に空間もし
くは装置の性能差により、位相ずれを生じていた
としてもバツフアメモリ36a1〜3,b1〜3のメモリ
出力の時間幅(本例では3ビツト)の重なり時間
内で切替る場合には信号にエラーは無く、かつ位
相の追随もゆつくりとした時定数にて行われるの
で、後段の装置が同期はずれを起すことも無い。
また、メモリ出力の時間幅を複数ビツトに拡張
しても分周カウンター34a,34bの位相不確
定が起きない工夫として、本発明は前述の特願昭
50−20264号明細書及び図面に記載された先願発
明を利用している。しかして、前記フレーム位置
パルスは、前述の如く、バツフアメモリ36a1
36a3,36b1〜36b3の書き込みパルスのリセ
ツト用として用いられているから、これにより、
現用、予備間のバツフアメモリの動作を同期させ
る事が出来る。ただし、フレーム位置パルスは書
き込みパルスを常に同じ位置でリセツトさせる為
にバツフアメモリの段数の整数倍のビツトをフレ
ーム長に選んでいる。
また、前記(イ)に示す現用、予備間の切替は、現
用が故障した時に、第1図の従来例と同じく切替
スイツチ2,9にてリレー切替をする。従つて、
この時には瞬断は相変らず残る。
ところが、予防保全という事で前記(ロ)に示す如
きPCM送信機5、受信機6を保守する時の切替
には、10,12のIC切替回路によるスイツチ
で手動切替する。この時には、以上で説明した通
り、無瞬断で切替が可能となるので、下次群の装
置に何らの影響を及ぼさずに無線機の保守が出来
る。
本発明では、以上のように、速度逆変換用のバ
ツフアメモリに無瞬断切替用のバツフアメモリの
機能を持たせているのでメモリ出力の時間幅(本
例では3ビツト)の重なり時間内で切替る場合に
は信号にエラーは無く、かつ位相の追随もゆつく
りとした時定数で行なわれるので、後段の装置が
同期はずれを起すこともない。
一方、受信側において、予備回線のフレーム同
期回路の後段に分配手段を設けているので、予備
回線用のフレーム同期回路を現用回線に対してそ
れぞれ設ける必要がなく、フレーム同期回路の節
約になる。このように、本願発明のPCM回線切
替回路では、高性能でしかも低価格の現用n対予
備1の無瞬断切替が可能になる。
【図面の簡単な説明】
第1図は一般的なPCM無線回線の現用、予備
切替方式の例を示すブロツク図、第2図は本発明
に係るPCM回線切替方式の一実施例を示すブロ
ツク構成図、第3図は速度変換及びIC切替回路
の具体例を示す図、第4図は書込用1/m分周カ
ウンタの具体例を示す図、第5図はフレーム同期
回路のブロツク図、第6図は、第3図及び第5図
の各部の波形図である。 1……現用、予備回線分岐用ハイブリツド、2
……送端側切替スイツチ、3……バイポーラ−ユ
ニポーラ変換回路、4……スタツフ回路、5……
PCM送信機、6……PCM受信機、7……デスタ
ツフ回路、8……ユニポーラ−バイポーラ変換回
路、9…受端側切替スイツチ、10……送端側の
データIC切替回路、11……フレーム同期回路、
12……速度逆変換及びIC切替回路、13……
予備回線のデータ及びフレーム位置パルス分配回
路、31,32……端子、33……フレーム同期
回路素子、34a,34b……書込用1/m分周
カウンタ、36a1〜36a3,36b1〜36b3……
バツフアメモリ、37……回線選択制御信号、3
8……読出用分周リングカウンタ、42……電圧
制御発振器、57……分周クロツク切替回路、5
8……位相比較器、59,60,64……端子、
100……予備回線、101〜10n……現用1
回線〜現用n回線。

Claims (1)

    【特許請求の範囲】
  1. 1 無線区間監視用ビツト挿入の速度変換を行つ
    ている無線伝送路において、送信側に速度変換後
    の現用又は予備の各回線を選択する電子切替手段
    を設け、受端側に予備回線のフレーム同期後の情
    報を各現用回線に分配する分配手段を設けると共
    に各回線の速度逆変換バツフアメモリに、前記分
    配手段の各出力と各現用回線のフレーム同期後の
    出力との無瞬断切替機能を持たせたことを特徴と
    したPCM回線切替方式。
JP5092779A 1979-04-26 1979-04-26 Pcm line switching system Granted JPS55143850A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5092779A JPS55143850A (en) 1979-04-26 1979-04-26 Pcm line switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5092779A JPS55143850A (en) 1979-04-26 1979-04-26 Pcm line switching system

Publications (2)

Publication Number Publication Date
JPS55143850A JPS55143850A (en) 1980-11-10
JPS6346616B2 true JPS6346616B2 (ja) 1988-09-16

Family

ID=12872435

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5092779A Granted JPS55143850A (en) 1979-04-26 1979-04-26 Pcm line switching system

Country Status (1)

Country Link
JP (1) JPS55143850A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03225010A (ja) * 1990-01-30 1991-10-04 Nissan Koki Kk カムシャフト駆動式ディストリビュータの継手部潤滑装置

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6032456A (ja) * 1983-08-03 1985-02-19 Nec Corp ディジタル制御線伝送方式
JPS6093832A (ja) * 1983-10-27 1985-05-25 Nec Corp 回線切替方式
JPS60102036A (ja) * 1983-11-09 1985-06-06 Nec Corp 同期切替方式
JPS61111036A (ja) * 1984-11-05 1986-05-29 Nec Corp 同期切替方式

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52103910A (en) * 1976-02-06 1977-08-31 Gen Erekutoritsuku Co Ltd Za Digital repeater

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52103910A (en) * 1976-02-06 1977-08-31 Gen Erekutoritsuku Co Ltd Za Digital repeater

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03225010A (ja) * 1990-01-30 1991-10-04 Nissan Koki Kk カムシャフト駆動式ディストリビュータの継手部潤滑装置

Also Published As

Publication number Publication date
JPS55143850A (en) 1980-11-10

Similar Documents

Publication Publication Date Title
US4071706A (en) Data packets distribution loop
US4972410A (en) Method and apparatus for controlling signal coherency in simulcast systems
EP0229684A2 (en) Data framing system for time division multiplexing transmission
JPS58217B2 (ja) デ−タ伝送方式
GB2095516A (en) System of transmitting information between a central station and sub-stations
US5117424A (en) Method and apparatus for setting clock signals to predetermined phases at remote broadcast sites in simulcast systems
JP2564375B2 (ja) 分岐挿入型多重変換装置
US3777062A (en) Transmission system for a time-divisional multiplex psk signal
US3959588A (en) Digital line synchronizer
US4387466A (en) Half-duplex digital transmission system
JPS6346616B2 (ja)
US3602647A (en) Control signal transmission in time division multiplex system communications
EP0004887B1 (en) Method and device for synchronizing digital transmissions via satellite
JP2611805B2 (ja) 伝送路切替方式
US5353281A (en) Intermittenceless switching system
GB1213031A (en) Improvements in or relating to synchronizing circuits for interconnected control centres of communications systems
JP2722903B2 (ja) 同期網無線電送システム
JP3268337B2 (ja) 回線切替方式
CA1283726C (en) Switching arrangement with automatic data alignment over a + 3.5-bit range
JP2923363B2 (ja) 信号処理ユニット
JP3070546B2 (ja) 警報転送回路
GB2066627A (en) P.C.M. frame aligner with frame slip characteristic
JPH0410263B2 (ja)
JPH01264427A (ja) 伝送路切替方式
JP2868398B2 (ja) 伝送路切替装置