JPS63280553A - Pbxにおけるpcmバス障害検出方法 - Google Patents
Pbxにおけるpcmバス障害検出方法Info
- Publication number
- JPS63280553A JPS63280553A JP62115545A JP11554587A JPS63280553A JP S63280553 A JPS63280553 A JP S63280553A JP 62115545 A JP62115545 A JP 62115545A JP 11554587 A JP11554587 A JP 11554587A JP S63280553 A JPS63280553 A JP S63280553A
- Authority
- JP
- Japan
- Prior art keywords
- bus
- pcm
- pcm data
- card
- common control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title description 4
- 230000002093 peripheral effect Effects 0.000 claims abstract description 25
- 238000006243 chemical reaction Methods 0.000 claims description 18
- 238000001514 detection method Methods 0.000 claims description 13
- 230000006870 function Effects 0.000 description 7
- 102100036894 Protein patched homolog 2 Human genes 0.000 description 5
- 101710161395 Protein patched homolog 2 Proteins 0.000 description 5
- 238000011084 recovery Methods 0.000 description 3
- 101150108928 CCC1 gene Proteins 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
Landscapes
- Monitoring And Testing Of Exchanges (AREA)
- Small-Scale Networks (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〈産業上の利用分野〉
この発明は、PBXにおけるPCMバス障害検出方法に
関する。
関する。
〈従来の技術〉
従来、PBXにおけるPCMバス障害検出方法としては
次のようならのかある。この方法は、障害検出用のPC
MデータをコモンコントロールカードのPCMデータ変
換メモリにセットすると共に、上記コモンコントロール
カードからPCMバスの空きラインを使ってペリフェラ
ルトランクカードに上記PCMデータを送信するように
している。そして、上記ペリフェラルトランクカードが
受信したPCMデータを上記ペリフェラルトランクカー
ドに設けられた時分割バスコントロール回路に取り込ま
せたあと上記ペリフェラルトランクカードに設けられた
コーグ・デコーダ(CODEC)に人力する。上記C0
DECにはPCMデータのループバック機能を持たせて
おり、上記C0DECに入力したPCMデータを上記ペ
リフェラルトランクカードから上記PCMバスの空きラ
インを使って上記コモンコントロールカードにループバ
ックする。そして、上記コモンコントロールカードにル
ープバックしたPCMデータを上記PCMデータ変換メ
モリにセットしたPCMデータと比較してPCMバスの
障害を検出するようにしていた。
次のようならのかある。この方法は、障害検出用のPC
MデータをコモンコントロールカードのPCMデータ変
換メモリにセットすると共に、上記コモンコントロール
カードからPCMバスの空きラインを使ってペリフェラ
ルトランクカードに上記PCMデータを送信するように
している。そして、上記ペリフェラルトランクカードが
受信したPCMデータを上記ペリフェラルトランクカー
ドに設けられた時分割バスコントロール回路に取り込ま
せたあと上記ペリフェラルトランクカードに設けられた
コーグ・デコーダ(CODEC)に人力する。上記C0
DECにはPCMデータのループバック機能を持たせて
おり、上記C0DECに入力したPCMデータを上記ペ
リフェラルトランクカードから上記PCMバスの空きラ
インを使って上記コモンコントロールカードにループバ
ックする。そして、上記コモンコントロールカードにル
ープバックしたPCMデータを上記PCMデータ変換メ
モリにセットしたPCMデータと比較してPCMバスの
障害を検出するようにしていた。
〈発明が解決しようとする問題点〉
しかしながら、上記従来のPBXにおけるPCMバス障
害検出方法においては、上記ペリフェラルトランクカー
ドに設けたC0DEC+、:PCMデータのループバッ
ク機能を持たせ、上記ペリフェラルトランクカードに設
けた時分割バスコントロール回路を介してPCMデータ
のループバックを行なっているので、上記C0DECの
故障によって問題が発生した場合、上記C0DECの故
障による問題か上記時分割バスコントロールの故障によ
る問題かを判定するのが困難であり、障害の復旧に時間
がかかるという問題がある。また、上記C0DECにル
ープバック機能を持たせているので高価になるという問
題がある。
害検出方法においては、上記ペリフェラルトランクカー
ドに設けたC0DEC+、:PCMデータのループバッ
ク機能を持たせ、上記ペリフェラルトランクカードに設
けた時分割バスコントロール回路を介してPCMデータ
のループバックを行なっているので、上記C0DECの
故障によって問題が発生した場合、上記C0DECの故
障による問題か上記時分割バスコントロールの故障によ
る問題かを判定するのが困難であり、障害の復旧に時間
がかかるという問題がある。また、上記C0DECにル
ープバック機能を持たせているので高価になるという問
題がある。
そこで、この発明の目的は、GODECにループバック
機能を持た仕ない安価な回路でループバックを行ない、
障害の復旧時間の短いPBXにおけるPCMバス障害検
出方法を提供することにある。
機能を持た仕ない安価な回路でループバックを行ない、
障害の復旧時間の短いPBXにおけるPCMバス障害検
出方法を提供することにある。
〈問題点を解決するための手段〉
上記目的を達成するため、この発明は、障害検出用のP
CMデータをコモンコントロールカードのPCMデータ
変換メモリにセットすると共に、上記コモンコントロー
ルカードからPCMバスの空きラインを使ってペリフェ
ラルトランクカードに上記PCMデータを送信し、上記
ペリフェラルトランクカードから上記コモンコントロー
ルカードに障害検出用のPCMデータをループバックさ
什て、上記PCMデータ変換メモリにセットした上記P
CMデータと上記ペリフェラルトランクカードからコモ
ンコントロールカードにループバックされたPCMデー
タとを比較して上記PCMバスの障害を検出するPBX
におけるPCMバス障害検出方法において、上記ペリフ
ェラルトランクカードに設けられる時分割バスコントロ
ール回路にシフトレジスタを設け、このシフトレジスタ
に上記コモンコントロールカードから送られてきたPC
Mデータをストアした後、このPCMデータを上記ペリ
フェラルトランクカードから上記PCMバスの空きライ
ンを使ってタイミングを取りながら上記コモンコントロ
ールカードにループバラフシて、PCM/<スの障害を
検出することを特徴としている。
CMデータをコモンコントロールカードのPCMデータ
変換メモリにセットすると共に、上記コモンコントロー
ルカードからPCMバスの空きラインを使ってペリフェ
ラルトランクカードに上記PCMデータを送信し、上記
ペリフェラルトランクカードから上記コモンコントロー
ルカードに障害検出用のPCMデータをループバックさ
什て、上記PCMデータ変換メモリにセットした上記P
CMデータと上記ペリフェラルトランクカードからコモ
ンコントロールカードにループバックされたPCMデー
タとを比較して上記PCMバスの障害を検出するPBX
におけるPCMバス障害検出方法において、上記ペリフ
ェラルトランクカードに設けられる時分割バスコントロ
ール回路にシフトレジスタを設け、このシフトレジスタ
に上記コモンコントロールカードから送られてきたPC
Mデータをストアした後、このPCMデータを上記ペリ
フェラルトランクカードから上記PCMバスの空きライ
ンを使ってタイミングを取りながら上記コモンコントロ
ールカードにループバラフシて、PCM/<スの障害を
検出することを特徴としている。
〈作用〉
コモンコントロールカードは障害検出用のPCMデータ
をPCMデータ変換メモリにセソートすると共に、上記
PCMデータをPCMバスの空きラインを使ってペリフ
ェラルトランクカードに送信する。上記ペリフェラルト
ランクカードは上記PCMデータを時分割バスコントロ
ール回路に設けられたシフトレジスタにストアしたあと
、このPCMデータを上記PCMバスの空きラインを使
ってタイミングを取りながら上記コモンコントロールカ
ードにループバックする。上記コモンコントロールカー
ドは上記ペリフェラルトランクカードからループバック
されたPCMデータを上記PCMデータ変換メモリにセ
ットしたPCMデータと比較して上記PCMバスの障害
を検出する。
をPCMデータ変換メモリにセソートすると共に、上記
PCMデータをPCMバスの空きラインを使ってペリフ
ェラルトランクカードに送信する。上記ペリフェラルト
ランクカードは上記PCMデータを時分割バスコントロ
ール回路に設けられたシフトレジスタにストアしたあと
、このPCMデータを上記PCMバスの空きラインを使
ってタイミングを取りながら上記コモンコントロールカ
ードにループバックする。上記コモンコントロールカー
ドは上記ペリフェラルトランクカードからループバック
されたPCMデータを上記PCMデータ変換メモリにセ
ットしたPCMデータと比較して上記PCMバスの障害
を検出する。
〈実施例〉
以下、この発明茗図示の実施例により詳細に説明する。
第1図において、1はコモンコントロールカード(以下
、CCCと呼ぶ)、2はペリフェラルトランクカード(
以下、PTCと呼ぶ)、3は上記CCCtと上記PTC
2との間でPCMデータを伝送する時分割バス、4は上
記CCC1と上記PTC2との間のデータ制御のための
メツセージを伝送するメツセージバスである。なお、図
示しないが、上記時分割ベス41やメツセージバス・1
にはP T C2と同一機能を持ったPTCが接続され
ている。
、CCCと呼ぶ)、2はペリフェラルトランクカード(
以下、PTCと呼ぶ)、3は上記CCCtと上記PTC
2との間でPCMデータを伝送する時分割バス、4は上
記CCC1と上記PTC2との間のデータ制御のための
メツセージを伝送するメツセージバスである。なお、図
示しないが、上記時分割ベス41やメツセージバス・1
にはP T C2と同一機能を持ったPTCが接続され
ている。
上記CCClは上記時分割バス3およびメツセージバス
4のマスクであり、全てのPTCの制御を行なう。この
制御はメインCPU11が、局データ・プログラム12
のプログラムに基づいて時分割バスコントロール回路1
3とメツセージバスCPU l 4を制御することによ
って行なう。−上記時分割バスコントロール回路13は
PTC2から送られたPCMデータをバスバッファ16
、内部バス17を介して上記時分割バスコントロール回
路13に設けたPCMデータ変換メモリ18に取り込む
一方、上記PCMデータを通話相手のタイムスロットの
タイミングで上記P、 CMデータ変換メモリ18から
内部バス1つ、パスバッファ20を介して時分割バス3
に出力する。また、上記メツセージバスCPU14はデ
ータ制御のためのメツセージをROM21から読み出し
てメツセージバス4に出力する一方、PTC2が上記メ
ツセージを受けてメツセージバス4に出力したメツセー
ジを取り込んでRAM22に記憶させる。
4のマスクであり、全てのPTCの制御を行なう。この
制御はメインCPU11が、局データ・プログラム12
のプログラムに基づいて時分割バスコントロール回路1
3とメツセージバスCPU l 4を制御することによ
って行なう。−上記時分割バスコントロール回路13は
PTC2から送られたPCMデータをバスバッファ16
、内部バス17を介して上記時分割バスコントロール回
路13に設けたPCMデータ変換メモリ18に取り込む
一方、上記PCMデータを通話相手のタイムスロットの
タイミングで上記P、 CMデータ変換メモリ18から
内部バス1つ、パスバッファ20を介して時分割バス3
に出力する。また、上記メツセージバスCPU14はデ
ータ制御のためのメツセージをROM21から読み出し
てメツセージバス4に出力する一方、PTC2が上記メ
ツセージを受けてメツセージバス4に出力したメツセー
ジを取り込んでRAM22に記憶させる。
h記憶 T C2はライン回路25.25から取り込ん
だ音声をC0DEC26,26によってpcMデータに
変換する。上記PCMデータは時分割バスコントロール
回路28を通リンリアル・パラレル変換回路29によっ
てパラレルデータに変換され、上記時分割バスコントロ
ール回路28により定められたタイムスロットのタイミ
ングで、内部バス30を通ってパスバッファ31から時
分割バス3に出力される。一方、上記PTC2は上記C
GCIが通話相手のタイムスロットのタイミングで時分
割バス3に出力したPCMデータを上記タイミングで取
り込み、パスバッファ33、内部バス34を介してパラ
レル・シリアル変換回路35に人力する。そして、この
パラレル・シリアル変換回路35によって上記PCMデ
ータをシリアルデータに変換し、更にC0DEC26,
2Gで音声信号に変換してライン回路25.25より出
力する。また、カードcpu37は上記メツセージバス
CPU14がメツセージバス4に出力したメツセージを
取り込み、上記メツセージをRAM38に記憶する一方
、ROM39から読出したメツセージをメツセージバス
4に出力する。
だ音声をC0DEC26,26によってpcMデータに
変換する。上記PCMデータは時分割バスコントロール
回路28を通リンリアル・パラレル変換回路29によっ
てパラレルデータに変換され、上記時分割バスコントロ
ール回路28により定められたタイムスロットのタイミ
ングで、内部バス30を通ってパスバッファ31から時
分割バス3に出力される。一方、上記PTC2は上記C
GCIが通話相手のタイムスロットのタイミングで時分
割バス3に出力したPCMデータを上記タイミングで取
り込み、パスバッファ33、内部バス34を介してパラ
レル・シリアル変換回路35に人力する。そして、この
パラレル・シリアル変換回路35によって上記PCMデ
ータをシリアルデータに変換し、更にC0DEC26,
2Gで音声信号に変換してライン回路25.25より出
力する。また、カードcpu37は上記メツセージバス
CPU14がメツセージバス4に出力したメツセージを
取り込み、上記メツセージをRAM38に記憶する一方
、ROM39から読出したメツセージをメツセージバス
4に出力する。
上記CCC1によってPCMバス(時分割バスや内部バ
ス)の障害を検出する場合は、上記CCC1と上記PT
C2との間にPCMデータをループバックすることによ
り行なう。上記CCCIはPCMバスに空きラインがあ
ると定期的にメンテナンスプログラムが走るようになっ
ており、このプログラムに基づいてメインCPUIIは
メツセージバスCPUI4に対して上記空きラインを使
ってループバックを行なう旨のメツセージをPTC2に
送るよう指示する。
ス)の障害を検出する場合は、上記CCC1と上記PT
C2との間にPCMデータをループバックすることによ
り行なう。上記CCCIはPCMバスに空きラインがあ
ると定期的にメンテナンスプログラムが走るようになっ
ており、このプログラムに基づいてメインCPUIIは
メツセージバスCPUI4に対して上記空きラインを使
ってループバックを行なう旨のメツセージをPTC2に
送るよう指示する。
上記メツセージバスCPU14からのメツセージを受け
たカードCPU37は上記空きラインが通話状態でない
ことを確認し、時分割バスコントロール回路28が上記
空きラインのタイミングでPCMデータを上記時分割バ
スコントロール回路28に設けたシフトレジスタ40に
ストア出来るよう上記時分割バスコントロール回路28
をセットする。上記時分割バスコントロール回路28は
従来例のようにC0DEC26に上記PCMデータを人
力する必要はなく、C0DEC26にループバック機能
を持たせずに上記シフトレジスタ40にストアしたPC
Mデータをループバックするようになっている。上記時
分割バスコントロール回路28のセットが完了すると上
記カードCPU37はccc tにループバックが行な
える旨のメツセージを送る。このメツセージを受けてC
CC1はPCMデータ変換メモリ18に上記空きライン
のタイミングでループバックデータをセットする。
たカードCPU37は上記空きラインが通話状態でない
ことを確認し、時分割バスコントロール回路28が上記
空きラインのタイミングでPCMデータを上記時分割バ
スコントロール回路28に設けたシフトレジスタ40に
ストア出来るよう上記時分割バスコントロール回路28
をセットする。上記時分割バスコントロール回路28は
従来例のようにC0DEC26に上記PCMデータを人
力する必要はなく、C0DEC26にループバック機能
を持たせずに上記シフトレジスタ40にストアしたPC
Mデータをループバックするようになっている。上記時
分割バスコントロール回路28のセットが完了すると上
記カードCPU37はccc tにループバックが行な
える旨のメツセージを送る。このメツセージを受けてC
CC1はPCMデータ変換メモリ18に上記空きライン
のタイミングでループバックデータをセットする。
このセットされたPCMデータは時分割バスコントロー
ル回路13によって上記空きラインのタイムスロットの
タイミングで時分割バス3に出力される。
ル回路13によって上記空きラインのタイムスロットの
タイミングで時分割バス3に出力される。
PTC2は上記PCMデータを上記タイミングと同じタ
イミングで時分割バス3から取り込み、パラレル・シリ
アル変換回路35てシリアルデータに変換した後シフト
レジスタ40にストアする。
イミングで時分割バス3から取り込み、パラレル・シリ
アル変換回路35てシリアルデータに変換した後シフト
レジスタ40にストアする。
このストアされたPCMデータはシリアル・パラレル変
換回路29によってパラレルデータに変換され上記空き
ラインを使ってCCCIにPCMデータを送るタイミン
グで時分割バス3に出力される。
換回路29によってパラレルデータに変換され上記空き
ラインを使ってCCCIにPCMデータを送るタイミン
グで時分割バス3に出力される。
CCCIはPTC2からループバックされた上記PCM
データを時分割バス3から取り込み、上記PCMデーク
変換メモリ18にセットしたPCMデータと比較してP
CMバスの障害を検出する。
データを時分割バス3から取り込み、上記PCMデーク
変換メモリ18にセットしたPCMデータと比較してP
CMバスの障害を検出する。
そして上記2つのPCMデータが一致すれば障害がない
ものとしてループバックを完了する。
ものとしてループバックを完了する。
次に、メツセージバスCPU14はループバックの完了
を受けて、上記空きラインを使ったループバックを終了
することをメツセージバス4を通じてカートCPU37
に通知する。カードCPU37はこの通知を受けて時分
割バスコントロール回路28のループバックのセットを
解いてラインを復旧し、ループバックがオフとなったこ
とをメツセージバス4を通じてCCC1に通知し、一連
の動作を終了する。
を受けて、上記空きラインを使ったループバックを終了
することをメツセージバス4を通じてカートCPU37
に通知する。カードCPU37はこの通知を受けて時分
割バスコントロール回路28のループバックのセットを
解いてラインを復旧し、ループバックがオフとなったこ
とをメツセージバス4を通じてCCC1に通知し、一連
の動作を終了する。
一方、上記CCClがPTC2からループバックされた
PCMデータと、PCMデータ変換メモリ18にセット
されたPCMデータが一致しないと判別した場合は、障
害が有るものと識別される。
PCMデータと、PCMデータ変換メモリ18にセット
されたPCMデータが一致しないと判別した場合は、障
害が有るものと識別される。
このときは、CCClからPTC2の時分割バスコント
ロール回路に到るルートを検証すればよく、GODEC
26,26を検証する必要がないのでその分短い時間で
障害の復旧を行なうことができる。
ロール回路に到るルートを検証すればよく、GODEC
26,26を検証する必要がないのでその分短い時間で
障害の復旧を行なうことができる。
〈発明の効果〉
以上から明らかなように、この発明のPBXにおけるP
CMバス障害検出方法は、ペリフェラルトランクカード
に設けられる時分割バスコントロール回路にシフトレジ
スタを設け、このシフトレジスタにコモンコントロール
カードから送られてきた障害検出用のPCMデータをス
トアした後、このPCMデータをPCMバスを使ってコ
モンコントロールカードにループバックしてPCMバス
の障害を検出するようにしているので、C0DFCにル
ープバック機能を持たさずに上記シフトレジスタを設け
ただけの簡単、安価な回路でPCMバスの障害を検出す
ることかできる。また、障害を検出した場合、コモンコ
ントロールカードからペリフェラルトランクカードの時
分割バスコントロール回路に到るルートを検証すればよ
く、c。
CMバス障害検出方法は、ペリフェラルトランクカード
に設けられる時分割バスコントロール回路にシフトレジ
スタを設け、このシフトレジスタにコモンコントロール
カードから送られてきた障害検出用のPCMデータをス
トアした後、このPCMデータをPCMバスを使ってコ
モンコントロールカードにループバックしてPCMバス
の障害を検出するようにしているので、C0DFCにル
ープバック機能を持たさずに上記シフトレジスタを設け
ただけの簡単、安価な回路でPCMバスの障害を検出す
ることかできる。また、障害を検出した場合、コモンコ
ントロールカードからペリフェラルトランクカードの時
分割バスコントロール回路に到るルートを検証すればよ
く、c。
DECを検証する必要かないので、その分短い時間で障
害の復IBを行なうことができる。
害の復IBを行なうことができる。
第1図はこの発明の一実施例における回路構成を示すブ
ロック図である@O ■・・・コモンコントロールカード、 2・・・ペリフェラルトランクカード、3・・時分割バ
ス、 28・・・時分割バスコントロール回路、40・・・シ
フトレジスタ。
ロック図である@O ■・・・コモンコントロールカード、 2・・・ペリフェラルトランクカード、3・・時分割バ
ス、 28・・・時分割バスコントロール回路、40・・・シ
フトレジスタ。
Claims (1)
- (1)障害検出用のPCMデータをコモンコントロール
カードのPCMデータ変換メモリにセットすると共に、
上記コモンコントロールカードからPCMバスの空きラ
インを使ってペリフェラルトランクカードに上記PCM
データを送信し、上記ペリフェラルトランクカードから
上記コモンコントロールカードに障害検出用のPCMデ
ータをループバックさせて、上記PCMデータ変換メモ
リにセットした上記PCMデータと上記ペリフェラルト
ランクカードからコモンコントロールカードにループバ
ックされたPCMデータとを比較して上記PCMバスの
障害を検出するPBXにおけるPCMバス障害検出方法
において、 上記ペリフェラルトランクカードに設けられる時分割バ
スコントロール回路にシフトレジスタを設け、このシフ
トレジスタに上記コモンコントロールカードから送られ
てきたPCMデータをストアした後、このPCMデータ
を上記ペリフェラルトランクカードから上記PCMバス
の空きラインを使ってタイミングを取りながら上記コモ
ンコントロールカードにループバックして、PCMバス
の障害を検出することを特徴とするPBXにおけるPC
Mバス障害検出方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62115545A JPS63280553A (ja) | 1987-05-12 | 1987-05-12 | Pbxにおけるpcmバス障害検出方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62115545A JPS63280553A (ja) | 1987-05-12 | 1987-05-12 | Pbxにおけるpcmバス障害検出方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS63280553A true JPS63280553A (ja) | 1988-11-17 |
JPH0552107B2 JPH0552107B2 (ja) | 1993-08-04 |
Family
ID=14665184
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62115545A Granted JPS63280553A (ja) | 1987-05-12 | 1987-05-12 | Pbxにおけるpcmバス障害検出方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63280553A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60106247A (ja) * | 1983-11-15 | 1985-06-11 | Fujitsu Ltd | 送受信回路の診断方式 |
-
1987
- 1987-05-12 JP JP62115545A patent/JPS63280553A/ja active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60106247A (ja) * | 1983-11-15 | 1985-06-11 | Fujitsu Ltd | 送受信回路の診断方式 |
Also Published As
Publication number | Publication date |
---|---|
JPH0552107B2 (ja) | 1993-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6262695A (ja) | デ−タ信号伝送方法および装置 | |
JPS59501086A (ja) | 分布制御システムの通信構成 | |
JPS63280553A (ja) | Pbxにおけるpcmバス障害検出方法 | |
US4221935A (en) | Control circuit for telephone subscriber station | |
JP3445443B2 (ja) | 通信制御方法 | |
JPH0740702B2 (ja) | リモ−トテスト回路 | |
JPS62120153A (ja) | 擬似呼発生方式 | |
JP2630675B2 (ja) | 電文の中継装置 | |
JP2832352B2 (ja) | 音声帯域内信号装置 | |
JPH04167747A (ja) | 電子交換機の故障監視装置 | |
JPS58172044A (ja) | デ−タハイウエイ方式 | |
JPH10242995A (ja) | Atm伝送装置における警報処理方法 | |
JPH07105973B2 (ja) | 集線装置における待機時加入者信号読み出し装置 | |
JPS59207763A (ja) | デ−タ伝送回線のル−プ式全二重通信方式 | |
JPH05244265A (ja) | 通信システム | |
JPS6017278B2 (ja) | 電子交換機における選択信号送出方式 | |
JPS63246946A (ja) | ル−プ構造ネツトワ−クにおける通信装置の障害検出方式 | |
JPH0144063B2 (ja) | ||
JPH01204551A (ja) | 中継装置 | |
JPH0486133A (ja) | 二重化データリンクのスタンバイリンク同期検出方式 | |
JPS6326151A (ja) | 自動発呼方式 | |
JPS6096994A (ja) | 監視装置 | |
JPH0323738A (ja) | ループネットワークの動作開始方式 | |
JPH04310154A (ja) | 受信メッセージのリカバリ方法 | |
JPH0151226B2 (ja) |