JPS6324795U - - Google Patents

Info

Publication number
JPS6324795U
JPS6324795U JP11644986U JP11644986U JPS6324795U JP S6324795 U JPS6324795 U JP S6324795U JP 11644986 U JP11644986 U JP 11644986U JP 11644986 U JP11644986 U JP 11644986U JP S6324795 U JPS6324795 U JP S6324795U
Authority
JP
Japan
Prior art keywords
address
signal
column
memory
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11644986U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP11644986U priority Critical patent/JPS6324795U/ja
Publication of JPS6324795U publication Critical patent/JPS6324795U/ja
Pending legal-status Critical Current

Links

Description

【図面の簡単な説明】
第1図はこの考案の一実施例を示すブロツク図
、第2図は第1図の各信号の経過を示す動作タイ
ムチヤート、第3図は従来の回路を示すブロツク
図、第4図は第3図の各信号の経過を示す動作タ
イムチヤート。 aは遅延回路、cは3入力ナンドゲート、dは
セレクタ兼完了信号生成回路、1は、4はメ
モリアドレスセレクト信号、8は、9は
、12は切換え完了信号。尚、各図中同一符
号は同一又は相当部分を示す。

Claims (1)

  1. 【実用新案登録請求の範囲】 メモリにアクセスするためのアドレス信号のう
    ちロウアドレスを一時記憶するロウアドレスレジ
    スタとカラムアドレスを一時記憶するカラムアド
    レスレジスタに共通のアドレス線を用いて上記ロ
    ウアドレスと上記カラムアドレスを時分割方式で
    送出し、上記アドレス線にロウアドレスが出力さ
    れている時点でロウアドレスストローブ信号を出
    力して上記アドレス線上の信号を上記ロウアドレ
    スレジスタにロードし、上記アドレス線にカラム
    アドレスが出力されている時点でカラムアドレス
    ストローブ信号を出力して上記アドレス線上の信
    号を上記カラムアドレスレジスタにロードするメ
    モリタイミング回路において、 上記共通のアドレス線上に上記ロウアドレスと
    上記カラムアドレスとを切換えて出力するセレク
    タ、 このセレクタにおける切換えを制御するメモリ
    アドレスセレクト信号、 上記セレクタと同一の動作特性を有し、上記メ
    モリアドレスセレクト信号によつて制御され、上
    記セレクタにおける切換えが完了したと同一時点
    において切換え完了信号を出力する完了信号生成
    回路、 上記メモリアドレスセレクト信号を所定時間遅
    延して生成した遅延信号、 この遅延信号の立上り点又は上記切換え完了信
    号の立上り点のいずれか遅い方の立上り点を起点
    として上記カラムアドレスストローブ信号を生成
    する手段、 を備えたことを特徴とするメモリタイミング回路
JP11644986U 1986-07-29 1986-07-29 Pending JPS6324795U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11644986U JPS6324795U (ja) 1986-07-29 1986-07-29

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11644986U JPS6324795U (ja) 1986-07-29 1986-07-29

Publications (1)

Publication Number Publication Date
JPS6324795U true JPS6324795U (ja) 1988-02-18

Family

ID=31001048

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11644986U Pending JPS6324795U (ja) 1986-07-29 1986-07-29

Country Status (1)

Country Link
JP (1) JPS6324795U (ja)

Similar Documents

Publication Publication Date Title
JPS634493A (ja) デユアルポ−トメモリ
JPS6324795U (ja)
JP2534278B2 (ja) メモリ制御回路
JPS63178920U (ja)
JPS58189663U (ja) 映像信号切替回路
JPH0743930B2 (ja) リフレツシユ制御回路
JPS62114536U (ja)
JPH01236345A (ja) シングルチップマイクロコンピュータ
JPS61176465U (ja)
JPH0218149U (ja)
JPH0277990U (ja)
JPS60164244U (ja) アナログ入力装置
JPS61180342U (ja)
JPH01120251U (ja)
JPH0191955U (ja)
JPH0282135U (ja)
JPS6392907U (ja)
JPH0168504U (ja)
JPS635482U (ja)
JPH0412715U (ja)
JPH01133828U (ja)
JPH0270252U (ja)
JPS6369087A (ja) ランダム・アクセス・メモリの入出力制御装置
JPS6289880U (ja)
JPS6331404U (ja)