JPS63243997A - 電子楽器の入力制御装置 - Google Patents
電子楽器の入力制御装置Info
- Publication number
- JPS63243997A JPS63243997A JP62076453A JP7645387A JPS63243997A JP S63243997 A JPS63243997 A JP S63243997A JP 62076453 A JP62076453 A JP 62076453A JP 7645387 A JP7645387 A JP 7645387A JP S63243997 A JPS63243997 A JP S63243997A
- Authority
- JP
- Japan
- Prior art keywords
- register
- peak
- sound
- point
- value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Electrophonic Musical Instruments (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の技術分野]
この発明は電子ギターなどの電子楽器の入力制御装置に
関し、特に波形のピーク値が前回のピーク値より所定値
以上小さくなっていれば、消音を行うようにして、指を
フレットより離して消音する動作を確実に行うことがで
きるものに関する。
関し、特に波形のピーク値が前回のピーク値より所定値
以上小さくなっていれば、消音を行うようにして、指を
フレットより離して消音する動作を確実に行うことがで
きるものに関する。
[従来技術]
従来より、自然楽審の演奏操作によって発生する波形信
号からピッチ(基本周波数)を抽出し、電子回路でW成
された音源装置を制御して、人工的に楽音等の音響を得
るようにしたものが種々開発されている。
号からピッチ(基本周波数)を抽出し、電子回路でW成
された音源装置を制御して、人工的に楽音等の音響を得
るようにしたものが種々開発されている。
この種の電子楽器では、入力波形信号が減衰して、これ
に応じた消音を行うには、波形のレベルを検出して、こ
のレベルが所定値以下になれば、消音処理を行うように
していた。
に応じた消音を行うには、波形のレベルを検出して、こ
のレベルが所定値以下になれば、消音処理を行うように
していた。
[従来技術の問題点]
ところで、通常のギターの演奏にあっては、フレットボ
ードの特定のフレットを押さえて、弦をはじくことによ
り、音を出した場合、上記フレットより押さえていた指
を離すことによって、消音を行うことがある。このよう
な場合には、音量レベルはかなり小さくなったにもかか
わらず、実際には弦は、この後もしばらく上記消音を行
う所定値以上で振動を続けていることが多い。
ードの特定のフレットを押さえて、弦をはじくことによ
り、音を出した場合、上記フレットより押さえていた指
を離すことによって、消音を行うことがある。このよう
な場合には、音量レベルはかなり小さくなったにもかか
わらず、実際には弦は、この後もしばらく上記消音を行
う所定値以上で振動を続けていることが多い。
このため、演奏者は消音を意図したにもかかわらず、電
子楽器はなお鳴り続けてしまい、実際の演奏とずれが生
じてしまったり、このフレットを離したときの音は開放
弦の音に変っており、フレットを離す前の音とは音高が
ちがっており、演奏上好ましくない音の変化が生じてし
まうほか、このフレットを離したときの音のピッチ(基
本周波数)抽出も引き続き行われ、無駄な処理が行われ
てしまうという問題点があった。
子楽器はなお鳴り続けてしまい、実際の演奏とずれが生
じてしまったり、このフレットを離したときの音は開放
弦の音に変っており、フレットを離す前の音とは音高が
ちがっており、演奏上好ましくない音の変化が生じてし
まうほか、このフレットを離したときの音のピッチ(基
本周波数)抽出も引き続き行われ、無駄な処理が行われ
てしまうという問題点があった。
[発明の目的]
この発明は上述した事情に鑑みてなされたもので、その
目的とするところは、指をフレットより離して消音する
動作を確実に行うことができ、フレットを離す前の音と
音高の異なる音が発生してしまうこともなくなり、弦楽
器をはじめとする実際楽器により近い演奏を行うことの
できる電子楽器の入力制m装置を提供することにある。
目的とするところは、指をフレットより離して消音する
動作を確実に行うことができ、フレットを離す前の音と
音高の異なる音が発生してしまうこともなくなり、弦楽
器をはじめとする実際楽器により近い演奏を行うことの
できる電子楽器の入力制m装置を提供することにある。
[発明の要点]
この発明は上述した目的を達成するために、入力波形の
最大ピーク値と最小ピーク値とが前回の最大ピーク値と
最小ピーク値とより所定値以上小さくなっていれば、消
音を行うようにしたことを要点とするものである。
最大ピーク値と最小ピーク値とが前回の最大ピーク値と
最小ピーク値とより所定値以上小さくなっていれば、消
音を行うようにしたことを要点とするものである。
[実施例]
本発明を電子ギターに適用した下記の実施例では、後述
するとおり最大ピーク検出回路4、最小ピーク検出回路
5.ゼロクロス点検出回路6、フリップフロップ14.
15、カウンタ7が周波数測定手段に、ステップSea
〜SI8.323〜S26を実行するCPU100が発
音指示手段に、A/Dコンバータ11、ラッチ12、最
大ピーク検出回路4、最小ピーク検出回路5、クリップ
フロップ14.15、ステップPs 、P6を実行する
CPU100が検出手段に、ステップ521を実行する
CPU100が判別手段に、ステップ527〜S32を
実行するCPU100が消音指示手段に夫々対応する。
するとおり最大ピーク検出回路4、最小ピーク検出回路
5.ゼロクロス点検出回路6、フリップフロップ14.
15、カウンタ7が周波数測定手段に、ステップSea
〜SI8.323〜S26を実行するCPU100が発
音指示手段に、A/Dコンバータ11、ラッチ12、最
大ピーク検出回路4、最小ピーク検出回路5、クリップ
フロップ14.15、ステップPs 、P6を実行する
CPU100が検出手段に、ステップ521を実行する
CPU100が判別手段に、ステップ527〜S32を
実行するCPU100が消音指示手段に夫々対応する。
衾身m處
第1図は、同実施例の全体回路構成を示しており、6つ
の入力端子lの信号は、電子ギターボディ上に張設され
た6つの弦の夫々に設けられた、弦の振動を電気信号に
変換するピックアップからの信号である。
の入力端子lの信号は、電子ギターボディ上に張設され
た6つの弦の夫々に設けられた、弦の振動を電気信号に
変換するピックアップからの信号である。
入力端子l・・・・・・からの楽音信号は、ピッチ抽出
回路PI−P6(図では第1弦のPiについてのみその
内部構成を示している。)内部の夫々のアンプ2・・・
・・・で増幅され、ローパスフィルタ(LPF)3・・
・・・・で高周波成分がカットされて基本波形が抽出さ
れ、最大ピーク検出回路(MAX)4・・・・・・、最
小ピーク検出回路(MIN)5・・・・・・及びゼロク
ロス点検出回路(Zero)6・・・・・・に与えられ
る。ローパスフィルタ3・・・・・・は、各弦の開放弦
の振動音周波数fの4倍の4fにカットオフ周波数が設
定されている。これは、各弦の出力音の周波数が2オク
タ一ブ以内であることに基づくものである。最大ピーク
検出回路4・・・・・・では、楽音信号の最大ピーク点
が検出され、その検出パルス信号の立上りで後段に接続
されているフリー2ブフロツプ14・・・・・・のQ出
力がHi ghレベルとなり、このフリップフロップ1
4・・・・・・の出力とゼロクロス点検出回路6・・・
・・・のインバータ30・・・・・・の反転出力とのア
ンド出力がアンドゲート24・・・・・・を介して割り
込み指令信号lNTa1〜1NTabとしてCPU10
0に与えられ、同様に最小ピーク検出回路5・・・・・
・でも、楽音信号の最小ピーク点が検出され、その検出
パルス信号の立上りで後段にtJ[されているフリップ
フロップ15・・・・・・のQ出力がHE ghレベル
となり、このフリップフロップエ5・・・・・・の出力
とゼロクロス点検出回路6・・・・・・の出力とのアン
ド出力がアンドゲート25・・・・・・を介して割り込
み指令信号I NTb+ −I NTbtrとしてCP
U100に与えられる。
回路PI−P6(図では第1弦のPiについてのみその
内部構成を示している。)内部の夫々のアンプ2・・・
・・・で増幅され、ローパスフィルタ(LPF)3・・
・・・・で高周波成分がカットされて基本波形が抽出さ
れ、最大ピーク検出回路(MAX)4・・・・・・、最
小ピーク検出回路(MIN)5・・・・・・及びゼロク
ロス点検出回路(Zero)6・・・・・・に与えられ
る。ローパスフィルタ3・・・・・・は、各弦の開放弦
の振動音周波数fの4倍の4fにカットオフ周波数が設
定されている。これは、各弦の出力音の周波数が2オク
タ一ブ以内であることに基づくものである。最大ピーク
検出回路4・・・・・・では、楽音信号の最大ピーク点
が検出され、その検出パルス信号の立上りで後段に接続
されているフリー2ブフロツプ14・・・・・・のQ出
力がHi ghレベルとなり、このフリップフロップ1
4・・・・・・の出力とゼロクロス点検出回路6・・・
・・・のインバータ30・・・・・・の反転出力とのア
ンド出力がアンドゲート24・・・・・・を介して割り
込み指令信号lNTa1〜1NTabとしてCPU10
0に与えられ、同様に最小ピーク検出回路5・・・・・
・でも、楽音信号の最小ピーク点が検出され、その検出
パルス信号の立上りで後段にtJ[されているフリップ
フロップ15・・・・・・のQ出力がHE ghレベル
となり、このフリップフロップエ5・・・・・・の出力
とゼロクロス点検出回路6・・・・・・の出力とのアン
ド出力がアンドゲート25・・・・・・を介して割り込
み指令信号I NTb+ −I NTbtrとしてCP
U100に与えられる。
即ち、最大ピーク点が検出されてフリップフロップ14
がH7ghレベルになっているときに、波形が正から負
へ横切ったとき割り込み指令信号I N ”ral〜I
N Ta6がCPU100に与えられ、逆に最小ピー
ク点が検出されてフリップロップ15がHi ghレベ
ルになっているときに、波形が負から正に変化したとき
割り込み指令信号lNTb、〜lNTb6がCPU10
0に入力する。
がH7ghレベルになっているときに、波形が正から負
へ横切ったとき割り込み指令信号I N ”ral〜I
N Ta6がCPU100に与えられ、逆に最小ピー
ク点が検出されてフリップロップ15がHi ghレベ
ルになっているときに、波形が負から正に変化したとき
割り込み指令信号lNTb、〜lNTb6がCPU10
0に入力する。
そして、CPU100は、これらの割り込み指令信号を
受付けた直後に、対応するフリップフロラ7’14・・
・・・・、15・・・・・・に対しクリア信号CLa1
〜CLa6、CLb+〜CLbbを発生してリセットす
る。従って、次に最大ピーク点あるいは最小ピーク点を
検出するまで何度ゼロクロス点を通過しても対応するフ
リップフロップ14・・・・・・、15・・・・・・は
リセット状態であるので、CPU100には割り込みが
かからないことになる。
受付けた直後に、対応するフリップフロラ7’14・・
・・・・、15・・・・・・に対しクリア信号CLa1
〜CLa6、CLb+〜CLbbを発生してリセットす
る。従って、次に最大ピーク点あるいは最小ピーク点を
検出するまで何度ゼロクロス点を通過しても対応するフ
リップフロップ14・・・・・・、15・・・・・・は
リセット状態であるので、CPU100には割り込みが
かからないことになる。
そして、CPU100では、当該弦の振動出力により割
り込み指令信号I N Tag” I N Ta6もし
くはlNTb+〜lNTb6が与えられて、夫々の時間
間隔の少なくとも一方の時間間隔に従った音階音を発生
する。尚1発音開始時においては開放弦の音階音を発生
開始してピッチ抽出の後で正しい周波数に修正してもよ
い、この発音開始時の動作については後述する。
り込み指令信号I N Tag” I N Ta6もし
くはlNTb+〜lNTb6が与えられて、夫々の時間
間隔の少なくとも一方の時間間隔に従った音階音を発生
する。尚1発音開始時においては開放弦の音階音を発生
開始してピッチ抽出の後で正しい周波数に修正してもよ
い、この発音開始時の動作については後述する。
そして、上記時間間隔は、後述するようにカウンタ7と
、ワークメモリ101とを用いて求める。*ち、このワ
ークメモリ101には、最大ピーク点の直後あるいは最
小ピーク点の直後のゼロクロス点時のカランタフのカウ
ント値など各種データが記憶される。
、ワークメモリ101とを用いて求める。*ち、このワ
ークメモリ101には、最大ピーク点の直後あるいは最
小ピーク点の直後のゼロクロス点時のカランタフのカウ
ント値など各種データが記憶される。
そして、発音開始後は、順次求まる時間間隔データに従
って、発生中の楽音の周波数を可変制御してゆく、即ち
CPU100より音階を指定するデータを周波数ROM
8へ送出し、その結果対応する周波数を示す周波数デー
タが読み出され。
って、発生中の楽音の周波数を可変制御してゆく、即ち
CPU100より音階を指定するデータを周波数ROM
8へ送出し、その結果対応する周波数を示す周波数デー
タが読み出され。
音源回路9に送られて楽音信号が生成され、サウンドシ
ステム10より放音出力される。
ステム10より放音出力される。
また、上記ローパスフィルタ3・・・・・・からの楽音
信号は、A/Dコンバータ11・・・・・・に与えられ
、その波形レベルに応じたデジタルデータに変換される
。
信号は、A/Dコンバータ11・・・・・・に与えられ
、その波形レベルに応じたデジタルデータに変換される
。
そして、このA/Dコンバータ11・・・・・・の出力
はラッチ12・・・・・・にラッチされる。このラッチ
12・・・・・・に対するラッチ信号は、上記フリップ
フロップ14・・・・・・、15・・・・・・の出力が
オアゲート13・・・・・・を介することで生成され、
最大ピーク点もしくは最小ピーク点を通過する都度ラッ
チ12・・・・・・にはそのときの波形のレベルを示す
信号が記憶される。また、このオアゲー)13・・・・
・・からのラッチ信号Ll−L6はCPU100にも与
えられる。
はラッチ12・・・・・・にラッチされる。このラッチ
12・・・・・・に対するラッチ信号は、上記フリップ
フロップ14・・・・・・、15・・・・・・の出力が
オアゲート13・・・・・・を介することで生成され、
最大ピーク点もしくは最小ピーク点を通過する都度ラッ
チ12・・・・・・にはそのときの波形のレベルを示す
信号が記憶される。また、このオアゲー)13・・・・
・・からのラッチ信号Ll−L6はCPU100にも与
えられる。
そして、ラッチ12・・・・・・出力はCPU100へ
与えられ、発音開始、停止、更には出力音の放音レベル
(音量)等の制御がこのデータに従ってなされる。なお
、このラッチ12に記憶されるピーク値である波高値は
、ワークメモリ101に順次書込まれる。
与えられ、発音開始、停止、更には出力音の放音レベル
(音量)等の制御がこのデータに従ってなされる。なお
、このラッチ12に記憶されるピーク値である波高値は
、ワークメモリ101に順次書込まれる。
即ち、CPU100では、A/Dコンバータ11・・・
・・・より与えられる波形レベルを示すデータの絶対値
が、予め決められた一定値以上になった時には、楽音の
発音を開始させるとともにピッチ(基本周波数)抽出も
開始させ、このデータが一定値以下になった時には、消
音指示をして放音を終了させる。その動作の詳細は後述
するとおりである。
・・・より与えられる波形レベルを示すデータの絶対値
が、予め決められた一定値以上になった時には、楽音の
発音を開始させるとともにピッチ(基本周波数)抽出も
開始させ、このデータが一定値以下になった時には、消
音指示をして放音を終了させる。その動作の詳細は後述
するとおりである。
なお、第1図には、A/Dコンバータ11が、ピッチ抽
出回路P1〜P6に夫々独立に設けであるが、−個のA
/Dコンバータを時分割的に使用することも勿論可能で
ある。
出回路P1〜P6に夫々独立に設けであるが、−個のA
/Dコンバータを時分割的に使用することも勿論可能で
ある。
そして、周波数ROM8、音源回路9は時分割処理によ
り少なくとも6チヤンネルの楽音生成系が形成されてい
る。
り少なくとも6チヤンネルの楽音生成系が形成されてい
る。
なお、182図は、ピッチ抽出回路Pl内の各部の信号
波形のタイムチャートを表わしており、図ノ■は、ロー
パスフィルタ3の出力、■は最大ピーク検出回路4の出
力、■は最小ピーク検出回路5の出力、■はゼロクロス
点検出回路6の出力、■は割り込み指令信号lNTa+
〜lNTa6゜■は割り込み指令信号lNTb+〜lN
Tb6である。
波形のタイムチャートを表わしており、図ノ■は、ロー
パスフィルタ3の出力、■は最大ピーク検出回路4の出
力、■は最小ピーク検出回路5の出力、■はゼロクロス
点検出回路6の出力、■は割り込み指令信号lNTa+
〜lNTa6゜■は割り込み指令信号lNTb+〜lN
Tb6である。
肱−罫
次に本実施例の動作について説明する。第3図はCPU
100の割り込みルーチンのフローであり、第4図はメ
インフローである。なお、この第3図及び第4図はひと
つの弦についての処理しか示してないが、全ての弦、の
処理は全く同じなので、CPUtooが夫々の弦につい
ての処理を時分割的に実行すると考えれば良い。
100の割り込みルーチンのフローであり、第4図はメ
インフローである。なお、この第3図及び第4図はひと
つの弦についての処理しか示してないが、全ての弦、の
処理は全く同じなので、CPUtooが夫々の弦につい
ての処理を時分割的に実行すると考えれば良い。
ワークメモリ101 のレジスタ
さて、CPU100の具体的な動作の説明の前に、ワー
クメモリ101の中の主なレジスタについて説明する。
クメモリ101の中の主なレジスタについて説明する。
FLAG (f)レジスタは、最大ピーク値又は最小ピ
ーク値が前回の各ピーク値より、後述する0FFLEV
nのレベル値以上小さくなっていれば、rlJがセット
されるレジスタで、FLAG(1)が最大ピーク用、F
LAG (2)が最小ピーク用であり、両レジスタとも
に「1」がセットされたときには、両ピーク値が0FF
LEVI以下になっていなくても消音処理が実行される
。
ーク値が前回の各ピーク値より、後述する0FFLEV
nのレベル値以上小さくなっていれば、rlJがセット
されるレジスタで、FLAG(1)が最大ピーク用、F
LAG (2)が最小ピーク用であり、両レジスタとも
に「1」がセットされたときには、両ピーク値が0FF
LEVI以下になっていなくても消音処理が実行される
。
5TEPレジスタは、0、l、2.3の4段階をとり、
第5図(a)又は第6図(a)に示すように弦振動がな
されるにつれて、第5図(b)又は第6図(b)に示す
ようにその内容は変化する。この5TEPレジスタがO
のときは、波形のピーク値が後述する0FFLEVI以
下となるノートオフ(消音)状態のときであり、3のと
きは、上述したように波形のピーク値が前回のピーク値
より0FFLEVIIのレベル値以上小さくなりノート
オフ(消音)指令を出力した後の状態のときであり、1
.2のときは、通常の放音状態のときである。
第5図(a)又は第6図(a)に示すように弦振動がな
されるにつれて、第5図(b)又は第6図(b)に示す
ようにその内容は変化する。この5TEPレジスタがO
のときは、波形のピーク値が後述する0FFLEVI以
下となるノートオフ(消音)状態のときであり、3のと
きは、上述したように波形のピーク値が前回のピーク値
より0FFLEVIIのレベル値以上小さくなりノート
オフ(消音)指令を出力した後の状態のときであり、1
.2のときは、通常の放音状態のときである。
PERIODレジスタは、計測した周期をあられすデー
タが入力され、このレジスタの内容を基に、CPU 1
00は、周波数ROM8、音源回路9に対し周波数制御
を行うものである。
タが入力され、このレジスタの内容を基に、CPU 1
00は、周波数ROM8、音源回路9に対し周波数制御
を行うものである。
Tレジスタは、入力波形の周期を計測するための特定点
のカウンタ7の値を記憶する。なおりウンタ7は所定の
クロックでカウントするフリーランニング動作をしてい
る。
のカウンタ7の値を記憶する。なおりウンタ7は所定の
クロックでカウントするフリーランニング動作をしてい
る。
5IGNレジスタは、周期計測のためのゼロクロス点が
最大ピーク(MAX)点の次のゼロクロス点なのか、最
小ピーク(MIN)点の次のゼロクロス点なのかを示す
もので、1のとき前者、2のとき後者である。
最大ピーク(MAX)点の次のゼロクロス点なのか、最
小ピーク(MIN)点の次のゼロクロス点なのかを示す
もので、1のとき前者、2のとき後者である。
AMP(f)レジスタは、A/Dコンバータ11からラ
ッチ12にラッチされた最大もしくは最小ピーク値(実
際には絶対値)を記憶するレジスタで、AMP (1)
が最大ピーク用、AMP(2)が最小ピーク用のレジス
タである。
ッチ12にラッチされた最大もしくは最小ピーク値(実
際には絶対値)を記憶するレジスタで、AMP (1)
が最大ピーク用、AMP(2)が最小ピーク用のレジス
タである。
更に、後述するように本実施例は各種判断のために、4
つの定数(スレッシュホールドレベル)がCPU100
内に設定されている。
つの定数(スレッシュホールドレベル)がCPU100
内に設定されている。
先ず最初のものは0NLEVIであり、第5図(a)に
示すように、いまノートオフの状態であり、この0NL
EV Iの値よりも大きなピーク値が検出されたとき、
弦がピッキング等されたとして、周期測定のための動作
をCPU100は実行開始する。
示すように、いまノートオフの状態であり、この0NL
EV Iの値よりも大きなピーク値が検出されたとき、
弦がピッキング等されたとして、周期測定のための動作
をCPU100は実行開始する。
0NLEVnは、ノートオン(発音中)状態であって、
前回の検出レベルに対する今回の検出レベルの差がこの
値以上大きくなっていれば、トレモロ奏法等による操作
があったとして、再度発音開始(リラティブオン、 r
elatiマe on )処理を行うためのものである
。
前回の検出レベルに対する今回の検出レベルの差がこの
値以上大きくなっていれば、トレモロ奏法等による操作
があったとして、再度発音開始(リラティブオン、 r
elatiマe on )処理を行うためのものである
。
0FFLEVIは、第6図(a)に示しであるように5
ノートオン(発音中)状態であって、この値以下のピー
ク値が検知されると、ノートオフ(消音)処理をする。
ノートオン(発音中)状態であって、この値以下のピー
ク値が検知されると、ノートオフ(消音)処理をする。
0FFLEVnは、第6図(a)に示しであるように、
ノートオン(発音中)状態であって、前回の最大ピーク
値又は最小ピーク値に対する今回の各ピーク値の差がこ
の値以上小さくなっていれば、指をフレットから離すこ
とによる消音操作があったとして、消音処理を行うため
のものである。
ノートオン(発音中)状態であって、前回の最大ピーク
値又は最小ピーク値に対する今回の各ピーク値の差がこ
の値以上小さくなっていれば、指をフレットから離すこ
とによる消音操作があったとして、消音処理を行うため
のものである。
以上の説明から、以下に述べる割り込みルーチン、メイ
ンルーチンの動作の理解は容易となろう。
ンルーチンの動作の理解は容易となろう。
ゼロクロス点での側番゛み
さて、アンドゲート24もしくはアンドゲート25の出
力である割り込み指令信号lNTa。
力である割り込み指令信号lNTa。
lNTbのCPU100への到来によって、第3図の割
り込み処理を行う。
り込み処理を行う。
即ち、割り込み指令信号lNTaの入力時には、先ずス
テップP1の処理をし、CPU100内のCレジスタを
1にし、割り込み指令信号lNTbの入力時には、先ず
ステップP2の処理によって上記Cレジスタに2をセッ
トする。
テップP1の処理をし、CPU100内のCレジスタを
1にし、割り込み指令信号lNTbの入力時には、先ず
ステップP2の処理によって上記Cレジスタに2をセッ
トする。
そして次にステップP3において、CPU100内のt
レジスタに、カウンタ7の値をプリセットする。続いて
実行するステップP4ではA/Dコンバータ11のピー
クレベルデータをラッチ12から読込み、CPU100
内のbレジスタに設定する。
レジスタに、カウンタ7の値をプリセットする。続いて
実行するステップP4ではA/Dコンバータ11のピー
クレベルデータをラッチ12から読込み、CPU100
内のbレジスタに設定する。
そして、ステップP5において、フリップフロップ14
もしくはフリップフロップ15をクリアする。
もしくはフリップフロップ15をクリアする。
続くステップP6にて、上記a、b、tレジスタの内容
をワークメモリ101に転送記憶し割り込み処理を終了
する。
をワークメモリ101に転送記憶し割り込み処理を終了
する。
Lエヱ11
メインルーチン(第4図)では、まず、ステップS1〜
S3でFLAG (1)、FLAG(2)、5TEPの
各レジスタをクリアした後、ステップS4にて、上述し
たような割り込み処理によッテワークメモリ101にa
′、b′、t′の内容(上記a、b、tと同じで前回記
録されたということでa′、b′、t′と示す、)が書
込まれているか否かジャッジし、何ら割り込み処理はな
されていないときはNoの判断をして、このステップS
4を繰返し実行する。
S3でFLAG (1)、FLAG(2)、5TEPの
各レジスタをクリアした後、ステップS4にて、上述し
たような割り込み処理によッテワークメモリ101にa
′、b′、t′の内容(上記a、b、tと同じで前回記
録されたということでa′、b′、t′と示す、)が書
込まれているか否かジャッジし、何ら割り込み処理はな
されていないときはNoの判断をして、このステップS
4を繰返し実行する。
そして、上記ステップS4でYESの判断をすれば、次
のステップS5に進んでその内容a′、b′、t′を読
出す0次にステップS6において、上記AMP(a’)
レジスタに記憶しである同じ種類(つまり最大又は最小
)のピーク点のピーク値をCPU100内のCレジスタ
に読出し、今回抽出したピーク値b′を上記AMP(a
′)レジスタに設定する。
のステップS5に進んでその内容a′、b′、t′を読
出す0次にステップS6において、上記AMP(a’)
レジスタに記憶しである同じ種類(つまり最大又は最小
)のピーク点のピーク値をCPU100内のCレジスタ
に読出し、今回抽出したピーク値b′を上記AMP(a
′)レジスタに設定する。
さて、次にステップ81〜S9において。
5TEPレジスタの内容が夫々!、2.3であるか否か
、ジャッジする。いま、最初の状態であるとしたら、5
TEPレジスタはOなので、ステップSr 、Ss 、
S9 ともNOの判断がなされる。
、ジャッジする。いま、最初の状態であるとしたら、5
TEPレジスタはOなので、ステップSr 、Ss 、
S9 ともNOの判断がなされる。
そして、次のステップ31Gにて、今回検出したピーク
値b′が上記0NLEVIより大か否かジャッジする。
値b′が上記0NLEVIより大か否かジャッジする。
もし、このステップSIOの判断がNoならば、まだ発
音開始の処理をしないのでステップS4へもどる。仮に
、第5図(a)のように0NLEV工より大きな入力が
ローパスフィルタ3より与えられたとすると、ステップ
510の判断はYESとなっていて、ステップS11へ
進む。
音開始の処理をしないのでステップS4へもどる。仮に
、第5図(a)のように0NLEV工より大きな入力が
ローパスフィルタ3より与えられたとすると、ステップ
510の判断はYESとなっていて、ステップS11へ
進む。
ステップSl+においては、5TEPレジスタに1をセ
ットし、次にステップ512で5IGNレジスタに、a
′(つまり最大ピーク点直後のゼロクロス点のときl、
最小ピーク点直後のゼロクロス点のとき2)の値を5I
GNレジスタに入力する。
ットし、次にステップ512で5IGNレジスタに、a
′(つまり最大ピーク点直後のゼロクロス点のときl、
最小ピーク点直後のゼロクロス点のとき2)の値を5I
GNレジスタに入力する。
そして、ステップS+3にて、t′の値つまりゼロクロ
ス点Zerolの時刻をTレジスタにセットする。
ス点Zerolの時刻をTレジスタにセットする。
このようにして、a′の内容(第5図(a)の場合りが
5IGNレジスタに、b′の内容はAMP (1)レジ
スタに、t′の内容(上述のとおりゼロクロス点Zer
olの時刻)はTレジスタにセットされたことになる。
5IGNレジスタに、b′の内容はAMP (1)レジ
スタに、t′の内容(上述のとおりゼロクロス点Zer
olの時刻)はTレジスタにセットされたことになる。
そして、再びステップS4へもどる。
以上で、第5図(a)のゼロクロス点Zer。
lの直後のメインルーチンの処理を完了する。さて、次
に、ゼロクロス点Ze ro2の直後のメインルーチン
の処理においては、上記ステップ54〜S6のデータセ
ット処理を実行し、次のステラ7’S7 でYESの判
断をして、ステップs14へゆく。
に、ゼロクロス点Ze ro2の直後のメインルーチン
の処理においては、上記ステップ54〜S6のデータセ
ット処理を実行し、次のステラ7’S7 でYESの判
断をして、ステップs14へゆく。
いま、第5図(a)のように、入力波形が立上って(つ
まり正方向へ変化して)与えられたとき、5IGNレジ
スタはlになっており、今回角のピーク点つまり最小ピ
ーク点を通過してきているので、aルジスタは2となっ
ていて、このステップSIRではNoの判断をし、ステ
ップS4へ何ら処理をすることなくもどる。
まり正方向へ変化して)与えられたとき、5IGNレジ
スタはlになっており、今回角のピーク点つまり最小ピ
ーク点を通過してきているので、aルジスタは2となっ
ていて、このステップSIRではNoの判断をし、ステ
ップS4へ何ら処理をすることなくもどる。
次に、ゼロクロス点Ze ro3の到来時には、再びス
テップ54〜57.514を実行し、今回はステップS
14でYESの判断がなされ、ステップ315に進み、
第5図(b)に示すように5TEPレジスタの内容を2
とし1次のステップ516においてtルジスタにある今
回の割り込み時刻からTレジスタにあるゼロクロス点Z
erolの時刻を減算し、その差つまり第5図(c)に
示す長さつまり波形−周期である値をPE RI OD
レジスタにストアする。
テップ54〜57.514を実行し、今回はステップS
14でYESの判断がなされ、ステップ315に進み、
第5図(b)に示すように5TEPレジスタの内容を2
とし1次のステップ516においてtルジスタにある今
回の割り込み時刻からTレジスタにあるゼロクロス点Z
erolの時刻を減算し、その差つまり第5図(c)に
示す長さつまり波形−周期である値をPE RI OD
レジスタにストアする。
次にステップS17にゆきt′の内容をTレジスタに転
送して新たな周期計測の開始をする。ステラ7’SI8
では、上記PERIODレジスタの内容に応じた周波数
をもつ楽音を、音源回路から発生させるようにノートオ
ンの指示をし、第5図(d)の如く、このタイミングか
ら発音開始をするようになる。
送して新たな周期計測の開始をする。ステラ7’SI8
では、上記PERIODレジスタの内容に応じた周波数
をもつ楽音を、音源回路から発生させるようにノートオ
ンの指示をし、第5図(d)の如く、このタイミングか
ら発音開始をするようになる。
さて、次のゼロクロス点Zero4(第5図(a)参照
)の直後のメインルーチンの処理では、ステップ54〜
S8を実行し、ステップS8で5TEPレジスタの内容
が2であるからYESの判断をし、続いてステップS1
9へゆき、b′の値が0FFLEVI (t56図(
a)参J!@) ノ値を越えているかジャッジし、まだ
ピークレベルは大きいので、このステップ319ではY
ESの判断をし、ステップ520へ進む。
)の直後のメインルーチンの処理では、ステップ54〜
S8を実行し、ステップS8で5TEPレジスタの内容
が2であるからYESの判断をし、続いてステップS1
9へゆき、b′の値が0FFLEVI (t56図(
a)参J!@) ノ値を越えているかジャッジし、まだ
ピークレベルは大きいので、このステップ319ではY
ESの判断をし、ステップ520へ進む。
ステップ320では、リラティブオン(rslatiマ
eon )の処理をするか否かのジャッジをするように
する。即ち、今回のピーク値b′が前回のピーク値Cよ
りも0NLEVnだけ大きいか、つまり発音中に急激に
抽出ピーク値が大きくなったか否かジャッジする。
eon )の処理をするか否かのジャッジをするように
する。即ち、今回のピーク値b′が前回のピーク値Cよ
りも0NLEVnだけ大きいか、つまり発音中に急激に
抽出ピーク値が大きくなったか否かジャッジする。
通常弦を振動すれば、自然減衰を行うもので。
ステップ320ではNoの判断をするか、もしトレモロ
奏法などによって、前の弦振動が減衰し終らないうちに
、再び弦が操作されて、このステップ52Gの判断がY
ESとなることがある。
奏法などによって、前の弦振動が減衰し終らないうちに
、再び弦が操作されて、このステップ52Gの判断がY
ESとなることがある。
このときは、ステップ52GからステップSl+ヘジャ
ンプし、ステップS 12.513を実行し、その結果
5TEPレジスタは1となり、上述した発音開始時の動
作と全く同じ動作をそれ以降実行する。つまり、その後
ステップS7→Sls→SI5→316→317→SI
8の発音開始処理を実行し、再発音処理をする。このと
きは、アタック部をもつ再発音開始がなされる。
ンプし、ステップS 12.513を実行し、その結果
5TEPレジスタは1となり、上述した発音開始時の動
作と全く同じ動作をそれ以降実行する。つまり、その後
ステップS7→Sls→SI5→316→317→SI
8の発音開始処理を実行し、再発音処理をする。このと
きは、アタック部をもつ再発音開始がなされる。
さて1通常状態では、ステップ320に続けてステップ
321へゆき、今回のピーク値b′が前回のピーク値C
よりも0FFLEVnだけ小さいか、つまり発音中に指
をフレットから離す消音操作がなされたか否かジャッジ
する。
321へゆき、今回のピーク値b′が前回のピーク値C
よりも0FFLEVnだけ小さいか、つまり発音中に指
をフレットから離す消音操作がなされたか否かジャッジ
する。
ここで、指がフレットを押さえたままであったとすると
、このステップS21ではNoの判断をし、ステップS
z2テF LAG (3−a ’ )レジスタをクリア
する。3−a’は直前のピーク点と反対側のピーク点に
ついてのFLAGレジスタを示すもので、現時点がa’
=1で最大ピーク点直後のゼロクロス点なら最小ピーク
点側のFLAG(2)がクリアされ、現時点がa′=2
で最小ピーク点直後のゼロクロス点なら最大ピーク点側
のFLAG (1)がクリアされる。いま最小ピーク点
直後のゼロクロス点Zero4であるので、FLAG
(1)がクリアされることになる。
、このステップS21ではNoの判断をし、ステップS
z2テF LAG (3−a ’ )レジスタをクリア
する。3−a’は直前のピーク点と反対側のピーク点に
ついてのFLAGレジスタを示すもので、現時点がa’
=1で最大ピーク点直後のゼロクロス点なら最小ピーク
点側のFLAG(2)がクリアされ、現時点がa′=2
で最小ピーク点直後のゼロクロス点なら最大ピーク点側
のFLAG (1)がクリアされる。いま最小ピーク点
直後のゼロクロス点Zero4であるので、FLAG
(1)がクリアされることになる。
続いて、CPU100は、ステップ323で、5IGN
レジスタとaルジスタの内容が一致するか否かジャッジ
する。いまゼロクロス点Zer04であるので、5IG
Nレジスタはl、aルジスタは2なので、このステップ
S23ではNOのジャッジをし、ステップS4へもどる
。
レジスタとaルジスタの内容が一致するか否かジャッジ
する。いまゼロクロス点Zer04であるので、5IG
Nレジスタはl、aルジスタは2なので、このステップ
S23ではNOのジャッジをし、ステップS4へもどる
。
次のゼロクロス点Zero5の検出時には、ステップS
4〜ss 、S19〜S21を実行し、ステップS23
でYESの判断をして、ステップS24、S25、S2
6を行い、新たな周期つまり、Zer。
4〜ss 、S19〜S21を実行し、ステップS23
でYESの判断をして、ステップS24、S25、S2
6を行い、新たな周期つまり、Zer。
3からZero5までの時間をPERI 00 レジス
タヘセットして、 t′の内容をTレジスタに転送して
新たな周期計測の開始を行ない、上記PERIODレジ
スタ内の今回検出したピッチに従って、周波数ROM8
、音源回路9に対して、周波数変更の指示をする。
タヘセットして、 t′の内容をTレジスタに転送して
新たな周期計測の開始を行ない、上記PERIODレジ
スタ内の今回検出したピッチに従って、周波数ROM8
、音源回路9に対して、周波数変更の指示をする。
いま、指をフレットより離す消音操作を行ったものとす
ると、第6図(a)に示すように、最大及び最小の各ピ
ーク値が小さくなり始め、前回の各ピーク値に対する今
回の各ピーク値の差が0FFLEVnの値以上に小さく
なる。すると、CPU100は、ステップS4〜sa
、 S19〜S21を実行し、ステップS21でYES
の判断をして、ステップS77で今回の直前のピーク点
と反対側のピーク点を示すd=3−a’を求め、ステッ
プ328でこのdに応じた側のFLAG (d)が1と
なっているか否か判断する。
ると、第6図(a)に示すように、最大及び最小の各ピ
ーク値が小さくなり始め、前回の各ピーク値に対する今
回の各ピーク値の差が0FFLEVnの値以上に小さく
なる。すると、CPU100は、ステップS4〜sa
、 S19〜S21を実行し、ステップS21でYES
の判断をして、ステップS77で今回の直前のピーク点
と反対側のピーク点を示すd=3−a’を求め、ステッ
プ328でこのdに応じた側のFLAG (d)が1と
なっているか否か判断する。
いま、FLAG (f)レジスタはどちらもまだOであ
るから、ステップS29に進み今回の直前のピーク点側
のFLAG Ca’)レジスタを1とし、ステップS4
に戻る。
るから、ステップS29に進み今回の直前のピーク点側
のFLAG Ca’)レジスタを1とし、ステップS4
に戻る。
続いて、反対側のピーク点を通過して、次のゼロクロス
点に到達すると、CPU100は、上述のステップS4
〜ss 、 S19〜S21を行い、ステップS27.
328で反対側のピーク点についてのFLAG (i)
レジスタが1となっているか否かジャッジする。
点に到達すると、CPU100は、上述のステップS4
〜ss 、 S19〜S21を行い、ステップS27.
328で反対側のピーク点についてのFLAG (i)
レジスタが1となっているか否かジャッジする。
今度はlとなっているから、ステップ330゜331で
この反対側のF LAG (i )レジスタをクリアし
て、5TEPレジスタの値を3とし、ステップS32で
ノートオフ処理を行い、それまで音源回路9から出力し
ていた楽音の発生を停止するよう音源回路9に指示する
。
この反対側のF LAG (i )レジスタをクリアし
て、5TEPレジスタの値を3とし、ステップS32で
ノートオフ処理を行い、それまで音源回路9から出力し
ていた楽音の発生を停止するよう音源回路9に指示する
。
こうして、これ以降の楽音の放音はなくなり、指をフレ
ットから離すことにより、確実に消音を行うことができ
るし、ステップS24〜S26のビー2チ抽出処理も行
わないで済むようになる。
ットから離すことにより、確実に消音を行うことができ
るし、ステップS24〜S26のビー2チ抽出処理も行
わないで済むようになる。
この場合もし、第7図に示すように、一方のピークレベ
ルについてのみ0FFLEVn以上小さくなったときに
は、ステップS21.527〜S29で一方のFLAG
(i)レジスタに1がセットされるが、次のステップ
S21のピークレベルが0FFLEVn以上小さくなっ
たか否かの判別処理でNOと判断されるので、ステップ
S22で上記lにセットされたFLAG (i)レジス
タはクリアされ、引き続きステップS23〜S26の発
音継続処理が行われていくことになる。
ルについてのみ0FFLEVn以上小さくなったときに
は、ステップS21.527〜S29で一方のFLAG
(i)レジスタに1がセットされるが、次のステップ
S21のピークレベルが0FFLEVn以上小さくなっ
たか否かの判別処理でNOと判断されるので、ステップ
S22で上記lにセットされたFLAG (i)レジス
タはクリアされ、引き続きステップS23〜S26の発
音継続処理が行われていくことになる。
以上要約すると、第6図の場合には、ステップ521、
S27〜S29で、一方のピークレベルについて0FF
LEVn以下になったことによって、まずフラグセット
処理が行われ、続いてステップ521、S27. S2
8. S3G N532で、他方のピークレベルも0F
FLEVIr以下になったことによって、はじめて消音
処理が行われる。一方、第7図の場合には、ステップ3
21.327〜329で、一方のピークレベルについて
0FFLEVIT以下になったことによって、まずフラ
グセット処理が行われるが、ステップS21.322で
、他方のピークレベルが0FFLEVn以下になってい
ないことにより、上記フラグはクリアされ、引き続きス
テップ523〜526の発音継続処理が続行される。
S27〜S29で、一方のピークレベルについて0FF
LEVn以下になったことによって、まずフラグセット
処理が行われ、続いてステップ521、S27. S2
8. S3G N532で、他方のピークレベルも0F
FLEVIr以下になったことによって、はじめて消音
処理が行われる。一方、第7図の場合には、ステップ3
21.327〜329で、一方のピークレベルについて
0FFLEVIT以下になったことによって、まずフラ
グセット処理が行われるが、ステップS21.322で
、他方のピークレベルが0FFLEVn以下になってい
ないことにより、上記フラグはクリアされ、引き続きス
テップ523〜526の発音継続処理が続行される。
このように、5TEPレジスタが3となって消音された
後においては、CPU100は、ステップ51〜S8の
後、ステップS9でYESの判断をし、ステップS33
でピークレベル値b′が0FFLEVI以下となったか
否かジャッジする。5TEPレジスタが3となった直後
は、ピーク値は0FFLEV r以下にはなっていない
ので、ステップS36に進み、上記ステップS20と同
じく、リラティブオンの処理をするか否かのジャッジを
し、今回のピーク値b′が前回のピーク値Cよりも0N
LEVnだけ大きければ、ステップS11〜513の発
音開始処理ノを行い、小さければそのままステップS4
に戻る。
後においては、CPU100は、ステップ51〜S8の
後、ステップS9でYESの判断をし、ステップS33
でピークレベル値b′が0FFLEVI以下となったか
否かジャッジする。5TEPレジスタが3となった直後
は、ピーク値は0FFLEV r以下にはなっていない
ので、ステップS36に進み、上記ステップS20と同
じく、リラティブオンの処理をするか否かのジャッジを
し、今回のピーク値b′が前回のピーク値Cよりも0N
LEVnだけ大きければ、ステップS11〜513の発
音開始処理ノを行い、小さければそのままステップS4
に戻る。
そして、ピーク値が0FFLEVIを下まわるようにな
ると、ステップS33でNoの判断がなされ、ステップ
334で5TEPレジスタの内容も0とされる。
ると、ステップS33でNoの判断がなされ、ステップ
334で5TEPレジスタの内容も0とされる。
また、5TEPレジスタが2のときの通常の発音状態に
おいて、ピーク値が0FFLEVIを下まわるようにな
ると、ステップS+9でNOの判断をし、続いてステッ
プS35へゆき5TEPレジスタの内容をOとし、ノー
トオフ処理をステップS36にて行い、それまで音源回
路9から出力していた楽音の発生を停止する。
おいて、ピーク値が0FFLEVIを下まわるようにな
ると、ステップS+9でNOの判断をし、続いてステッ
プS35へゆき5TEPレジスタの内容をOとし、ノー
トオフ処理をステップS36にて行い、それまで音源回
路9から出力していた楽音の発生を停止する。
尚、指をフレットより離したときの消音を行う場合に用
いられる上記0FFLEVIIの値は、一定の値として
もよいし、直前のピーク値に一定の比率を乗算した値と
してもよい、また、上記実施例では、各ゼロクロス点間
におけるピッチを計測したが、最大ピーク点間とゼロク
ロス点間、最小ピーク点間とゼロクロス点間、最大ピー
ク点間と最小ピーク点間等、どのような周期を計測して
もよく、このような場合、最大ピーク検出回路4又は最
小ピーク検出回路5からの信号を割り込み指令信号IN
Tとして用いればよい、その場合も全く同じ結果を得る
ことができる。その他、例えばピーク点の直前のゼロク
ロス点の検出によって、上記同様の処理を行ってもよい
、その他、基準となる点のとり方は種々変更できる。
いられる上記0FFLEVIIの値は、一定の値として
もよいし、直前のピーク値に一定の比率を乗算した値と
してもよい、また、上記実施例では、各ゼロクロス点間
におけるピッチを計測したが、最大ピーク点間とゼロク
ロス点間、最小ピーク点間とゼロクロス点間、最大ピー
ク点間と最小ピーク点間等、どのような周期を計測して
もよく、このような場合、最大ピーク検出回路4又は最
小ピーク検出回路5からの信号を割り込み指令信号IN
Tとして用いればよい、その場合も全く同じ結果を得る
ことができる。その他、例えばピーク点の直前のゼロク
ロス点の検出によって、上記同様の処理を行ってもよい
、その他、基準となる点のとり方は種々変更できる。
また、上記実施例では、メインフローのなかで各処理を
実行するようにしたが、割り込み処理のなかで同様の処
理を実行するようにしてもよい。
実行するようにしたが、割り込み処理のなかで同様の処
理を実行するようにしてもよい。
更に、上記実施例においては、本発明を電子ギターに適
用したものであったが、必ずしもそれに限られるもので
なく、第6図に示すように、音の波形のピーク値を急激
に下げて消音させることを意図するものであれば、マイ
クロフォン等から入力される音声信号あるいは電気的振
動信号からピッチ抽出を行って、原音声信号とは別の音
響信号を、対応するピッチもしくは音階周波数にて発生
するシステムであれば、どのような形態のちのであって
もよい、具体的には、鍵盤を有するもの例えば電子ピア
ノ、管楽器を電子化したもの、弦楽器、例えばバイオリ
ンや琴などを電子化したものにも同様に適用できる。
用したものであったが、必ずしもそれに限られるもので
なく、第6図に示すように、音の波形のピーク値を急激
に下げて消音させることを意図するものであれば、マイ
クロフォン等から入力される音声信号あるいは電気的振
動信号からピッチ抽出を行って、原音声信号とは別の音
響信号を、対応するピッチもしくは音階周波数にて発生
するシステムであれば、どのような形態のちのであって
もよい、具体的には、鍵盤を有するもの例えば電子ピア
ノ、管楽器を電子化したもの、弦楽器、例えばバイオリ
ンや琴などを電子化したものにも同様に適用できる。
[発明の効果]
この発明は、以上詳述したように、入力波形の最大ピー
ク値と最小ピーク値との双方が前回の最大ピーク値と最
小ピーク値とより所定値以上小さくなっていれば、消音
を指示するようにしたから、指をフレットより離して消
音する動作を確実に行うことができ、フレットを離す前
の音と音高の異なる音が発生してしまうこともなくなり
、弦楽器をはじめとする自然楽器により近い演奏を行う
ことができるほか、フレットより指を離した後にもピッ
チ(基本周波数)抽出が無駄に行われてしまうことがな
くなる等の効果を奏する。
ク値と最小ピーク値との双方が前回の最大ピーク値と最
小ピーク値とより所定値以上小さくなっていれば、消音
を指示するようにしたから、指をフレットより離して消
音する動作を確実に行うことができ、フレットを離す前
の音と音高の異なる音が発生してしまうこともなくなり
、弦楽器をはじめとする自然楽器により近い演奏を行う
ことができるほか、フレットより指を離した後にもピッ
チ(基本周波数)抽出が無駄に行われてしまうことがな
くなる等の効果を奏する。
第1図は1本発明を適用した一実施例である電子楽器の
入力制御装置の全体回路構成を示す図、第2図は、第1
図中の各部に表われる波形を示すタイムチャート図、第
3図はCPUの割り込みルーチンのフローチャートを示
す図、第4図はCPUのメインルーチンのフローチャー
トを示す図、第5図は発音開始時の動作を示すタイムチ
ャート図であり、第6図は、フレットより指を離す操作
による消音時の動作を示すタイムチャート図であり、第
7図は、波形のピーク値に変動があっても消音しない時
の動作を示すタイムチャート図である。 1・・・・・・入力端子、4・・・・・・最大ピーク検
出回路、5・・・・・・最小ピーク検出回路、6・・・
・・・ゼロクロス点検出回路、7・・・・・・カウンタ
、9・・・・・・音源回路、12・・・・・・ラッチ、
14.15・・・・・・フリップフロラ7’、Zoo・
・・・・・CPU、101・・・・・・ワークメモリ、
P1〜P6・・・・・・ピッチ抽出回路。 第2図 第3図 ち)1)ンごヴルー今゛ン イ ト フr ン tffs 図 布’5Ivl始時 (FLAGの信OQララ) /)/+0FFLEV皿玖下)
入力制御装置の全体回路構成を示す図、第2図は、第1
図中の各部に表われる波形を示すタイムチャート図、第
3図はCPUの割り込みルーチンのフローチャートを示
す図、第4図はCPUのメインルーチンのフローチャー
トを示す図、第5図は発音開始時の動作を示すタイムチ
ャート図であり、第6図は、フレットより指を離す操作
による消音時の動作を示すタイムチャート図であり、第
7図は、波形のピーク値に変動があっても消音しない時
の動作を示すタイムチャート図である。 1・・・・・・入力端子、4・・・・・・最大ピーク検
出回路、5・・・・・・最小ピーク検出回路、6・・・
・・・ゼロクロス点検出回路、7・・・・・・カウンタ
、9・・・・・・音源回路、12・・・・・・ラッチ、
14.15・・・・・・フリップフロラ7’、Zoo・
・・・・・CPU、101・・・・・・ワークメモリ、
P1〜P6・・・・・・ピッチ抽出回路。 第2図 第3図 ち)1)ンごヴルー今゛ン イ ト フr ン tffs 図 布’5Ivl始時 (FLAGの信OQララ) /)/+0FFLEV皿玖下)
Claims (1)
- 【特許請求の範囲】 入力波形信号の周波数を測定する周波数測定手段と、 この周波数測定手段で測定された周波数に応じた楽音の
発生を指示する発音指示手段と、 上記入力波形信号の最大ピーク値と最小ピーク値とを検
出する検出手段と、 この検出手段で検出される最大ピーク値と最小ピーク値
の夫々につき、前回の最大ピーク値と最小ピーク値とに
対し所定値以上小さくなっているか否かを判別する判別
手段と、 この判別手段の判別結果に基づいて、楽音の消音を指示
する消音指示手段と を有することを特徴とする電子楽器の入力制御装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62076453A JPS63243997A (ja) | 1987-03-31 | 1987-03-31 | 電子楽器の入力制御装置 |
| US07/478,759 US5018428A (en) | 1986-10-24 | 1990-02-12 | Electronic musical instrument in which musical tones are generated on the basis of pitches extracted from an input waveform signal |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62076453A JPS63243997A (ja) | 1987-03-31 | 1987-03-31 | 電子楽器の入力制御装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS63243997A true JPS63243997A (ja) | 1988-10-11 |
| JPH041358B2 JPH041358B2 (ja) | 1992-01-10 |
Family
ID=13605568
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP62076453A Granted JPS63243997A (ja) | 1986-10-24 | 1987-03-31 | 電子楽器の入力制御装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS63243997A (ja) |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS56164294U (ja) * | 1980-05-12 | 1981-12-05 |
-
1987
- 1987-03-31 JP JP62076453A patent/JPS63243997A/ja active Granted
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS56164294U (ja) * | 1980-05-12 | 1981-12-05 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH041358B2 (ja) | 1992-01-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP3653854B2 (ja) | 弦楽器型電子楽器 | |
| JP3530601B2 (ja) | 楽音信号の周波数特性制御装置及び周波数特性制御方法 | |
| JPS63243997A (ja) | 電子楽器の入力制御装置 | |
| JP2532424B2 (ja) | 波形信号入力制御装置 | |
| JP2508044B2 (ja) | 電子楽器の入力制御装置 | |
| JP3346699B2 (ja) | 電子楽器 | |
| JP2605667B2 (ja) | 電子楽器の入力制御装置 | |
| JP2005189600A (ja) | 電子弦楽器 | |
| JP2581068B2 (ja) | 波形信号制御装置 | |
| JP2765578B2 (ja) | 波形信号制御装置 | |
| JPS63139399A (ja) | 波形信号入力制御装置 | |
| JPS63243998A (ja) | 電子楽器の入力制御装置 | |
| JP2508692B2 (ja) | 入力波形信号制御装置 | |
| JPS63136088A (ja) | 電子楽器の入力制御装置 | |
| JP3706372B2 (ja) | 楽音信号の周波数特性制御装置及び周波数特性制御方法 | |
| JPH08137469A (ja) | 楽音信号の周波数特性制御装置 | |
| JPH0727512Y2 (ja) | 電子楽器の入力制御装置 | |
| JPS63217397A (ja) | 電子楽器の入力制御装置 | |
| JPS63217398A (ja) | 楽音制御装置 | |
| JP2024163649A (ja) | 電子楽器、電子楽器を制御するための方法及びプログラム | |
| JP2759149B2 (ja) | 楽音制御装置 | |
| JPS63296096A (ja) | 電子弦楽器 | |
| JP2591000B2 (ja) | 電子弦楽器 | |
| JPH07104753A (ja) | 電子楽器の自動調律装置 | |
| JP4095193B2 (ja) | アルペジエータ |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| EXPY | Cancellation because of completion of term | ||
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080110 Year of fee payment: 16 |