JPS63239488A - 動画表示制御装置 - Google Patents
動画表示制御装置Info
- Publication number
- JPS63239488A JPS63239488A JP62205487A JP20548787A JPS63239488A JP S63239488 A JPS63239488 A JP S63239488A JP 62205487 A JP62205487 A JP 62205487A JP 20548787 A JP20548787 A JP 20548787A JP S63239488 A JPS63239488 A JP S63239488A
- Authority
- JP
- Japan
- Prior art keywords
- display
- video
- memory
- moving image
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000001514 detection method Methods 0.000 claims description 20
- 239000000872 buffer Substances 0.000 description 15
- 238000010586 diagram Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 5
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 101150097247 CRT1 gene Proteins 0.000 description 1
- 235000004072 Ocimum sanctum Nutrition 0.000 description 1
- 240000002837 Ocimum tenuiflorum Species 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 239000013256 coordination polymer Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
- Studio Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、ラスタースキャン型陰極線ブラウン管(以下
、CRTという)を用いた表示装置に関し、特にCRT
画面上における表示位置を任意に変更しながら複数の文
字2図形を表示制御する動画表示制御装置に関する。
、CRTという)を用いた表示装置に関し、特にCRT
画面上における表示位置を任意に変更しながら複数の文
字2図形を表示制御する動画表示制御装置に関する。
CRTを表示機器に使用して表示メモリ(例えばダイナ
ミックメモリを用いたリフレッシュメモリ)に編集、記
憶している文章2図形等の情報を表示する機能はマンマ
シーンインターフェイスとして情報処理装置に不可欠な
機能の1つとなっている。
ミックメモリを用いたリフレッシュメモリ)に編集、記
憶している文章2図形等の情報を表示する機能はマンマ
シーンインターフェイスとして情報処理装置に不可欠な
機能の1つとなっている。
従来、表示装置には、規則的に区分けしたCR1画面上
の小区画内に文字1図形素片を対応させ、文章や図形を
これらの連なりとして表現するキャラクタディスプレイ
や、画面上に表示すべき情報を表示イメージに直接対応
した画素の集合体で表現するところのグラフィックディ
スプレイなどが主流であった。
の小区画内に文字1図形素片を対応させ、文章や図形を
これらの連なりとして表現するキャラクタディスプレイ
や、画面上に表示すべき情報を表示イメージに直接対応
した画素の集合体で表現するところのグラフィックディ
スプレイなどが主流であった。
しかし、最近、復旧が著しい低価格帯のパーソナルコン
ピュータやファミリーコンピュータと称するテレビゲー
ム機器ではゲーム用ソフトウェアが大半を占め、これら
の用途には前述した小区画の一定の連なりとして表示対
象を表現する表示方法は不向きであり、例えば宇宙空間
をツルシー馨星が軌道に沿って少しずつ移動する様子を
迫真的に表現するなど、表示対象を画面上の任意の位置
に表示したり、任意の位置に少しずつ移動させるところ
の動画表示方法が要求されており、装置の性能をも左右
する重要な機能となっている。
ピュータやファミリーコンピュータと称するテレビゲー
ム機器ではゲーム用ソフトウェアが大半を占め、これら
の用途には前述した小区画の一定の連なりとして表示対
象を表現する表示方法は不向きであり、例えば宇宙空間
をツルシー馨星が軌道に沿って少しずつ移動する様子を
迫真的に表現するなど、表示対象を画面上の任意の位置
に表示したり、任意の位置に少しずつ移動させるところ
の動画表示方法が要求されており、装置の性能をも左右
する重要な機能となっている。
このような動画表示の制御は、ダイナミックに移動させ
て表示する図形(以下動画という)の種類を示すコード
、画面上の表示位置と色や輝度等を含む動画の属性情報
を全画面に表示すべき数だけメモリに格納しておき、表
示期間中の各水平走査毎にこの属性情報を読出してCR
Tの走査位置と表示位置から表示すべき動画を検索し、
表示処理する。走査位置毎に全ての動画から垂直走査位
置に表示すべき動画を検出して、対応する表示データを
生成することによって、垂直方向の表示位置を制御し、
動画の表示データを輝度信号などの表示に直接対応した
映像信号に変換して出力する際の表示データの出力タイ
ミングによって水平方向の表示位置を制御している。ま
た、動画の表示位置を変化させる場合には、中央処理装
置(以下、CPUと略す)または外部入力機器などによ
って表示位置情報を変更することで実現1〜ている。
て表示する図形(以下動画という)の種類を示すコード
、画面上の表示位置と色や輝度等を含む動画の属性情報
を全画面に表示すべき数だけメモリに格納しておき、表
示期間中の各水平走査毎にこの属性情報を読出してCR
Tの走査位置と表示位置から表示すべき動画を検索し、
表示処理する。走査位置毎に全ての動画から垂直走査位
置に表示すべき動画を検出して、対応する表示データを
生成することによって、垂直方向の表示位置を制御し、
動画の表示データを輝度信号などの表示に直接対応した
映像信号に変換して出力する際の表示データの出力タイ
ミングによって水平方向の表示位置を制御している。ま
た、動画の表示位置を変化させる場合には、中央処理装
置(以下、CPUと略す)または外部入力機器などによ
って表示位置情報を変更することで実現1〜ている。
このように、動画の表示制御では、従来の表示制御とは
異なり、表示対象の表示位置が刻々と変化するため、そ
の過程では種類、形状の異なる複数の動画が任意の位置
に散在し、表示画面は極めて複雑な表示状態となる。例
えば、第3図のように同一水平走査線(図中、第n水平
走査線)上に表示すべき動画(図中、動画A、動画Bお
よび動画C)が集中してしまう事態が生じる。このよう
な場合には、1水平走査期間など限られた期間内に多数
の動画の表示データ処理、すなわち表示すべき動画の表
示データを表示メモリから読出して光学的な映像信号に
直接対応した画素データに変換して編集する処理を繰り
返し行なう必要があり、背景画像などの表示情報を処理
する時間が充分に確保できなくなり、正常な表示が行な
えない場合がある。このため、CPUは、1水平走査期
間内で表示処理が可能な動画の最大数を制限したり一1
制限範囲を超過した場合にエラー処理することが必要た
なっている。
異なり、表示対象の表示位置が刻々と変化するため、そ
の過程では種類、形状の異なる複数の動画が任意の位置
に散在し、表示画面は極めて複雑な表示状態となる。例
えば、第3図のように同一水平走査線(図中、第n水平
走査線)上に表示すべき動画(図中、動画A、動画Bお
よび動画C)が集中してしまう事態が生じる。このよう
な場合には、1水平走査期間など限られた期間内に多数
の動画の表示データ処理、すなわち表示すべき動画の表
示データを表示メモリから読出して光学的な映像信号に
直接対応した画素データに変換して編集する処理を繰り
返し行なう必要があり、背景画像などの表示情報を処理
する時間が充分に確保できなくなり、正常な表示が行な
えない場合がある。このため、CPUは、1水平走査期
間内で表示処理が可能な動画の最大数を制限したり一1
制限範囲を超過した場合にエラー処理することが必要た
なっている。
このように動画表示制御では、CPUは動画情報が同一
水平走査線上に集中して表示されることに起因する不都
合を回避するために、各動画の表示位置や表示サイズか
ら常時、動画間の位置関係を把握しておき、前述したよ
うな表示位置の片寄りを検知し、制限範囲を越える場合
には、超過した動画の表示処理を禁止したり、片寄らな
いように表示位置の変更時に制限を得えるなど複雑な位
置管理をする必要があった。このため、煩雑な表示処理
が増大し、CPUにおけるソフトウェア処理の大幅な負
担となって、装置全体の性能を低下させる要因となって
いた。
水平走査線上に集中して表示されることに起因する不都
合を回避するために、各動画の表示位置や表示サイズか
ら常時、動画間の位置関係を把握しておき、前述したよ
うな表示位置の片寄りを検知し、制限範囲を越える場合
には、超過した動画の表示処理を禁止したり、片寄らな
いように表示位置の変更時に制限を得えるなど複雑な位
置管理をする必要があった。このため、煩雑な表示処理
が増大し、CPUにおけるソフトウェア処理の大幅な負
担となって、装置全体の性能を低下させる要因となって
いた。
本発明の目的は、上述したような、動画情報が同一水平
走査線上に許容以上表示されることを検知し、超過した
動画の寮示データ処理を禁止する機能を簡単なハードウ
ェアで実現し、CPUにおけるソフトウェア処理の負担
を大幅に軽減できる安価な動画表示制御装置を提供する
ことである。
走査線上に許容以上表示されることを検知し、超過した
動画の寮示データ処理を禁止する機能を簡単なハードウ
ェアで実現し、CPUにおけるソフトウェア処理の負担
を大幅に軽減できる安価な動画表示制御装置を提供する
ことである。
〔問題点を解決するための手段〕
本発明の動画表示制御装置は、少なくとも動画の種類を
示す識別情報と表示位置情報と表示サイズ情報とを記憶
する属性メモリと、前記表示位置情報と表示サイズ情報
を基にして複数の動画の中から水平走査毎に各走査線上
で表示すべき動画を検出する動画検出回路と、検出され
た動画を計数し、許容数を越えた場合に状態信号を発生
する計数回路と、検出された動画の識別情報を基にして
表示メモリのアドレス情報を順次生成し、表示データを
読出す動画アドレス発生回路と、1走査線上に表示すべ
き表示データを走査線の画素データとして記憶する編集
メモリと、計数回路の状態信号によって動画検出回路の
動画検出動作と動画アドレス発生回路における表示デー
タの読出し動作および編集メモリへの書込み動作を抑制
する手段を有する。
示す識別情報と表示位置情報と表示サイズ情報とを記憶
する属性メモリと、前記表示位置情報と表示サイズ情報
を基にして複数の動画の中から水平走査毎に各走査線上
で表示すべき動画を検出する動画検出回路と、検出され
た動画を計数し、許容数を越えた場合に状態信号を発生
する計数回路と、検出された動画の識別情報を基にして
表示メモリのアドレス情報を順次生成し、表示データを
読出す動画アドレス発生回路と、1走査線上に表示すべ
き表示データを走査線の画素データとして記憶する編集
メモリと、計数回路の状態信号によって動画検出回路の
動画検出動作と動画アドレス発生回路における表示デー
タの読出し動作および編集メモリへの書込み動作を抑制
する手段を有する。
このように、各水平走査毎に表示すべき動画の検出回数
を計数して、許容数を超過する場合には、動画の表示デ
ータ処理を禁止して、各水平走査線上に表示する動画を
限定して表示することにより、CPUにおけるソフトウ
ェア処理の負担を大幅に軽減できる。
を計数して、許容数を超過する場合には、動画の表示デ
ータ処理を禁止して、各水平走査線上に表示する動画を
限定して表示することにより、CPUにおけるソフトウ
ェア処理の負担を大幅に軽減できる。
次に、本発明の実施例について、図面を参照して説明す
る。
る。
第1図は本発明の動画表示制御装置の一実施例を示すブ
ロック図である。本実施例の動画表示制御装置は、CP
U1と、動画の形状データを記憶する表示メモリ2と、
動画毎にその識別コード。
ロック図である。本実施例の動画表示制御装置は、CP
U1と、動画の形状データを記憶する表示メモリ2と、
動画毎にその識別コード。
表示位置2表示サイズなど動画表示に必要な属性情報を
全画面に表示する動画の数に応じて記憶する属性メモリ
3と、属性情報を順次読出すためにアドレス指定する動
画検索カウンタ4と、表示位置情報から各水平走査で表
示すべき動画を検出して動画検出信号6を生成する動画
検出回路5と、動画検出信号6を入力して検出された動
画をカウントする動画計数回路7と、動画の形状データ
を表示メモリ2から読出すために識別コードを基にして
表示メモリ2のアドレス情報を生成する動画アドレス発
生回路8と、形状データを表示信号出力に直接対応した
画素データに変換1編集して記憶する編集メモリ9と、
動画の表示位置情報および走査位置情報を基にして編集
メモリ9のアドレス情報を生成する編集メモリアドレス
制御回路10と、表示メモリ2から読出した形状データ
を色、輝度情報などの属性情報に応じて画素データに変
換する編集メモリ9の書込み制御回路11と、CRT1
7の走査タイミング信号と走査位置情報を生成する走査
信号発生回路12と、走査系に同期して編集メモリ9か
ら読出した画素データを並列−直列変換する映像データ
レジスタ13と、直列表示信号14.走査タイミング信
号および背景画像の表示信号15を混合してCRT17
を直接駆動する映像信号を生成する映像信号発生回路1
6と、アドレスライン18と、データ入出カライン19
と、アドレス選択回路20.21と、データバスバッフ
ァ22.23から構成されている。
全画面に表示する動画の数に応じて記憶する属性メモリ
3と、属性情報を順次読出すためにアドレス指定する動
画検索カウンタ4と、表示位置情報から各水平走査で表
示すべき動画を検出して動画検出信号6を生成する動画
検出回路5と、動画検出信号6を入力して検出された動
画をカウントする動画計数回路7と、動画の形状データ
を表示メモリ2から読出すために識別コードを基にして
表示メモリ2のアドレス情報を生成する動画アドレス発
生回路8と、形状データを表示信号出力に直接対応した
画素データに変換1編集して記憶する編集メモリ9と、
動画の表示位置情報および走査位置情報を基にして編集
メモリ9のアドレス情報を生成する編集メモリアドレス
制御回路10と、表示メモリ2から読出した形状データ
を色、輝度情報などの属性情報に応じて画素データに変
換する編集メモリ9の書込み制御回路11と、CRT1
7の走査タイミング信号と走査位置情報を生成する走査
信号発生回路12と、走査系に同期して編集メモリ9か
ら読出した画素データを並列−直列変換する映像データ
レジスタ13と、直列表示信号14.走査タイミング信
号および背景画像の表示信号15を混合してCRT17
を直接駆動する映像信号を生成する映像信号発生回路1
6と、アドレスライン18と、データ入出カライン19
と、アドレス選択回路20.21と、データバスバッフ
ァ22.23から構成されている。
表示メモリ2と属性メモリ3はCPU1のアドレスライ
ン18およびデータ入出カライン19、アドレス選択回
路20,21、データバスバッファ22.23を介して
接続されており、CPU1はこれらの制御ラインを介し
て表示メモリ2または属性メモリ3にアクセスする。編
集メモリ9は、少なくとも1水平走査線の表示に必要な
画素数に相当する画素データの記憶容量を有し、動画や
背景画像の画素データを非表示期間に表示タイミングや
映像信号レベルなど直接表示に対応する画素データに変
換、N集して記憶する。
ン18およびデータ入出カライン19、アドレス選択回
路20,21、データバスバッファ22.23を介して
接続されており、CPU1はこれらの制御ラインを介し
て表示メモリ2または属性メモリ3にアクセスする。編
集メモリ9は、少なくとも1水平走査線の表示に必要な
画素数に相当する画素データの記憶容量を有し、動画や
背景画像の画素データを非表示期間に表示タイミングや
映像信号レベルなど直接表示に対応する画素データに変
換、N集して記憶する。
動画表示の動作制御は、まず表示動作に先立ってCPU
1または外部入力機器などにより動画の形状データを表
示メモリ2に、属性情報を属性メモリ3にそれぞれ格納
する。表示処理サイクルが起動されると、これらの動画
の属性情報の中から各水平走査で表示すべき動画を検索
するために動画検索カウンタ4を動作させ、属性情報の
アドレス情報を生成する。アドレス選択回路21は動画
検索カウンタ4の出力を属性メモリ3のアドレス指定情
報として選択して、属性メモリ3から動画の属性情報を
順次読出す。動画検出回路5では、垂直方向の表示位置
情報2表示サイズと走査信号発生回路12の垂直走査情
報とを比較して、該走査線上に少なくともその一部分を
表示すべきである動画であるか判断し、検出する。こう
いった動画検索は、属性メモリ3に格納される全ての動
画情報に対して行なわれ、また、水平走査毎に繰り返さ
れる。表示すべき動画が検出された場合には、動画検出
回路5は動画検出信号6を活性化し、動画検索カウンタ
4の更新を保留し゛そ属性メモリ3のアドレス指定情報
を保持する。従って、検出された動画の表示データ処理
を行なうために動画検索は一時中断される。また、動画
計数回路7は、動画検出信号6によって値を更新する。
1または外部入力機器などにより動画の形状データを表
示メモリ2に、属性情報を属性メモリ3にそれぞれ格納
する。表示処理サイクルが起動されると、これらの動画
の属性情報の中から各水平走査で表示すべき動画を検索
するために動画検索カウンタ4を動作させ、属性情報の
アドレス情報を生成する。アドレス選択回路21は動画
検索カウンタ4の出力を属性メモリ3のアドレス指定情
報として選択して、属性メモリ3から動画の属性情報を
順次読出す。動画検出回路5では、垂直方向の表示位置
情報2表示サイズと走査信号発生回路12の垂直走査情
報とを比較して、該走査線上に少なくともその一部分を
表示すべきである動画であるか判断し、検出する。こう
いった動画検索は、属性メモリ3に格納される全ての動
画情報に対して行なわれ、また、水平走査毎に繰り返さ
れる。表示すべき動画が検出された場合には、動画検出
回路5は動画検出信号6を活性化し、動画検索カウンタ
4の更新を保留し゛そ属性メモリ3のアドレス指定情報
を保持する。従って、検出された動画の表示データ処理
を行なうために動画検索は一時中断される。また、動画
計数回路7は、動画検出信号6によって値を更新する。
次に、検出された動画の表示データ処理を行なう。動画
アドレス発生回路8は検出された動画の識別コードを取
込んで表示メモリ2のアドレス情報を生成し、アドレス
選択回路20を介して表示メモリ2をアクセスする。表
示メモリ2から読出された表示データは書込み制御回路
11で表示タイミングや映像信号レベルなど直接表示に
対応する画素データに変換2編集され、編集メモリアド
レス制御回路lOで動画の水平方向の表示位置情報を基
にして生成したアドレス指定位置の編集メモリ9に格納
される。検出された動画の表示データ処理な終了すると
再び動画検索を開始する。上記動作を繰り返すことによ
り、1水平走査線上に表示すべき動画を順次検索し、画
素データを生成して、編集メモリ9に格納してゆく。こ
うして編集メモリ9に編集、記憶された動画の画素デー
タは、表示期間中に編集メモリアドレス制御回路10で
水平走査情報をアドレス指定情報として選択することに
よって順次読出され、映像データレジスタ13で並列−
直列変換され、直列表示信号14となる。
アドレス発生回路8は検出された動画の識別コードを取
込んで表示メモリ2のアドレス情報を生成し、アドレス
選択回路20を介して表示メモリ2をアクセスする。表
示メモリ2から読出された表示データは書込み制御回路
11で表示タイミングや映像信号レベルなど直接表示に
対応する画素データに変換2編集され、編集メモリアド
レス制御回路lOで動画の水平方向の表示位置情報を基
にして生成したアドレス指定位置の編集メモリ9に格納
される。検出された動画の表示データ処理な終了すると
再び動画検索を開始する。上記動作を繰り返すことによ
り、1水平走査線上に表示すべき動画を順次検索し、画
素データを生成して、編集メモリ9に格納してゆく。こ
うして編集メモリ9に編集、記憶された動画の画素デー
タは、表示期間中に編集メモリアドレス制御回路10で
水平走査情報をアドレス指定情報として選択することに
よって順次読出され、映像データレジスタ13で並列−
直列変換され、直列表示信号14となる。
直列信号14は映像信号発生回路16で背景画像の表示
信号15などと混合されて映像信号となりCRTl 7
に供給される。動画計数回路7は、水平走査毎に動画検
索動作を開始すると、動画検出信号6受付は可能にし、
その後、動画が検出される度に順次ディクリメントし値
を更新する。例えばオーバーフロー信号24をディクリ
メント動作におけるボローの発生状態を示す信号とする
と、動画計数回路7の値が″O″以外の値の時に動画検
出信号6が活性化されても、オーバーフロー信号24は
活性化されず動画表示処理には何も影響を与えない。し
かし、動画計数回路7の値が0”の時に動画検出信号6
が活性化されると、オーバーフロー信号24が活性化さ
れる。オーバーフロー信号24は、動画検出回路5、動
画アドレス発生回路8、書込み制御回路11などに入力
されており、活性化状態では、動画形状データの編集処
理および以降の動画検索を禁止するように作用する。ま
た、オーバーフロ・−信号24は次の水平走査開始時に
はリセットされ、動画検索を再開する。
信号15などと混合されて映像信号となりCRTl 7
に供給される。動画計数回路7は、水平走査毎に動画検
索動作を開始すると、動画検出信号6受付は可能にし、
その後、動画が検出される度に順次ディクリメントし値
を更新する。例えばオーバーフロー信号24をディクリ
メント動作におけるボローの発生状態を示す信号とする
と、動画計数回路7の値が″O″以外の値の時に動画検
出信号6が活性化されても、オーバーフロー信号24は
活性化されず動画表示処理には何も影響を与えない。し
かし、動画計数回路7の値が0”の時に動画検出信号6
が活性化されると、オーバーフロー信号24が活性化さ
れる。オーバーフロー信号24は、動画検出回路5、動
画アドレス発生回路8、書込み制御回路11などに入力
されており、活性化状態では、動画形状データの編集処
理および以降の動画検索を禁止するように作用する。ま
た、オーバーフロ・−信号24は次の水平走査開始時に
はリセットされ、動画検索を再開する。
第2図は本発明の第2の実施例のブック図である。なお
、前述の実施例と重複する部分は同一番号を記しており
、また、編集メモリ9の書込み制御回路11.アドレレ
ス制御回路101編集メモリ9および映像データレジス
タ13は破線内にまとめて編集メモリおよび制御回路1
00としている。この実施例ではCPUIはあらかじめ
データ入出カライン19を介して、1水平走査線上に表
示可能な動画数をバッファレジスタ101に設定してお
き、動画計数回路7は水平走査毎にバッファレジスタ1
01の値を初期値としてロードし、動画が検出される毎
にディクリメントする。許容数をこえる動画が検出さh
た場合、オーバーフロー信号24を活性化する。オーバ
ーフロー信号24は、データバスバッファ102を介し
てデータ入出カライン19に接続されており、CPU
1はオーバーフロー信号24の状態を読み取ってl水平
走査線上に許容数をこえる動画が位置することを認識す
ることができる。また、動画検索カウンタ6の出力もデ
ータバスバッファ103を介してデータ入出カライン1
9に接続されており、検出された動画が許容数を超過し
た場合に属性メモリ3のアドレス指定情報を読出して、
オーバーフローした動画の種類を判別して対応する動画
の表示位置情報を変更するなど表示状態に応じて必要な
処理を施すことができる。さらに、バッファレジスタ1
01の値を書き替えることによって許容数を変更できる
ため、動画表示処理に費やす時間的な制約等を用途に応
じて制御することができる。
、前述の実施例と重複する部分は同一番号を記しており
、また、編集メモリ9の書込み制御回路11.アドレレ
ス制御回路101編集メモリ9および映像データレジス
タ13は破線内にまとめて編集メモリおよび制御回路1
00としている。この実施例ではCPUIはあらかじめ
データ入出カライン19を介して、1水平走査線上に表
示可能な動画数をバッファレジスタ101に設定してお
き、動画計数回路7は水平走査毎にバッファレジスタ1
01の値を初期値としてロードし、動画が検出される毎
にディクリメントする。許容数をこえる動画が検出さh
た場合、オーバーフロー信号24を活性化する。オーバ
ーフロー信号24は、データバスバッファ102を介し
てデータ入出カライン19に接続されており、CPU
1はオーバーフロー信号24の状態を読み取ってl水平
走査線上に許容数をこえる動画が位置することを認識す
ることができる。また、動画検索カウンタ6の出力もデ
ータバスバッファ103を介してデータ入出カライン1
9に接続されており、検出された動画が許容数を超過し
た場合に属性メモリ3のアドレス指定情報を読出して、
オーバーフローした動画の種類を判別して対応する動画
の表示位置情報を変更するなど表示状態に応じて必要な
処理を施すことができる。さらに、バッファレジスタ1
01の値を書き替えることによって許容数を変更できる
ため、動画表示処理に費やす時間的な制約等を用途に応
じて制御することができる。
さらに第4図は本発明の第3の実施例を示すブロック図
である。この実施例では表示メモリ2には動画の形状デ
ータに加えて背景画像の表示データを格納する。また、
前述の実施例と同様CPU1によって1水平走査線上に
表示可能な動画の最大数ヲバッファレジスタ101に設
定しておき、動画計数回路7は水平走査毎にバッファレ
ジスタ101の値を初期値としてロードし、動画が検出
される毎にディクリメントし、許容数をこえる動画が検
出された場合に、オーバーフロー信号24を活性化する
。オーバーフロー信号24は動画検出回路5.動画アド
レス発生回路8.書込み制御回路11およびORゲート
204に入力されており、活性化状態では、以降の動画
検索および動画の表示データ処理を禁止する。また、オ
ーバーフロー信号24は、水平走査開始毎にリセットさ
れる。ORゲート204の他の入力には動画検出回路5
で全ての動画について検索し終ると検出終了信号203
を発生し、この信号が入力されているORゲートの出力
信号205は、背景画アドレス発生回路200.背景画
位置情報発生回路202゜編集メモリアドレス発生回路
10.書込み制御回路11およびアドレス選択回路20
に入力されている。ORゲートの出力信号205が活性
化するとアドレス選択回路20は背景画アドレス発生回
路200の出力が表示メモリ2に供給されるよう切替え
制御し、表示メモリ2から背景画像の表示データを読み
出す。背景画アドレス発生回路200では水平走査毎に
表示開始アドレスがプリセットされ、表示データの読出
し毎に表示アドレスの更新を行ない、表示アドレスを更
新しながら表示メモリ2を続けてアクセスし、順次背景
画像の表示データを読み出す。この表示データは、書込
み制御回路11で表示タイミングや映像信号レベルなど
表示に直接対応した画素データに変換され、背景画位置
情報発生回路202を編集メモリアドレス制御回路10
で選択して書込みアドレス指定を行ない、編集メモリ9
に格納される。また表示アドレスが更新されることによ
り表示メモリ2から読出された表示データの走査線上で
の表示位置が移動することになり、背景画位置情報発生
回路202では、背景画像の表示データの格納に連動し
てバッファレジスタ201に設定されている表示開始位
置情報を基に表示位置情報を生成し、更新する。このよ
うにして、表示メモリ2のアクセスと編集メモリ9への
書込みを繰り返して一走査線分の背景画像の表示データ
を編集メモリに格納する。
である。この実施例では表示メモリ2には動画の形状デ
ータに加えて背景画像の表示データを格納する。また、
前述の実施例と同様CPU1によって1水平走査線上に
表示可能な動画の最大数ヲバッファレジスタ101に設
定しておき、動画計数回路7は水平走査毎にバッファレ
ジスタ101の値を初期値としてロードし、動画が検出
される毎にディクリメントし、許容数をこえる動画が検
出された場合に、オーバーフロー信号24を活性化する
。オーバーフロー信号24は動画検出回路5.動画アド
レス発生回路8.書込み制御回路11およびORゲート
204に入力されており、活性化状態では、以降の動画
検索および動画の表示データ処理を禁止する。また、オ
ーバーフロー信号24は、水平走査開始毎にリセットさ
れる。ORゲート204の他の入力には動画検出回路5
で全ての動画について検索し終ると検出終了信号203
を発生し、この信号が入力されているORゲートの出力
信号205は、背景画アドレス発生回路200.背景画
位置情報発生回路202゜編集メモリアドレス発生回路
10.書込み制御回路11およびアドレス選択回路20
に入力されている。ORゲートの出力信号205が活性
化するとアドレス選択回路20は背景画アドレス発生回
路200の出力が表示メモリ2に供給されるよう切替え
制御し、表示メモリ2から背景画像の表示データを読み
出す。背景画アドレス発生回路200では水平走査毎に
表示開始アドレスがプリセットされ、表示データの読出
し毎に表示アドレスの更新を行ない、表示アドレスを更
新しながら表示メモリ2を続けてアクセスし、順次背景
画像の表示データを読み出す。この表示データは、書込
み制御回路11で表示タイミングや映像信号レベルなど
表示に直接対応した画素データに変換され、背景画位置
情報発生回路202を編集メモリアドレス制御回路10
で選択して書込みアドレス指定を行ない、編集メモリ9
に格納される。また表示アドレスが更新されることによ
り表示メモリ2から読出された表示データの走査線上で
の表示位置が移動することになり、背景画位置情報発生
回路202では、背景画像の表示データの格納に連動し
てバッファレジスタ201に設定されている表示開始位
置情報を基に表示位置情報を生成し、更新する。このよ
うにして、表示メモリ2のアクセスと編集メモリ9への
書込みを繰り返して一走査線分の背景画像の表示データ
を編集メモリに格納する。
ここで1水平走査期間のアクセスサイクル数と動画と背
景画像のそれぞれの表示データ処理に必要とするアクセ
スサイクル数とから動画の許容数を算出してバッファレ
ジスタ101に設定しておけば効率的にアクセスサイク
ルを割当てることができ、動画の表示データ処理が集中
して発生する場合にも背景画像の表示データ処理に悪影
響をおよぼすことなく正常に表示できる。例えば、水平
周波数が15.75KHzのCRTに表示する場合で1
アクセスサイクルを380 nsa:と仮定すると、1
水平走査期間のアクセスサイクル数はトータルで167
回有り(□÷380の計算で求めら15.75 れる)、背景画像の水平方向の表示画素数を64040
画素、1回のアクセスで8画素分の表示データを読み出
し、処理できるとすると、背景画像の表示データを処理
し終るためには80サイクルを要する。従って、動画の
水平サイズが64画素とすると表示可能な動画は、10
個まで許容することができる((167−80)÷(6
4÷8)の計算で求められる)。従って、この場合には
バッファレジスタ101に許容数として10を設定して
おけば背景画像の表示データが欠けることなく表示する
ことができる。
景画像のそれぞれの表示データ処理に必要とするアクセ
スサイクル数とから動画の許容数を算出してバッファレ
ジスタ101に設定しておけば効率的にアクセスサイク
ルを割当てることができ、動画の表示データ処理が集中
して発生する場合にも背景画像の表示データ処理に悪影
響をおよぼすことなく正常に表示できる。例えば、水平
周波数が15.75KHzのCRTに表示する場合で1
アクセスサイクルを380 nsa:と仮定すると、1
水平走査期間のアクセスサイクル数はトータルで167
回有り(□÷380の計算で求めら15.75 れる)、背景画像の水平方向の表示画素数を64040
画素、1回のアクセスで8画素分の表示データを読み出
し、処理できるとすると、背景画像の表示データを処理
し終るためには80サイクルを要する。従って、動画の
水平サイズが64画素とすると表示可能な動画は、10
個まで許容することができる((167−80)÷(6
4÷8)の計算で求められる)。従って、この場合には
バッファレジスタ101に許容数として10を設定して
おけば背景画像の表示データが欠けることなく表示する
ことができる。
このように本実施例では許容数をバッファレジスタ10
1に格納しておき、動画検出が許容数をこえる場合また
は、全ての動画を検出終了した場合に背景画像の表示処
理サイクルを起動し、表示メモリ22編集メモリ3を共
用して、動画と背景画像といった異なる表示データを混
在して表示処理することができる。
1に格納しておき、動画検出が許容数をこえる場合また
は、全ての動画を検出終了した場合に背景画像の表示処
理サイクルを起動し、表示メモリ22編集メモリ3を共
用して、動画と背景画像といった異なる表示データを混
在して表示処理することができる。
以上説明したように本発明は、水平走査毎にその走査線
上で表示すべき動画を計数し、さらに計数値に応じて動
画表示処理を抑制することにより、次のような効果があ
る。
上で表示すべき動画を計数し、さらに計数値に応じて動
画表示処理を抑制することにより、次のような効果があ
る。
■ 一定期間内に表示処理する動画の数を制御し、他の
期間を背景画像の表示処理1表示メモリや属性メモリの
書換え処理など割当てることができるため、トータルの
表示処理を最適化できる。
期間を背景画像の表示処理1表示メモリや属性メモリの
書換え処理など割当てることができるため、トータルの
表示処理を最適化できる。
■ 許容数を超過するなどの表示状態をホストシステム
に知らしめることができ、このためホストシステムは動
画の表示位置2表示サイズから複雑な処理によって動画
の片寄った表示状態を検出する必要がなく、ソフトウェ
ア処理の負担を軽減し、装置全体の性能を著しく向上で
きる。
に知らしめることができ、このためホストシステムは動
画の表示位置2表示サイズから複雑な処理によって動画
の片寄った表示状態を検出する必要がなく、ソフトウェ
ア処理の負担を軽減し、装置全体の性能を著しく向上で
きる。
■ 許容数を超過した状態信号に基づき、超過した走査
位置情報や動画の種類を記憶し、ホストシステムに認識
させるなどホストシステムの負担をさらに減少させる機
能を与えることも可能である。
位置情報や動画の種類を記憶し、ホストシステムに認識
させるなどホストシステムの負担をさらに減少させる機
能を与えることも可能である。
■ 動画と背景画像の表示データを同一の編集メモリに
格納するようにし、表示メモリや映像データレジスタと
いった表示に不可欠な周辺制御回路を動画表示系と背景
画像の表示系とで別々に構成する必要がなく、最小限の
ハードウェアで動画と背景画像の表示データを混在して
表示できる。
格納するようにし、表示メモリや映像データレジスタと
いった表示に不可欠な周辺制御回路を動画表示系と背景
画像の表示系とで別々に構成する必要がなく、最小限の
ハードウェアで動画と背景画像の表示データを混在して
表示できる。
第1図は本発明の動画表示制御装置の一実施例のブロッ
ク図、第2図は、本発明の第2の実施例のブロック図、
第3図は動画の表示状態図、第4図は、本発明の第3の
実施例のブロック図である。 1・・・・・・CPU、2・・・・・・表示メモリ、3
・・・・・・属性メモリ、4・・・・・・動画検索カウ
ンタ、5・・・・・・動画検出回路、6・・・・・・動
画検出信号、7・・・・・・動画計数回路、8・・・・
・・動画アドレス発生回路、9・・・・・・編集メモリ
、10・・・・・・編集メモリアドレス発生回路、11
・・・・・・書込み制御回路、12・・・・・・走査信
号発生回路、13・・・・・・映像データレジスタ、1
4・・・・・・直列表示信号、15・・・・・・背景画
像の表示信号、16・・・・・・映像信号発生回路、1
7・・・・・・CRT。 18・・・・・・アドレスライン、19・・・・・・デ
ータ入出カライン、20.21・・・・・・アドレス選
択回路、22゜23.102,103.・・・・・・デ
ータバスバッファ、24・・・・・・オーバーフロー信
号、100・・・・・・編集メモリおよび制御回路、1
01,201・・・・・・バッファレジスタ、200・
・・・・・背景画アドレス発生回路、202・・・・・
・背景画位置情報発生回路、203・・団・検出終了信
号、204・・川・ORゲート、205・・・・・・O
Rゲート出力信号。 代理人 弁理士 内 原 音 卒 IWJ 千 3 圀
ク図、第2図は、本発明の第2の実施例のブロック図、
第3図は動画の表示状態図、第4図は、本発明の第3の
実施例のブロック図である。 1・・・・・・CPU、2・・・・・・表示メモリ、3
・・・・・・属性メモリ、4・・・・・・動画検索カウ
ンタ、5・・・・・・動画検出回路、6・・・・・・動
画検出信号、7・・・・・・動画計数回路、8・・・・
・・動画アドレス発生回路、9・・・・・・編集メモリ
、10・・・・・・編集メモリアドレス発生回路、11
・・・・・・書込み制御回路、12・・・・・・走査信
号発生回路、13・・・・・・映像データレジスタ、1
4・・・・・・直列表示信号、15・・・・・・背景画
像の表示信号、16・・・・・・映像信号発生回路、1
7・・・・・・CRT。 18・・・・・・アドレスライン、19・・・・・・デ
ータ入出カライン、20.21・・・・・・アドレス選
択回路、22゜23.102,103.・・・・・・デ
ータバスバッファ、24・・・・・・オーバーフロー信
号、100・・・・・・編集メモリおよび制御回路、1
01,201・・・・・・バッファレジスタ、200・
・・・・・背景画アドレス発生回路、202・・・・・
・背景画位置情報発生回路、203・・団・検出終了信
号、204・・川・ORゲート、205・・・・・・O
Rゲート出力信号。 代理人 弁理士 内 原 音 卒 IWJ 千 3 圀
Claims (1)
- 【特許請求の範囲】 表示メモリに記憶されている動画の表示データを読出し
て表示機器への映像信号を発生する動画表示制御装置に
おいて、 少なくとも動画の種類を示す識別情報と表示位置情報と
表示サイズ情報とを記憶する属性メモリと、 前記表示位置情報と表示サイズ情報を基にして複数の動
画の中から水平走査毎に各走査線上で表示すべき動画を
検出する動画検出回路と、 検出された動画を計数し、許容数を越えた場合に状態信
号を発生する計数回路と、 検出された動画の識別情報を基にして前記表示メモリの
アドレス情報を順次生成し、表示データを読出す動画ア
ドレス発生回路と、 1走査線上に表示すべき表示データを走査線の画素デー
タとして記憶する編集メモリと、 前記計数回路の状態信号によって前記動画検出回路にお
ける動画検出動作、前記動画アドレス発生回路における
表示データの読出し動作および前記編集メモリへの書込
み動作を制御する手段とを有することを特徴とする動画
表示制御装置。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61-278011 | 1986-11-20 | ||
| JP27801186 | 1986-11-20 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS63239488A true JPS63239488A (ja) | 1988-10-05 |
| JPH0654429B2 JPH0654429B2 (ja) | 1994-07-20 |
Family
ID=17591393
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP62205487A Expired - Lifetime JPH0654429B2 (ja) | 1986-11-20 | 1987-08-18 | 動画表示制御装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0654429B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS63287895A (ja) * | 1987-05-20 | 1988-11-24 | 株式会社 ハドソン | 走査型表示装置のスプライトオ−バ検出制御装置 |
-
1987
- 1987-08-18 JP JP62205487A patent/JPH0654429B2/ja not_active Expired - Lifetime
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS63287895A (ja) * | 1987-05-20 | 1988-11-24 | 株式会社 ハドソン | 走査型表示装置のスプライトオ−バ検出制御装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0654429B2 (ja) | 1994-07-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6172669B1 (en) | Method and apparatus for translation and storage of multiple data formats in a display system | |
| US5500654A (en) | VGA hardware window control system | |
| JPS59210495A (ja) | プラズマガスパネルデイスプレイシステム | |
| EP0279225B1 (en) | Reconfigurable counters for addressing in graphics display systems | |
| JPH0355832B2 (ja) | ||
| JPS5960480A (ja) | デイスプレイ装置 | |
| JPS5912176B2 (ja) | デイジタル・テレビジヨン・デイスプレイのためのカ−ソル回路 | |
| JPS6267632A (ja) | コンピュータ表示装置 | |
| US5870074A (en) | Image display control device, method and computer program product | |
| JPS6329291B2 (ja) | ||
| JPS63239488A (ja) | 動画表示制御装置 | |
| JPS6327727B2 (ja) | ||
| US5818417A (en) | Automatic virtual display panning circuit for providing VGA display data to a lower resolution display and method therefor | |
| JPS6016634B2 (ja) | デイスプレイ装置における図形発生方式 | |
| JPH07234773A (ja) | 表示制御装置 | |
| US6002391A (en) | Display control device and a method for controlling display | |
| JP2861159B2 (ja) | ウィンドウ表示制御装置 | |
| US4703230A (en) | Raster operation circuit | |
| JP2623541B2 (ja) | 画像処理装置 | |
| JPS58136093A (ja) | 表示制御装置 | |
| JP2821121B2 (ja) | 表示制御装置 | |
| JPS5835592A (ja) | 表示画面分割装置 | |
| JPH021900A (ja) | 表示制御装置 | |
| JP3005220B2 (ja) | 走査型表示制御装置 | |
| JPS61137191A (ja) | スクロ−ル表示装置 |