JPS63220607A - 水晶発振器 - Google Patents
水晶発振器Info
- Publication number
- JPS63220607A JPS63220607A JP5483487A JP5483487A JPS63220607A JP S63220607 A JPS63220607 A JP S63220607A JP 5483487 A JP5483487 A JP 5483487A JP 5483487 A JP5483487 A JP 5483487A JP S63220607 A JPS63220607 A JP S63220607A
- Authority
- JP
- Japan
- Prior art keywords
- output
- level
- crystal
- circuit
- oscillation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000013078 crystal Substances 0.000 title claims abstract description 55
- 230000010355 oscillation Effects 0.000 claims abstract description 56
- 238000010586 diagram Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 238000007599 discharging Methods 0.000 description 1
Landscapes
- Oscillators With Electromechanical Resonators (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、水晶振動子と工Ct−組み合わせた水晶発振
器の回路に関する。
器の回路に関する。
従来の水晶発振器は第4図に示すように水晶発振回路の
出力が複数の増幅器を通して、直接出力されていた。
出力が複数の増幅器を通して、直接出力されていた。
〔発明2解決しようとする問題点〕
しかし従来の水晶発振器は、電源投入時、あるいは外部
ロジック信号により発振停止状態から発振動作状態へ切
り換りた場合1発振が立ち上がる時の信号は、水晶発振
も増幅されて出力されるが、出力インバータは大きいサ
イズで設計されており。
ロジック信号により発振停止状態から発振動作状態へ切
り換りた場合1発振が立ち上がる時の信号は、水晶発振
も増幅されて出力されるが、出力インバータは大きいサ
イズで設計されており。
■レベルからLレベル又は、Lレベルからaレベルに切
り換りた瞬間に、電源間に短絡電流、及び出力に接続さ
れたコンテンtの充放電電流が流れ。
り換りた瞬間に、電源間に短絡電流、及び出力に接続さ
れたコンテンtの充放電電流が流れ。
電源にノイズが発生し、電源ラインを介して水晶発振回
路に帰還されると、水晶発振の振幅はまだ小さいために
、ノイズが水晶発振に打ち勝ち、ノィズが増幅されて出
力され、再びノイズが発生することにより2帰還発振が
続くことになり、水晶発振が立上がらないといり問題点
を有していた。
路に帰還されると、水晶発振の振幅はまだ小さいために
、ノイズが水晶発振に打ち勝ち、ノィズが増幅されて出
力され、再びノイズが発生することにより2帰還発振が
続くことになり、水晶発振が立上がらないといり問題点
を有していた。
そこで本発明は、このような問題点全解決するもので、
その目的は、電源投入時、あるいは、外部ロジック信号
によフ発振停止状態から発振動作状態へ切り換りた場合
に、帰還発振が発生せず。
その目的は、電源投入時、あるいは、外部ロジック信号
によフ発振停止状態から発振動作状態へ切り換りた場合
に、帰還発振が発生せず。
安定した水晶発振が得られることにある。
本発明の水晶発振器は、CMOB構造のICの内部に、
水晶発振回路と前記水晶発振回路の出力を増幅する複数
の増幅器と前記増幅器全制御するタイマー回路を有する
水晶発振器において、前記タイマー回路からの信号金受
けるまでは、水晶発振器の出力km Lレベル、Hレベ
ル、またはハイインピーダンスに固定することを特徴と
する。
水晶発振回路と前記水晶発振回路の出力を増幅する複数
の増幅器と前記増幅器全制御するタイマー回路を有する
水晶発振器において、前記タイマー回路からの信号金受
けるまでは、水晶発振器の出力km Lレベル、Hレベ
ル、またはハイインピーダンスに固定することを特徴と
する。
〔作用〕
本発明の上記構成によれば、電源投入時、あるいは、外
部ロジック信号によジ発振停止状態から発振動作状態へ
切り換りた時、水晶発振器の出力は、ある定められた期
間タイマー回路によ5Lレベル、Hレベル、マたはハイ
インピーダンスニ固定されるため、出力が動作すること
によるノイズが発振回路に帰還されずに、帰還発振が発
生せず。
部ロジック信号によジ発振停止状態から発振動作状態へ
切り換りた時、水晶発振器の出力は、ある定められた期
間タイマー回路によ5Lレベル、Hレベル、マたはハイ
インピーダンスニ固定されるため、出力が動作すること
によるノイズが発振回路に帰還されずに、帰還発振が発
生せず。
水晶発振の振幅は、タイマー回路により定められた期間
に、ノイズに影響されない振幅に成長するので、定めら
れた期間が経過して出力が動作しても帰還発振が発生す
ることはない。
に、ノイズに影響されない振幅に成長するので、定めら
れた期間が経過して出力が動作しても帰還発振が発生す
ることはない。
以下に本発明の実施例上図面にもとづいて説明する。第
1図は1本発明の実施例を示す回路図であって、1は帰
還抵抗、2は発振用NANDゲート、3はドレイン抵抗
、4はドレイン容量、5は水晶振動子、6はゲート容量
であや、1〜6で水晶発振回路を形成する。7は外部ロ
ジック信号でRレベルの時、発振動作状態を指定し、L
レベルの時、発振停止状態を指定する。8はタイマー回
路で、電源投入後ある定められた時間tが経過すると、
あるいは、外部ロジック信号がLレベルからHレベルに
切り換りてから、ある定められた時間tが経過すると、
タイマー回路の出力12が、LレベルからHレベルに変
化する。9は水晶発振回路のドレイン端子、 10 、
11は水晶発振回路の出力を増幅するインバータ、13
は出力インバータ15ヲ駆動するNANDゲート、14
は出力インバータ15のゲート信号、16fi出力信号
である。第2図において動作全説明する。電源17が立
上がると1回路全体に電源が供給される。タイマー回路
出力には最初Lレベルにセットされるように設計されて
いるため、NANDゲート13の出力はRレベルとなり
、出力はLレベルとなる。水晶発振回路のドレイン端子
9は5段々と水晶発振が成長していき。
1図は1本発明の実施例を示す回路図であって、1は帰
還抵抗、2は発振用NANDゲート、3はドレイン抵抗
、4はドレイン容量、5は水晶振動子、6はゲート容量
であや、1〜6で水晶発振回路を形成する。7は外部ロ
ジック信号でRレベルの時、発振動作状態を指定し、L
レベルの時、発振停止状態を指定する。8はタイマー回
路で、電源投入後ある定められた時間tが経過すると、
あるいは、外部ロジック信号がLレベルからHレベルに
切り換りてから、ある定められた時間tが経過すると、
タイマー回路の出力12が、LレベルからHレベルに変
化する。9は水晶発振回路のドレイン端子、 10 、
11は水晶発振回路の出力を増幅するインバータ、13
は出力インバータ15ヲ駆動するNANDゲート、14
は出力インバータ15のゲート信号、16fi出力信号
である。第2図において動作全説明する。電源17が立
上がると1回路全体に電源が供給される。タイマー回路
出力には最初Lレベルにセットされるように設計されて
いるため、NANDゲート13の出力はRレベルとなり
、出力はLレベルとなる。水晶発振回路のドレイン端子
9は5段々と水晶発振が成長していき。
電源が立上ってから時間を経過すると、振幅は電源電圧
までに成長する1時間tの間は、水晶発振回路の動作と
は関係なく、出力はLレベルに固定されているため、出
力が動作することによるノイズは発振回路に帰還されな
いため、水晶発振回路はノイズのない正常な発振で立ち
上がることができる。電源立上りから時間を経過すると
、タイマー回路8がタイマー回路出力12(i−Lレベ
ルからHレベルに切ジ換え、NANDゲート12はゲー
トを開くことになり、水晶発振周波数が出力されること
になる。出力が動作することにより、ノイズが水晶発振
回路に帰還されるが、ドレイン振幅は電源電圧まで成長
しているので、ノイズの影響は受けない。
までに成長する1時間tの間は、水晶発振回路の動作と
は関係なく、出力はLレベルに固定されているため、出
力が動作することによるノイズは発振回路に帰還されな
いため、水晶発振回路はノイズのない正常な発振で立ち
上がることができる。電源立上りから時間を経過すると
、タイマー回路8がタイマー回路出力12(i−Lレベ
ルからHレベルに切ジ換え、NANDゲート12はゲー
トを開くことになり、水晶発振周波数が出力されること
になる。出力が動作することにより、ノイズが水晶発振
回路に帰還されるが、ドレイン振幅は電源電圧まで成長
しているので、ノイズの影響は受けない。
次に外部ロジック信号により発振停止状態となるスタン
バイ機能を持つ発振器の場合の動作を説明する。
バイ機能を持つ発振器の場合の動作を説明する。
水晶発振している状態で、外部ロジック信号7がHレベ
ルからLレベルになると、水晶発振回路のドレイン端子
はHレベルとなり、水晶発振は停止状態となる。またタ
イマー回路出力12i−1:HレベルからLレベルへリ
セットされる。そして外部、q、シック信号7がLレベ
ルからHレベルになると、水晶発振回路のドレイン端子
9は1段々と水晶発振が成長していく、外部ロジック信
号がLレベルからHレベルになってから時間を経過する
までは、タイマー出力12はLレベルであり、出力はL
レベルに固定され1時間を経過すると、タイマー回路8
がタイマー回路出力12’iLレベルから■レベルに切
フ換え、水晶発振出力が出力される。
ルからLレベルになると、水晶発振回路のドレイン端子
はHレベルとなり、水晶発振は停止状態となる。またタ
イマー回路出力12i−1:HレベルからLレベルへリ
セットされる。そして外部、q、シック信号7がLレベ
ルからHレベルになると、水晶発振回路のドレイン端子
9は1段々と水晶発振が成長していく、外部ロジック信
号がLレベルからHレベルになってから時間を経過する
までは、タイマー出力12はLレベルであり、出力はL
レベルに固定され1時間を経過すると、タイマー回路8
がタイマー回路出力12’iLレベルから■レベルに切
フ換え、水晶発振出力が出力される。
第1図においては1時間tの聞出力’lzLレベルに固
定したが、出力をHレベルに固定する回路を第3図に示
す。
定したが、出力をHレベルに固定する回路を第3図に示
す。
第1図と比較するとタイマー回路出力の位相を反転する
インバータ18が追加され、HANDゲート13がNO
Rゲート19に替っているだけで、他は同じであり1時
間tの間出力がRレベルになる点以外は、第1図と同じ
動作音する。
インバータ18が追加され、HANDゲート13がNO
Rゲート19に替っているだけで、他は同じであり1時
間tの間出力がRレベルになる点以外は、第1図と同じ
動作音する。
以上2つの実施例を述べたが1本発明はこれに限定され
るものでは、ない、外部ロジック信号によるスタンバイ
機能を持たない水晶発振器にも適用される。また出力を
Lレベル、Hレベル、または−・イインピーダンスに固
定にする回路は、従来の回路技術によフいろいろ考えら
れる。りまル本発明の意図するところは、水晶発振が成
長するまでタイマー回路により、出力を固定することに
ある。
るものでは、ない、外部ロジック信号によるスタンバイ
機能を持たない水晶発振器にも適用される。また出力を
Lレベル、Hレベル、または−・イインピーダンスに固
定にする回路は、従来の回路技術によフいろいろ考えら
れる。りまル本発明の意図するところは、水晶発振が成
長するまでタイマー回路により、出力を固定することに
ある。
以上述べたように本発明によれば、電源投入後あるいは
、外部ロジック信号によシ発振停止状態から発振動作状
態に切フ換ってから、ある定められた時間tが経過する
と信号を出すタイマー回路により出力を時間tの間%L
レベル、Hレベル又はハイインピーダンスに固定にする
構成にしたので、帰還発振が発生せず、安定した水晶発
振が得られることになる。
、外部ロジック信号によシ発振停止状態から発振動作状
態に切フ換ってから、ある定められた時間tが経過する
と信号を出すタイマー回路により出力を時間tの間%L
レベル、Hレベル又はハイインピーダンスに固定にする
構成にしたので、帰還発振が発生せず、安定した水晶発
振が得られることになる。
第1図は本発明の一実施例の回路図
第2図は本発明の実施例の動作を説明する信号波形図
第3図は本発明の他の実施51Jの回路図画4図は従来
の技術における回路図 1・・・帰還抵抗 2・・・発振用NARDゲート 3・・・ドレイン抵抗 4・0.ドレイン容量 5・・・水晶振動子 6・・・ゲート容量 7・・・外部ロジック信号 8・・・タイマー回路 9・・・ドレイン端子 10 、11・・増幅用インバータ 12・・・タイマー回路出力 13・・・NANDゲート 14・・・出力インバータのゲート信号15・・・出力
インバータ 16・・・出力信号 17・・・電源 18・・・インバータ 19・・・Nonゲート 如・・・帰還抵抗 21・・・発振用NANDゲート ρ・・・、ドレイン抵抗 乙・・・ドレイン容量 24@・・水晶振動子 5・・・ゲート容量 茂・・・外部ロジック信号 27.28.29−−増幅用インバータカ・・・出力イ
ンバータ 31・・−出力 以 上
の技術における回路図 1・・・帰還抵抗 2・・・発振用NARDゲート 3・・・ドレイン抵抗 4・0.ドレイン容量 5・・・水晶振動子 6・・・ゲート容量 7・・・外部ロジック信号 8・・・タイマー回路 9・・・ドレイン端子 10 、11・・増幅用インバータ 12・・・タイマー回路出力 13・・・NANDゲート 14・・・出力インバータのゲート信号15・・・出力
インバータ 16・・・出力信号 17・・・電源 18・・・インバータ 19・・・Nonゲート 如・・・帰還抵抗 21・・・発振用NANDゲート ρ・・・、ドレイン抵抗 乙・・・ドレイン容量 24@・・水晶振動子 5・・・ゲート容量 茂・・・外部ロジック信号 27.28.29−−増幅用インバータカ・・・出力イ
ンバータ 31・・−出力 以 上
Claims (3)
- (1)CMOS構造のICの内部に、水晶発振回路と前
記水晶発振回路の出力を増幅する複数の増幅器と、前記
増幅器を制御するタイマー回路を有する水晶発振器にお
いて、前記タイマー回路からの信号を受けるまでは、水
晶発振器の出力を、Lレベル、Hレベル、またはハイイ
ンピーダンスに固定することを特徴とする水晶発振器。 - (2)前記タイマー回路が、電源投入後ある定められた
時間が経過すると信号を出力することを特徴とする特許
請求の範囲第1項記載の水晶発振回路。 - (3)前記タイマー回路が、外部ロジック信号により発
振停止状態から発振動作状態に切り換ってからある定め
られた時間が経過すると信号を出力することを特徴とす
る特許請求の範囲第1項記載の水晶発振回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5483487A JPS63220607A (ja) | 1987-03-10 | 1987-03-10 | 水晶発振器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5483487A JPS63220607A (ja) | 1987-03-10 | 1987-03-10 | 水晶発振器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63220607A true JPS63220607A (ja) | 1988-09-13 |
Family
ID=12981665
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5483487A Pending JPS63220607A (ja) | 1987-03-10 | 1987-03-10 | 水晶発振器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63220607A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6049365A (ja) * | 1983-08-29 | 1985-03-18 | Canon Inc | 電子写真装置の現像バイアス電圧制御装置 |
-
1987
- 1987-03-10 JP JP5483487A patent/JPS63220607A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6049365A (ja) * | 1983-08-29 | 1985-03-18 | Canon Inc | 電子写真装置の現像バイアス電圧制御装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3048921B2 (ja) | 水晶発振回路 | |
KR100348002B1 (ko) | 발진기성능을개선시킨스위치가능한보상 | |
US5041802A (en) | Low power oscillator with high start-up ability | |
JPH11150419A (ja) | 発振回路 | |
JPS63220607A (ja) | 水晶発振器 | |
JP4455734B2 (ja) | 発振回路 | |
JP2000286637A (ja) | 発振回路 | |
JP4166044B2 (ja) | ポップ音防止回路 | |
JP3255581B2 (ja) | 発振回路 | |
JP2004112376A (ja) | 電子回路及び電子機器 | |
JPH11284438A (ja) | 圧電発振器 | |
JPH06188631A (ja) | 発振回路 | |
US7496331B2 (en) | Oscillation device and oscillation method | |
JPH06188632A (ja) | 発振回路 | |
JP2853718B2 (ja) | 出力制御回路 | |
KR20010062082A (ko) | 전력 소비가 적고 단시간에 안정하게 되는 발진기 | |
JPS63157509A (ja) | 信号発生装置 | |
JPH0548443A (ja) | 発振回路 | |
JPS62225004A (ja) | 発振回路 | |
JPH0865047A (ja) | 発振回路 | |
JPH11150445A (ja) | 発振検出回路 | |
JPS6143814A (ja) | 発振回路 | |
JPH09148844A (ja) | 発振回路 | |
JPH0333909A (ja) | マイクロコンピュータのスタンバイ回路 | |
JPH04351119A (ja) | 発振誘導回路 |