JPS63169144A - フレ−ム同期方法 - Google Patents

フレ−ム同期方法

Info

Publication number
JPS63169144A
JPS63169144A JP62000196A JP19687A JPS63169144A JP S63169144 A JPS63169144 A JP S63169144A JP 62000196 A JP62000196 A JP 62000196A JP 19687 A JP19687 A JP 19687A JP S63169144 A JPS63169144 A JP S63169144A
Authority
JP
Japan
Prior art keywords
frame
circuit
timing
data
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62000196A
Other languages
English (en)
Inventor
Osamu Naruse
鳴瀬 修
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kokusai Electric Corp
Original Assignee
Kokusai Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kokusai Electric Corp filed Critical Kokusai Electric Corp
Priority to JP62000196A priority Critical patent/JPS63169144A/ja
Publication of JPS63169144A publication Critical patent/JPS63169144A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (発明の技術分野) 本発明は、ディジタルデータの伝送におけるフレーム同
期に関するもので、特に、データがワードごとにブロッ
ク信号によって誤り訂正符号化されており、フレーム位
置を示す同期ビットを使用しない場合の符号化同期方法
に関するものである。
(従来技術とその問題点) コンピュータデータ、テレタイプ信号等のディジタルデ
ータは、一般に複数ビットから成るワード単位で情報が
構成されている。そのため、このようなデータの伝送で
は、受信装置でこのワードの区切位置(フレームタイミ
ング)を検出し、受信装置のタイミングクロックをこれ
に一致させる処理、即ちフレーム同期処理が必要である
。フレーム同期の最も一般的な方法は、フレームごとに
一定の極性の同期ビットを付加し、受信側ではこの同期
ビットが一定の間隔で決められた極性の符号として受信
されることを利用してその位置を検出し同期をとる方法
である。例えば、フレームの先頭に2進rOJのスター
トビットを、フレームの最後に2進「1」のストップビ
ットを加え、情報ビット数+2ビットを1フレームとし
て伝送する方法が標準的な方法として最も良く用いられ
る。
一方、このようなディジタル情報を伝送する場合、例え
ば無線での伝送では雑音、干渉妨害、フェージング等の
如き種々の要因によって誤りが発生する。この誤りを受
信側で自己訂正し、誤りのない出力を得るために誤り訂
正符号が用いられる。
しかし、誤り訂正符号を用いると、情報ビットの他にパ
リティ−ビットを伝送する必要があるため、全伝送ビッ
トに占めるパリティ−ビットの割合骨だけ実効的な伝送
速度が低下する。これに同期ビットを追加すると、実効
速度はさらに低下することになる。このような実効速度
の低下を少なくするため、同期ビットを付加せずに誤り
訂正符号化されたデータだけを伝送する方法が用いられ
ることがある。
従来このような伝送方法の場合、フレーム毎の特定のビ
ット配列を用いてフレーム同期をとることはできないか
ら伝送開始時に特定の符号構成の同期信号を伝送し、受
信側ではこれを検出して受信信号のフレーム位置を決定
してタイミングクロックをこれに合わせ、その後はその
タイミングを保持して受信を行う方法が使用されている
しかし、このような従来方法では、一つの電文の伝送の
途中で回線の状態が劣化し、フレームタイミングがずれ
ると、同期回復の手段がないため同期外れが起こり、以
後の受信が不可能になるという欠点がある。
(発明の目的) 本発明は、上記のような同期はずれが起こった場合の同
期回復を可能とするために、フレームタイミングを1ビ
ットずつずらせながらそれぞれ1フレーム長のデータに
ついて誤り検出を行い、正しいフレームタイミングでは
伝送誤りがないかぎり誤り検出されず、タイミングがず
れているところでは2つのワードにまたがっているため
誤りありとみなされることを利用して、正しいフレーム
位置を求め、手動制御によって同期回復をさせることの
できるフレーム同期方法を提供するものである。
(発明の構成) 以下図面により本発明の詳細な説明する。
第1図は伝送データの符号構成の例である。図は6ビッ
トの情報ビットに4ビットのパリティビットを付加した
1ビット訂正の符号の例で、10ビットで1フレームを
構成している。図の夏は情報ビット、Pはパリティビッ
トを、添字の第1文字はフレーム番号、第2文字はフレ
ーム内のビット番号を示し、■1〜1!6及びptt〜
P!4で1ワード(フレーム)になっている。
第2図は本発明を実施するためのフレーム位置検出回路
の例である。図において、1はデータ入力、2はブロッ
ク入力で、例えば復調器からの復調データと再生クロッ
クである。3はlOビットのシフトレジスタ、4はレジ
スタ3の並列出力を受けて誤り検出をする誤り検出回路
、5は誤り検出結果をフレームタイミングごとに累積す
るカウンタ、6はその累積結果の表示回路、7はタイミ
ングシフト人力10によって次の分周回路8のタイミン
グをシフトさせるシフト回路、8はクロック入力からフ
レームクロックを作る分周数「10」の分周回路、9は
カウンタ5の累積回数を決める分周回路であり、10は
シフト回路7を制御するシフト制御入力で、マニュアル
スイッチによって作られ、シフト回路7でパルスを追加
又は消去して分周回路8のタイhングを進ませたり遅ら
せたりする。
11はフレームタイミングクロックである。
第3図は表示回路6の表示パネルの例であり、図の正方
形の小枠は個々のLEDを示しており、「0」の記号を
つけたLEDはフレームクロック。
の位置でフレームを区切ったときの誤り状況を示し、+
1.  ”2+−、−L  −2、−をつけたLEDは
それぞれタイミングを対応するビット数だけずらせたと
きの誤り状況を示す。LEDの表示のさせ方としては誤
り率に対応して輝度を変える方法や、誤り率の最も少な
いところを消灯し1、他を点灯させる方法等を採用する
ことができる。
第4図は第2図の回路の各部波形を示すタイムチャート
で、(a)は第2図の入力データ1 、(blはフレー
ムタイミングクロックでパルス1aがフレームの終わり
を示しているものとする。(C)〜(1)は誤り検出の
タイミングを示している。伝送データの符号構成は第1
図と同じであり、第4図は受信回路のフレームタイミン
グが入力データに対して2ビットずれた状態の例を示し
ている。入力データ1は、レジスタ3に1フレームの長
さ分だけ蓄積され、その蓄積されたlフレーム製分のデ
ータに対して誤り検出回路4で誤り検出が行なわれる。
この誤り検出は、レジスタ3に1ビット入力するごとに
、即ち、毎ビット行われる。この結果は累積カウンタ5
のフレームクロックを作る分周回路8のカウント数に対
応する数のカウンタ5で誤り回数のカウントに用いられ
る。累積カウンタ5は分周回路8の分周数に等しい数(
この例では10個)のカウンタで構成されており、一番
目のカウンタは第4図(C)のタイミングで誤り検出を
した結果を、2番目のカウンタは(dlのタイミングで
誤り検出した結果を、−−一一一・−110番目のカウ
ンタは(1)のタイミングで誤り検出した結果を係数す
る。これらのカウンタ結果は、分周回路9で決められる
回数ごとに判定され、表示回路6に表示される。その表
示の方法は、前記のように種々の方法があるが、累積カ
ウンタ5と第3図のパネル表示との対応は一番目のカウ
ンタからの出力で「0」の番号をつけたLEDを駆動し
、2番目のカウンタからの出力で「+1」の番号のLE
Dを、・・−・・−16番目のカウンタからの出力で「
+5」の番号のLEDを、7番目のカウンタからの出力
で「−4」の番号のLEDを、−−−−−40番目のカ
ウンタからの出力で「−1」の番号を駆動するというよ
うに対応させる。
入力データを正しいフレーム位置で区切って誤り検出し
た時には、明らかに伝送路で誤りが発生した場合以外は
誤りなしと判定される。一方、2ワードにまたがるよう
なタイミングで入力データを区切って誤り検出した時に
は、殆どの場合誤りありと判定される。これは誤り訂正
符号の理論から明らかである。従って、累積カウンタ5
では正しいタイミングで区切った時間位置に対応するカ
ウンタのみがカウント数が少なく、他の9個のカウンタ
はこれに比べて数が多くなる。第4図の例では、フレー
ムクロックが入力データに対して2ビットずれているの
で(e)のタイミングに対応するカウンタ、即ち、3番
目のカウンタのみが少ないカウント数になる。これを第
3図のLED表示に対応させると、「+2」のLEDの
みが消灯状態となり、他のLEDは点灯状態となる。
このようにしてLED表示を観測することによって、フ
レームクロックが入力に対して進み遅れどちらに何ビッ
トずれているかを知ることができる。従って、受信装置
のパネル上にこのLED表示とともにフレームクロック
をシフトさせるためのスイッチを設け、このスイッチか
らのシフトパルスによって第2図のシフト回路7を制御
してフレームクロックのタイミングをシフトさせるよう
にし、LED表示の観測をもとに必要な方向に必要なビ
ット数だけタイミングをシフトさせれば、入力のフレー
ム位置にフレームクロックを一致させることができる。
(発明の効果) 以上詳細に説明のように、本発明によって短波通信、移
動通信のように回線状況の変動が避けられない伝搬路に
おいて、フレームごとの同期ビットを用いない伝送方法
を採用した場合においても、同期回復を行うことができ
る利点が得られる。
【図面の簡単な説明】
第1図は伝送データの符号構成例のタイムチャート、第
2図は本発明を実施するためのフレーム位置検出回路の
1例を示すブロック図、第3図は第2図の回路に用いら
れる表示回路の表示パネルの1例を示す略図、第4図は
第2図の回路の各部波形を示すタイムチャートである。

Claims (1)

    【特許請求の範囲】
  1. 伝送データをブロック符号による誤り訂正符号化し、フ
    レーム位置を示す同期ビットを付加せずに伝送するディ
    ジタル符号を受信装置により受信するに際し、該ディジ
    タル符号を1ビット入力するごとにその直前の1フレー
    ム長のデータについて誤り検出を行い、その結果の誤り
    検出された数を該受信装置のフレームタイミングの各位
    置ごとに別々に累積し、その累積結果の表示によって該
    受信装置のフレームクロックと入力データのフレーム位
    置とのずれを観測できるようにし、マニアルスイッチに
    よって同期合わせを行うことを可能としたフレーム同期
    方法。
JP62000196A 1987-01-06 1987-01-06 フレ−ム同期方法 Pending JPS63169144A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62000196A JPS63169144A (ja) 1987-01-06 1987-01-06 フレ−ム同期方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62000196A JPS63169144A (ja) 1987-01-06 1987-01-06 フレ−ム同期方法

Publications (1)

Publication Number Publication Date
JPS63169144A true JPS63169144A (ja) 1988-07-13

Family

ID=11467238

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62000196A Pending JPS63169144A (ja) 1987-01-06 1987-01-06 フレ−ム同期方法

Country Status (1)

Country Link
JP (1) JPS63169144A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0273738A (ja) * 1988-07-26 1990-03-13 Internatl Business Mach Corp <Ibm> 直列コードの文字境界検出装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4932604A (ja) * 1972-07-20 1974-03-25
JPS5250482A (en) * 1975-10-17 1977-04-22 Bodin Ab Maskin Ove Fluid pressure circuit for operating vehicles
JPS5864844A (ja) * 1981-10-15 1983-04-18 Victor Co Of Japan Ltd 同期検出方式

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4932604A (ja) * 1972-07-20 1974-03-25
JPS5250482A (en) * 1975-10-17 1977-04-22 Bodin Ab Maskin Ove Fluid pressure circuit for operating vehicles
JPS5864844A (ja) * 1981-10-15 1983-04-18 Victor Co Of Japan Ltd 同期検出方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0273738A (ja) * 1988-07-26 1990-03-13 Internatl Business Mach Corp <Ibm> 直列コードの文字境界検出装置

Similar Documents

Publication Publication Date Title
US5687200A (en) System for synchronizing distorted data in a data communication system
US4011511A (en) Frequency-shift digital data link and digital frequency detection system
JPS5813056B2 (ja) 多重化パルス伝送システムにおける正確なフレ−ム化を維持する方法
GB1507093A (en) Arrangements for correcting slip errors in pulse-code transmission systems
US4675545A (en) Wave shaping apparatus for eliminating pulse width distortion
JPS63169144A (ja) フレ−ム同期方法
JPS6359621B2 (ja)
JP2593071B2 (ja) 誤り訂正機能を有するバイフエーズ符号伝送方法
JP2944153B2 (ja) 復調基準位相曖昧度除去方式
JPS5837737B2 (ja) デイジタル符号の伝送方式
JP2596357B2 (ja) バーストデータ伝送方法及び装置
JPS5836865B2 (ja) デ−タ伝送方式及びその受信回路
SU1046956A1 (ru) Приемник команд согласовани скоростей в устройствах асинхронного сопр жени
JPH077500A (ja) フレーム同期方式
GB2103053A (en) Improvements relating to transmission of data in blocks
JPH0530144A (ja) 並列データ伝送方式
CN112073151A (zh) 一种基于fpga的遥测pcm解码和帧同步方法
SU1282334A1 (ru) Декодирующее устройство
JPH05227251A (ja) 調歩同期確立方式
SU1656685A2 (ru) Преобразователь последовательного кода в параллельный
JPS596647A (ja) シリアルデ−タ伝送同期方式
RU1786669C (ru) Устройство дл передачи и приема дескретных сообщений
JPH1084334A (ja) データ伝送方式
JPS58161546A (ja) 多重伝送装置
JPH07249997A (ja) 並列処理復号器の時系列同期回路