JPS63101931A - プログラム制御方式 - Google Patents
プログラム制御方式Info
- Publication number
- JPS63101931A JPS63101931A JP61248233A JP24823386A JPS63101931A JP S63101931 A JPS63101931 A JP S63101931A JP 61248233 A JP61248233 A JP 61248233A JP 24823386 A JP24823386 A JP 24823386A JP S63101931 A JPS63101931 A JP S63101931A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- program
- address space
- address
- central processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims abstract description 4
- 230000006870 function Effects 0.000 abstract description 10
- 238000006467 substitution reaction Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 4
- 101100524639 Toxoplasma gondii ROM3 gene Proteins 0.000 description 2
- 101100328887 Caenorhabditis elegans col-34 gene Proteins 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03G—ELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
- G03G15/00—Apparatus for electrographic processes using a charge pattern
- G03G15/50—Machine control of apparatus for electrographic processes using a charge pattern, e.g. regulating differents parts of the machine, multimode copiers, microprocessor control
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/23—Pc programming
- G05B2219/23232—Execute program from added, expansion rom, memory
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/25—Pc structure of the system
- G05B2219/25301—Expansion of system, memory
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、コンピュータシステムのプログラム制御方式
に関し、システムの仕様変更や機能アップに容易に対応
するために使用されるものである。
に関し、システムの仕様変更や機能アップに容易に対応
するために使用されるものである。
(従来技術及びその問題点)
従来より、マイクロコンピュータによるコンピュータシ
ステムは、中央処理部、読出し専用のメモリ、および読
み書き可能なメモリなどを含んで構成されている。読出
し専用のメモリは、通常はマスクROMが用いられて例
えば第4図に示されるように、リセットスタートのため
のジャンプ先アドレス、イニシャライズのためのルーチ
ン、割込み処理のためのルーチン、メインルーチン、お
よびサブルーチンなどのプログラムが格納されている。
ステムは、中央処理部、読出し専用のメモリ、および読
み書き可能なメモリなどを含んで構成されている。読出
し専用のメモリは、通常はマスクROMが用いられて例
えば第4図に示されるように、リセットスタートのため
のジャンプ先アドレス、イニシャライズのためのルーチ
ン、割込み処理のためのルーチン、メインルーチン、お
よびサブルーチンなどのプログラムが格納されている。
このようなコンピュータシステムでは、電源の投入また
はリセットスイッチの操作によって、リセットスタート
アドレス(0000H番地)から実行することにより、
メインルーチンヘジャンプし、メインルーチン内でイニ
シャライズのためのルーチンやサブルーチンが適宜呼出
され、また割込み要求が発生したときには割込み処理の
ためのルーチンが実行される。
はリセットスイッチの操作によって、リセットスタート
アドレス(0000H番地)から実行することにより、
メインルーチンヘジャンプし、メインルーチン内でイニ
シャライズのためのルーチンやサブルーチンが適宜呼出
され、また割込み要求が発生したときには割込み処理の
ためのルーチンが実行される。
上述のシステムにおいて、メモリ内のプログラムにバグ
が発見された場合、またはシステムの仕様変更や機能ア
ップのためにプログラムを変更または追加するためには
、メモリのチップ全体を取り換えるか、またはメモリ内
のプログラムを一部変更したうえで拡張用のメモリを追
加する必要があった。しかし、メモリ内のプログラムの
変更やメモリの交換は困難であり、特にメモリがワンチ
ップマイコン内のマスクROMによって構成されている
場合には、ワンチップマイコン全体を交換しなければな
らず、非常に大きなロスを生じることとなる。
が発見された場合、またはシステムの仕様変更や機能ア
ップのためにプログラムを変更または追加するためには
、メモリのチップ全体を取り換えるか、またはメモリ内
のプログラムを一部変更したうえで拡張用のメモリを追
加する必要があった。しかし、メモリ内のプログラムの
変更やメモリの交換は困難であり、特にメモリがワンチ
ップマイコン内のマスクROMによって構成されている
場合には、ワンチップマイコン全体を交換しなければな
らず、非常に大きなロスを生じることとなる。
一方、第5図に示すように、ある特定の機能を実行する
プログラムをサブルーチンとして格納した外部メモリを
オプションとして取付けるようにしたものが提案されて
いる(例えば特公昭61−27783号)、シかしこれ
によると、メインプログラムは元のメモリのものを用い
ており、特定の機能を追加することは可能であるが、シ
ステムの仕様変更やシステム内のバグの除去のためには
元のメモリの修正や交換を行わなければならず、迅速な
対応ができないという問題があった。
プログラムをサブルーチンとして格納した外部メモリを
オプションとして取付けるようにしたものが提案されて
いる(例えば特公昭61−27783号)、シかしこれ
によると、メインプログラムは元のメモリのものを用い
ており、特定の機能を追加することは可能であるが、シ
ステムの仕様変更やシステム内のバグの除去のためには
元のメモリの修正や交換を行わなければならず、迅速な
対応ができないという問題があった。
(問題点を解決するための技術的手段)本発明は、上述
の従来の問題に鑑み、システムの仕様変更や機能アップ
、またはシステム内のバグの除去などに迅速に対応する
ことの可能なプログラム制御方式を提供するもので、そ
のための技術的手段は、中央処理部2と、該中央処理部
2によってアドレス指定される第1アドレス空間内に接
続されメインプログラムが格納された読出し専用の第1
メモリ3と、を含んで構成されたコンピュータシステム
lにおいて、前記中央処理部2は、前記第1アドレス空
間とは重複しない第2アドレス空間をアドレス指定可能
であり、該第2アドレス空間内に接続される拡張用の第
2メモリ7には前記第1メモリのメインプログラムに代
わるメインプログラムが格納されており、前記第2メモ
リ7の特定のアドレスの特定のデータを読み取ったとき
に、前記第2メモリ7内のメインプログラムを実行する
ようにしたことを特徴とするものであ(実施例) 以下、本発明の実施例を図面を参照しながら説明する。
の従来の問題に鑑み、システムの仕様変更や機能アップ
、またはシステム内のバグの除去などに迅速に対応する
ことの可能なプログラム制御方式を提供するもので、そ
のための技術的手段は、中央処理部2と、該中央処理部
2によってアドレス指定される第1アドレス空間内に接
続されメインプログラムが格納された読出し専用の第1
メモリ3と、を含んで構成されたコンピュータシステム
lにおいて、前記中央処理部2は、前記第1アドレス空
間とは重複しない第2アドレス空間をアドレス指定可能
であり、該第2アドレス空間内に接続される拡張用の第
2メモリ7には前記第1メモリのメインプログラムに代
わるメインプログラムが格納されており、前記第2メモ
リ7の特定のアドレスの特定のデータを読み取ったとき
に、前記第2メモリ7内のメインプログラムを実行する
ようにしたことを特徴とするものであ(実施例) 以下、本発明の実施例を図面を参照しながら説明する。
第1図において、ワンチップマイコン1は、中央処理部
2、読取り専用の内部ROM3、および読み書き可能な
内部RAM4を有し、これらは互に内部バス5によって
接続され、また中央処理部2は外部に対して制御を行う
ための入出力バスを有している。内部バス5は、外部の
外部バス6と接続されており、外部バス6には拡張用の
外部ROM7が接続されている。
2、読取り専用の内部ROM3、および読み書き可能な
内部RAM4を有し、これらは互に内部バス5によって
接続され、また中央処理部2は外部に対して制御を行う
ための入出力バスを有している。内部バス5は、外部の
外部バス6と接続されており、外部バス6には拡張用の
外部ROM7が接続されている。
第2図は第1図に示したコンピュータシステムのプログ
ラム構造を示す、内部ROM3には000OH番地から
0FFF H番地までのアドレス空間が割当てられてお
り、リセットスタートのためのジャンプ先アドレス、割
込み処理のためのルーチン、イニシャライズのためのル
ーチン、比較データ■、メインルーチン11およびサブ
ルーチンIが格納されている。外部ROM7には、10
0OH番地からIFFF H番地までのアドレス空間が
割り当てられており、比較データ■、メインルーチン■
、およびサブルーチン■が格納されている。内部ROM
Z内のこれらのプログラムは、外部ROM7が接続され
ていない場合でもそれ自体で完全な処理が行えるもので
あって、電源の投入またはりセフトスインチの操作など
によって、リセットスタートアドレスから実行し、メイ
ンルーチン夏ヘジャンプする。メインルーチンIでは、
まずイニシャライズのルーチンを実行し、このときに第
3図のフローチャートに示すように、比較データIと比
較データ■との内容を比較し、一致しないときは外部R
OM7を無視して内部ROM3のみのプログラムが実行
される。比較データIと比較データ■との内容が一致し
たときは、外部ROM 7が正常に接続されていると判
断してメインルーチン■ヘジャンプし、以降はメインル
ーチン■によって全体の制御が行われる。つまりメイン
ルーチン■は、外部ROM7による拡張機能を実現する
ために、この拡張機能と内部ROM3による元の機能の
うち必要な機能とを合わせて実行するためのプログラム
であって、このメインルーチン■からサブルーチンIま
たは■を適宜コールし、また必要に応じて内部ROM3
内の他のプログラムを利用するようにプログラムされて
いる。したがって、外部ROM7が接続されていないと
きは内部ROM3のみによってメインルーチンIを主体
としてシステムの制御が行われ、外部ROM7が接続さ
れているときはメインルーチン■を主体として拡張され
たシステムの制御が行われるのである。
ラム構造を示す、内部ROM3には000OH番地から
0FFF H番地までのアドレス空間が割当てられてお
り、リセットスタートのためのジャンプ先アドレス、割
込み処理のためのルーチン、イニシャライズのためのル
ーチン、比較データ■、メインルーチン11およびサブ
ルーチンIが格納されている。外部ROM7には、10
0OH番地からIFFF H番地までのアドレス空間が
割り当てられており、比較データ■、メインルーチン■
、およびサブルーチン■が格納されている。内部ROM
Z内のこれらのプログラムは、外部ROM7が接続され
ていない場合でもそれ自体で完全な処理が行えるもので
あって、電源の投入またはりセフトスインチの操作など
によって、リセットスタートアドレスから実行し、メイ
ンルーチン夏ヘジャンプする。メインルーチンIでは、
まずイニシャライズのルーチンを実行し、このときに第
3図のフローチャートに示すように、比較データIと比
較データ■との内容を比較し、一致しないときは外部R
OM7を無視して内部ROM3のみのプログラムが実行
される。比較データIと比較データ■との内容が一致し
たときは、外部ROM 7が正常に接続されていると判
断してメインルーチン■ヘジャンプし、以降はメインル
ーチン■によって全体の制御が行われる。つまりメイン
ルーチン■は、外部ROM7による拡張機能を実現する
ために、この拡張機能と内部ROM3による元の機能の
うち必要な機能とを合わせて実行するためのプログラム
であって、このメインルーチン■からサブルーチンIま
たは■を適宜コールし、また必要に応じて内部ROM3
内の他のプログラムを利用するようにプログラムされて
いる。したがって、外部ROM7が接続されていないと
きは内部ROM3のみによってメインルーチンIを主体
としてシステムの制御が行われ、外部ROM7が接続さ
れているときはメインルーチン■を主体として拡張され
たシステムの制御が行われるのである。
したがって、外部ROM7を追加することによって、シ
ステムの仕様変更、または機能アップを容易に行うこと
ができ、また、内部ROMa内のプログラムにバグが発
見された場合においても、内部ROM3を修正すること
な(、そのバグを回避するようなプログラムを格納した
外部ROM7を追加することで、これに容易に対応する
ことができるのである。さらに、内部ROM3がワンチ
ップマイコン内のマスクROMとして存在しており、内
部ROM3の内容を外部から第3者が読み出すことがで
きないため、外部ROM7を追加した場合でも第3者が
プログラム全体を読出すことができず秘密が保持される
。
ステムの仕様変更、または機能アップを容易に行うこと
ができ、また、内部ROMa内のプログラムにバグが発
見された場合においても、内部ROM3を修正すること
な(、そのバグを回避するようなプログラムを格納した
外部ROM7を追加することで、これに容易に対応する
ことができるのである。さらに、内部ROM3がワンチ
ップマイコン内のマスクROMとして存在しており、内
部ROM3の内容を外部から第3者が読み出すことがで
きないため、外部ROM7を追加した場合でも第3者が
プログラム全体を読出すことができず秘密が保持される
。
上述の実施例において、比較データIはメインルーチン
I内に組み込んでいてもよく、比較データ■が特定のデ
ータであることが判断されればよい。メインルーチンI
、tlやサブルーチン1.Itなどのアドレス構成は適
宜変更してもよい。外部ROM7に対してさらに拡張の
ための外部ROMを追加可能なようにし、順次追加され
た外部ROM内のメインルーチンヘジャンブしていくよ
うに構成してもよい、内部バス5と外部バス6との接続
、また外部バス6と外部ROM7との接続は、電線、プ
リント板、コネクタ、またはソケットなど種々の方式を
採用しうる。外部ROM7に代えて外部RAMを用い、
これに適当なプログラムをロードするようにしてもよい
。
I内に組み込んでいてもよく、比較データ■が特定のデ
ータであることが判断されればよい。メインルーチンI
、tlやサブルーチン1.Itなどのアドレス構成は適
宜変更してもよい。外部ROM7に対してさらに拡張の
ための外部ROMを追加可能なようにし、順次追加され
た外部ROM内のメインルーチンヘジャンブしていくよ
うに構成してもよい、内部バス5と外部バス6との接続
、また外部バス6と外部ROM7との接続は、電線、プ
リント板、コネクタ、またはソケットなど種々の方式を
採用しうる。外部ROM7に代えて外部RAMを用い、
これに適当なプログラムをロードするようにしてもよい
。
上述のコンピュータシステムは各種の機器に利用するこ
とができる。例えば、電子複写機にソート機能を追加す
る場合に、複写機本体側にワンチップマイン1を搭載し
、追加装置するソータ側には当該ソータの機能に応じた
プログラムが格納された外部ROM7を搭載し、ソータ
を複写機本体に機械的に接続すると同時に、コネクタな
どを介して外部ROM7が内部バス5に接続されるよう
にすればよい。
とができる。例えば、電子複写機にソート機能を追加す
る場合に、複写機本体側にワンチップマイン1を搭載し
、追加装置するソータ側には当該ソータの機能に応じた
プログラムが格納された外部ROM7を搭載し、ソータ
を複写機本体に機械的に接続すると同時に、コネクタな
どを介して外部ROM7が内部バス5に接続されるよう
にすればよい。
(発明の効果)
本発明によると、第2メモリが追加されることによって
、システムの仕様変更、または機能アップを容易に行う
ことができ、また、第1メモリ内のプログラムにバグが
発見された場合においても、第1メモリを修正すること
なく、バグを回避するようにプログラムされた第2メモ
リを追加することで、これに容易に対応することができ
る。第1メモリとしてワンチップマイコン内のマスクR
OMを用いると、外部に第2メモリを追加することによ
って種々の機能のシステムを実現できるとともに、プロ
グラム全体を第3者が読み出すことができないので、シ
ステムの秘密の保持が計られる。
、システムの仕様変更、または機能アップを容易に行う
ことができ、また、第1メモリ内のプログラムにバグが
発見された場合においても、第1メモリを修正すること
なく、バグを回避するようにプログラムされた第2メモ
リを追加することで、これに容易に対応することができ
る。第1メモリとしてワンチップマイコン内のマスクR
OMを用いると、外部に第2メモリを追加することによ
って種々の機能のシステムを実現できるとともに、プロ
グラム全体を第3者が読み出すことができないので、シ
ステムの秘密の保持が計られる。
第1図ないし第3図は本発明の実施例を示し、第1図は
コンピュータシステムのブロック図、第一2図は第1図
のコンビエータシステムのプログラム構造を示す図、第
3図は要部のフローチャート、第4図および第5図は従
来のコンピュータシステムのプログラム構造を示す図で
ある。 1・・・ワンチップマイコン(コンピュータシステム)
、2・・・中央処理部、3・・・内部ROM (第1メ
モリ)、7・・・外部ROM (第2メモリ)。 出願人 ミノルタカメラ株式会社 第2図 第 3 図 第4図 第5図
コンピュータシステムのブロック図、第一2図は第1図
のコンビエータシステムのプログラム構造を示す図、第
3図は要部のフローチャート、第4図および第5図は従
来のコンピュータシステムのプログラム構造を示す図で
ある。 1・・・ワンチップマイコン(コンピュータシステム)
、2・・・中央処理部、3・・・内部ROM (第1メ
モリ)、7・・・外部ROM (第2メモリ)。 出願人 ミノルタカメラ株式会社 第2図 第 3 図 第4図 第5図
Claims (1)
- 中央処理部と、該中央処理部によってアドレス指定され
る第1アドレス空間内に接続されメインプログラムが格
納された読出し専用の第1メモリと、を含んで構成され
たコンピュータシステムにおいて、前記中央処理部は、
前記第1アドレス空間とは重複しない第2アドレス空間
をアドレス指定可能であり、該第2アドレス空間内に接
続される拡張用の第2メモリには前記第1メモリのメイ
ンプログラムに代わるメインプログラムが格納されてお
り、前記第2メモリの特定のアドレスの特定のデータを
読み取ったときに、前記第2メモリ内のメインプログラ
ムを実行するようにしたことを特徴とするプログラム制
御方式。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61248233A JPS63101931A (ja) | 1986-10-17 | 1986-10-17 | プログラム制御方式 |
US07/109,085 US4884103A (en) | 1986-10-17 | 1987-10-15 | Programmed control device for copying machines and the like |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61248233A JPS63101931A (ja) | 1986-10-17 | 1986-10-17 | プログラム制御方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63101931A true JPS63101931A (ja) | 1988-05-06 |
Family
ID=17175145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61248233A Pending JPS63101931A (ja) | 1986-10-17 | 1986-10-17 | プログラム制御方式 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4884103A (ja) |
JP (1) | JPS63101931A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02161494A (ja) * | 1988-12-15 | 1990-06-21 | Matsushita Electric Ind Co Ltd | Crt表示装置 |
JPH0573408A (ja) * | 1991-09-12 | 1993-03-26 | Nec Niigata Ltd | メモリ制御方式 |
JP2001512258A (ja) * | 1997-07-28 | 2001-08-21 | メラー ゲゼルシヤフト ミツト ベシユレンクテル ハフツング | 小型制御部におけるメモリ占有面積マネージメント及びユーザプログラムの処理のための回路装置 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5221973A (en) * | 1990-09-24 | 1993-06-22 | Xerox Corporation | Method and apparatus for exercising diagnostic functionality in product extensions |
EP0636955B1 (en) * | 1993-07-26 | 1998-11-04 | Hitachi, Ltd. | Control unit for vehicle and total control system therefor |
US6009370A (en) * | 1993-07-26 | 1999-12-28 | Hitachi, Ltd. | Control unit for vehicle and total control system therefor |
DE19933963A1 (de) * | 1999-07-20 | 2001-02-01 | Heidenhain Gmbh Dr Johannes | Verfahren und Anordnung zur Datenübertragung zwischen verschiedenen Speichereinheiten von Positionsmeßeinrichtungen |
US7462170B2 (en) * | 2004-05-25 | 2008-12-09 | Covidien Ag | Administration feeding set and valve mechanism |
US7794423B2 (en) * | 2004-05-25 | 2010-09-14 | Covidien Ag | Re-certification system for a flow control apparatus |
US7846131B2 (en) | 2005-09-30 | 2010-12-07 | Covidien Ag | Administration feeding set and flow control apparatus with secure loading features |
US7763005B2 (en) | 2006-03-02 | 2010-07-27 | Covidien Ag | Method for using a pump set having secure loading features |
US7927304B2 (en) | 2006-03-02 | 2011-04-19 | Tyco Healthcare Group Lp | Enteral feeding pump and feeding set therefor |
US8021336B2 (en) * | 2007-01-05 | 2011-09-20 | Tyco Healthcare Group Lp | Pump set for administering fluid with secure loading features and manufacture of component therefor |
US7560686B2 (en) * | 2006-12-11 | 2009-07-14 | Tyco Healthcare Group Lp | Pump set and pump with electromagnetic radiation operated interlock |
US20080147008A1 (en) * | 2006-12-15 | 2008-06-19 | Tyco Healthcare Group Lp | Optical detection of medical pump rotor position |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58205255A (ja) * | 1982-05-25 | 1983-11-30 | Sony Corp | マイクロコンピユ−タ装置 |
JPS5972550A (ja) * | 1982-10-19 | 1984-04-24 | Ricoh Co Ltd | オプシヨン用プログラムメモリの有無判定方法 |
JPS59184947A (ja) * | 1983-04-05 | 1984-10-20 | Fuji Electric Co Ltd | プログラムの記憶方式 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60263958A (ja) * | 1984-06-13 | 1985-12-27 | Fuji Xerox Co Ltd | 複写機 |
GB2163704B (en) * | 1984-07-10 | 1989-06-01 | Canon Kk | Image processing apparatus |
JP2953547B2 (ja) * | 1992-08-07 | 1999-09-27 | 日本電気株式会社 | 半導体集積装置 |
JP2791528B2 (ja) * | 1992-10-13 | 1998-08-27 | 未来工業 株式会社 | 床 材 |
JP2749486B2 (ja) * | 1992-10-20 | 1998-05-13 | 株式会社テック | 券回収装置 |
-
1986
- 1986-10-17 JP JP61248233A patent/JPS63101931A/ja active Pending
-
1987
- 1987-10-15 US US07/109,085 patent/US4884103A/en not_active Expired - Lifetime
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58205255A (ja) * | 1982-05-25 | 1983-11-30 | Sony Corp | マイクロコンピユ−タ装置 |
JPS5972550A (ja) * | 1982-10-19 | 1984-04-24 | Ricoh Co Ltd | オプシヨン用プログラムメモリの有無判定方法 |
JPS59184947A (ja) * | 1983-04-05 | 1984-10-20 | Fuji Electric Co Ltd | プログラムの記憶方式 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02161494A (ja) * | 1988-12-15 | 1990-06-21 | Matsushita Electric Ind Co Ltd | Crt表示装置 |
JPH0573408A (ja) * | 1991-09-12 | 1993-03-26 | Nec Niigata Ltd | メモリ制御方式 |
JP2001512258A (ja) * | 1997-07-28 | 2001-08-21 | メラー ゲゼルシヤフト ミツト ベシユレンクテル ハフツング | 小型制御部におけるメモリ占有面積マネージメント及びユーザプログラムの処理のための回路装置 |
Also Published As
Publication number | Publication date |
---|---|
US4884103A (en) | 1989-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63101931A (ja) | プログラム制御方式 | |
JPH01154267A (ja) | 入出力機器制御プログラムのアドレス解決方法 | |
KR19990041698A (ko) | 고정된 플래시 롬의 데이터 갱신이 가능한 컴퓨터 시스템 및 그 제어 방법 | |
JP3563768B2 (ja) | Romプログラム変更装置 | |
JPH03229352A (ja) | プログラム変更方法 | |
JPH03204749A (ja) | プログラマブルコネクタ装置 | |
JPH0333927A (ja) | 電子機器 | |
JPS62249231A (ja) | マイクロプログラム制御処理方式 | |
US10635625B2 (en) | Plug connector component, plug connector, plug connector system and method for assembling and operating a plug connector | |
JPS6252635A (ja) | デ−タ変換方式 | |
JP2006048186A (ja) | 動的コンパイラの生成コードを保護する言語処理系 | |
JPH0436834A (ja) | ワンチップマイクロコンピュータ | |
JP3696626B2 (ja) | データ駆動型情報処理装置 | |
JPH06324722A (ja) | プログラマブルコントローラ | |
KR100512157B1 (ko) | 오오피 기반의 마이크로컨트롤러 응용 개발 시스템 | |
KR20000074229A (ko) | 차량의 엔진 이씨유에서의 프로그램 다운 로딩장치 | |
KR950005242B1 (ko) | 범용 운영체제에서의 칠(chill) 병렬 처리를 위한 공유변수 처리 방법 | |
JPH05341969A (ja) | マイクロコンピュータのrom切換装置 | |
Katupitiya et al. | Object-Oriented Programming | |
JPS6148746B2 (ja) | ||
JP3079228B2 (ja) | 基本プログラム実行方法 | |
JP2000035882A (ja) | 関数呼び出しの手順を動的に変更する方法 | |
JPS6168643A (ja) | インタプリタ方式言語機能の拡張方式 | |
JPH03233703A (ja) | シーケンス制御装置 | |
JPH01267751A (ja) | プログラム遷移方式 |