JPS6243742A - プログラム評価装置 - Google Patents

プログラム評価装置

Info

Publication number
JPS6243742A
JPS6243742A JP60183304A JP18330485A JPS6243742A JP S6243742 A JPS6243742 A JP S6243742A JP 60183304 A JP60183304 A JP 60183304A JP 18330485 A JP18330485 A JP 18330485A JP S6243742 A JPS6243742 A JP S6243742A
Authority
JP
Japan
Prior art keywords
data
program
count
evaluation
execution
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60183304A
Other languages
English (en)
Inventor
Tomihiro Ishihara
石原 冨裕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60183304A priority Critical patent/JPS6243742A/ja
Publication of JPS6243742A publication Critical patent/JPS6243742A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はプログラム・デバッグ機能を備えたプログラム
評価装置に関し、特に、マイクロコンピュータ等のハー
ドウェアと密接な関係にあるデータ処理部のプログラム
評価装置に関する。
〔従来の技術〕
プログラムによってはじめて機能を働すデータ処理部に
とって実行状態の評価は極めて重要である。マイクロコ
ンピュータのように、それ自身にプログラム・デバッグ
機能をほとんど持たないデータ処理部では、プログラム
評価に長い時間を費やすことを余偽なくされている。
〔発明が解決しようとする問題点〕
従来、この種のプログラム評価装置のプログラム・デバ
ッグ機能としては、CPUあるいはメモリの状態を一つ
ずつ取り出して評価する方式が取られていた為、デバッ
グ時間が長くかつ不必要な情報も多くあった。
また、割り込み機能のように実時間で処理する必要のあ
るプログラムでは、本来の動作とは異なる場合があった
。非同期で発生する割り込みがどの時点で発生し、どの
様な順序でプログラムを実行し、どれ位の時間を使用し
たか等の、実行状態を評価する方法としては、ロジック
・アナライザやオシロスコープを必要とし、プログラム
評価装置をきめ、高価な評価システムとなっていた。
〔問題点を解決するための手段〕
本発明は、実行状態を評価されるデータ処理部と監視 
制御を行う処理部で構成され、割り込み処理のように非
同期で発生するプログラムを評価する手段として、記憶
機能と計時機能を有する。
プログラムの実行状態を表す情報のうち必要なものを選
択するために比較回路を設けまた処理時間を計数するた
め基準クロック発生回路を有している。
〔実施例) 以下図面を参照しつつ説明する。
第1図は本発明の一実施例の構成図である。データ処理
部1は、プログラム・メモリ2に記憶されているプログ
ラムの内容に従い命令を実行する。
アドレス3は、データ処理部lが実行する命令を記憶し
ている位置を示す、命令コード4はプログラム・メモリ
2から読み出され、データ処理部1が実行する命令の種
類を示す。プログラムが評価され、プログラム・デバッ
グが完了した時点では、データ処理部1とプログラム・
メモリ2が池の装置から独ヴし、動作することになる。
監視 制御部5は、データ処理部1の実行状態の監視お
よび制御を行う。監視 制御部5にはデータ処理部1と
同等以上の処理能力を持′)装置が使用される。
プログラム・データ6は、ブログラノ、評価のためにプ
ログラム・メモリ2の内容を変更する際に転送される。
比較回路7は、データ処理部1がら出力される実行デー
タ8と監視・制御部5から設定出力される選択 比較デ
ータ9の内容を比較する。
実行データ8には、データ処理部1の実行状態を表す各
種データが実行サイクルに応じ出力されてくる。該デー
タには、データ処理部1の内部状態を示すレジスタの内
容および一時記憶として使用されるレジスタの内容なら
びにプログラム メモリ2のアドレスが含まれている。
選択・比較データ9には実行データ8から抽出すべきデ
ータを選択する為のデータが設定されている0選択・比
較データ9は実行データ8の種類を示すデータと、抽出
される条件を示すデータとに分かれる。
例えば、割り込み処理のアドレスにより抽出する場合は
、実行データ8の種類をプログラム・メモリのアドレス
とし、また割り込み処理に入った際に実行するアドレス
を選択・比較データ9に設定し、実行データ8に出力さ
れるアドレスとの一致を抽出条件として設定する。
比較回路7は大小比較および一致検出を行い、実行デー
タ8には実行サイクルに従い、時分割でデータが出力さ
れるのでタイミング制御も同時に行う、評価データ10
は比較回路7により抽出されたデータであり、メモリ1
1に記憶される。評価データ10が監視・制御部5へ読
み出しデータ線15を介して転送され、プログラム・デ
バッグに使用される。
基準クロック発生回路12は、常に一定周期で発振する
水晶振動子等と、分周器と、カウンタとを有している。
カウンタ値はカウント・データ13として評価データ1
0と同様にメモリ11に記憶される。データ処理部1の
処理時間を計数する為、実行開始時にカウント・リセッ
ト信号14により基準クロック発生回路12内のカウン
タをリセットし初期状態にする。データ処理部1の実行
状態が完了すると、メモリ11に記憶されている評価デ
ータとカウント データは読み出しデータ線15を経由
し、監視・制御部5に送られプログラム デバッグの為
に評価情報として利用される9〔発明の効果〕 以上説明したように本発明によれば、プログラムの実行
状態を評価する装置においてデータ処理部から出力され
るデータを選択的に記憶し また処理時間を計数する回
路を有する為、必要な情報のみ抽出することが可能であ
り、また割り込み機能のように複雑なl!4能では発生
時点と処理時間の評価が可能となる。
10グラム評価時において長時間を費したプログラム・
デバッグがより効率よくまたより容易に行える効果があ
る。
【図面の簡単な説明】 第1図は本発明の一実施例の構成図である。 l データ処理部、2・プログラム メモリ、(でドし
ス2,1 品令コード、5 監視 制御部、0 プログ
ラム データ、7・・比較回路、8実行データ、0・選
択比較データ、10・・・評価データ、11 メモリ、
12 ・基準クロック発生回路、13 カウント デー
タ、1・1・・・カウント11セット信号、15・・読
み出しデータ線。 代PI 〜  ブfF’!’士    内  原   
 昔$1図

Claims (1)

    【特許請求の範囲】
  1. プログラムの実行状態を評価されるデータ処理部と、該
    実行状態を監視・制御する処理部とで構成され、基準ク
    ロック発生回路より生成されるカウント・データとプロ
    グラム実行時に前記データ処理部から出力されるデータ
    とをあらかじめ設定された条件により選択的に記憶する
    手段を有するプログラム評価装置。
JP60183304A 1985-08-20 1985-08-20 プログラム評価装置 Pending JPS6243742A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60183304A JPS6243742A (ja) 1985-08-20 1985-08-20 プログラム評価装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60183304A JPS6243742A (ja) 1985-08-20 1985-08-20 プログラム評価装置

Publications (1)

Publication Number Publication Date
JPS6243742A true JPS6243742A (ja) 1987-02-25

Family

ID=16133334

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60183304A Pending JPS6243742A (ja) 1985-08-20 1985-08-20 プログラム評価装置

Country Status (1)

Country Link
JP (1) JPS6243742A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54148449A (en) * 1978-05-15 1979-11-20 Fujitsu Ltd Tracer
JPS5979365A (ja) * 1982-10-29 1984-05-08 Fujitsu Ltd ヒストリメモリ制御方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54148449A (en) * 1978-05-15 1979-11-20 Fujitsu Ltd Tracer
JPS5979365A (ja) * 1982-10-29 1984-05-08 Fujitsu Ltd ヒストリメモリ制御方式

Similar Documents

Publication Publication Date Title
EP1272934B1 (en) Non-intrusive application code profiling method and apparatus
US4979102A (en) Microprocessor operable under direct connection to coprocessor
US4752928A (en) Transaction analyzer
JPH11202984A (ja) 消費電力解析方法及び装置
JPS6243742A (ja) プログラム評価装置
US20060048011A1 (en) Performance profiling of microprocessor systems using debug hardware and performance monitor
JP3002341B2 (ja) ロジックアナライザ
US7478258B2 (en) Identifying a processor in a multiprocessor system
JPH11212830A (ja) プロセッサ性能測定装置
JPS59208661A (ja) 計算機の負荷測定方法
US4468133A (en) Electronic timepiece
JPH0385485A (ja) 電子時計
JPH11102306A (ja) エミュレータ
JPH02125342A (ja) 情報処理装置
JPH01243140A (ja) コントローラ
JPH0357970A (ja) パルス入力装置
JPH02120999A (ja) 電子機器の電源断処理装置
JPH04107748A (ja) マイクロコンピュータ
JPH0630061B2 (ja) Cpuタイプ判別装置
JPH01173203A (ja) シーケンスコントローラにおける処理時間の測定方法
JPS636486A (ja) 指針式電子時計の制御回路
JPH10171678A (ja) エミュレータ
JPH03175539A (ja) デバッグ用マイクロプロセッサ
JPH0619752A (ja) マイクロコンピュータ
JPS59158453A (ja) プログラムテスト装置