JPS623626B2 - - Google Patents

Info

Publication number
JPS623626B2
JPS623626B2 JP52112019A JP11201977A JPS623626B2 JP S623626 B2 JPS623626 B2 JP S623626B2 JP 52112019 A JP52112019 A JP 52112019A JP 11201977 A JP11201977 A JP 11201977A JP S623626 B2 JPS623626 B2 JP S623626B2
Authority
JP
Japan
Prior art keywords
transmission
register
signal
speed
receiving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52112019A
Other languages
English (en)
Other versions
JPS5444811A (en
Inventor
Hironori Mochizuki
Kumehiko Matsuda
Shigeru Kitano
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP11201977A priority Critical patent/JPS5444811A/ja
Publication of JPS5444811A publication Critical patent/JPS5444811A/ja
Publication of JPS623626B2 publication Critical patent/JPS623626B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0262Arrangements for detecting the data rate of an incoming signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Dc Digital Transmission (AREA)
  • Communication Control (AREA)

Description

【発明の詳細な説明】 本発明は伝送回線の効率的な利用を計るデータ
伝送方式に関するものであり、特に同期式伝送方
式における異なる伝送速度をもつ送信情報を同一
伝送回線上にのせて伝送する方式に関するもので
ある。
従来のこの様な伝送システムでは例えばデータ
系、制御系等の信号の種類が多い場合、システム
に使用する情報のコード体系が非常に大きくなり
ソフトウエア及びハードウエアが非常に複雑にな
り、装置自体も大規模になる欠点があつた。
そこで本発明は上記の様な欠点を除去し、シス
テムに使用する情報のコード体系を情報の性質に
応じて伝送速度のみを変え伝送し、受信側におい
て送信されてきた情報を複数の受信レジスタによ
り受信し、該複数の受信レジスタを情報の性質に
応じた伝送速度に関連して、選択的に駆動するこ
とにより、伝送回線を伝送速度の異なるデータ
系、制御系の送信情報の伝送に共用し、システム
のソフトウエア及びハードウエアをきわめて簡単
な構成にしようとするものである。
以下本発明を適用した伝送装置の構成を図面と
共に説明する。
第1図は本発明の伝送方式を適用した2値信号
伝送方式の一実施例を示すブロツク図であり、低
速伝送用クロツク信号CP1、高速伝送用クロツク
信号CP2はゲート手段1に入力され、該ゲート手
段1の出力は送信レジスタ手段2のクロツク端子
とラインドライバー手段4に接続されている。
送信レジスタ手段2の出力はラインドライバー
手段3に接続され、ラインドライバー手段3、ラ
イドライバー手段4は伝送回線を介してラインレ
シーバー手段5、ラインレシーバー手段6に接続
されている。
ラインレシーバー手段5の出力は受信レジスタ
手段8と受信レジスタ手段9の入力端子に接続さ
れ、ラインレシーバー手段6の出力は受信レジス
タ選択手段7の入力端子と受信レジスタ手段9の
クロツク端子に接続されている。上記受信レジス
タ選択手段7の出力は受信レジスタ手段8のクロ
ツク端子と受信レジスタ手段9のリセツト端子に
接続されている。
次に上記した本発明の一実施例の動作を第2図
と共に詳細に説明する。
まず低速の送信情報を伝送する場合について述
べる。
今、送信レジスタ手段2に送信情報が導入され
ると低速用クロツク信号CP1はゲート手段1を介
して送信レジスタ手段2のクロツク端子とライン
レシーバー手段4に導入される。
この時のクロツクパルスCP1の波形は第2図の
送信レジスタクロツクののDATA1(CP1)に示す
様な低周波数の一定周期の規則正しい繰り返し信
号波形を示す。
今仮に送信情報として“01011”を送信しよう
とする場合には送信レジスタ手段2の出力端に
は、第2図送信レジスタ出力Pに示す様な送信情
報“0”の時には低速用クロツク一周期の間低レ
ベル信号“L”を送信情報が“1”の時には低速
用クロツク一周期の間高レベル信号“H”を示す
信号を導出する。
この様な送信情報はラインドライバー手段3を
介して伝送回線に送出され、同様にラインドライ
バー手段4からは低速用クロツクCP1が伝送回線
に送出される。
受信側ではラインレシーバー手段5を介して第
2図Aに示す様な送信情報を受信し、第2図Cに
示す様な受信情報を出力して、受信レジスタ手段
8、受信レジスタ手段9の各入力端子に入力され
る。
一方ラインレシーバー手段6は伝送回線を介し
て第2図Bに示す様な低速用クロツク信号を受信
し、第2図Dの様な低速用クロツク信号を出力し
受信レジスタ選択手段の入力端子と受信レジスタ
手段9のクロツク端子に入力され、該受信レジス
タ選択手段手段7に入力された信号は受信レジス
タ選択手段7内の積分回路により積分され(S信
号)、第2図Eに示す様な信号を出し、受信レジ
スタ手段8のクロツク端子と受信レジスタ手段9
のリセツト端子に入力されるため受信レジスタ手
段9はリセツトされ、受信レジスタ手段8に入力
された送信情報のみが有効となる。
上述の様に受信レジスタ手段8には低速用送信
情報が記憶されることになる。
次に高速の送信情報を伝送する場合について述
べると送信レジスタ手段2に送信情報が導入され
ると、高速用クロツクCP2はゲート手段1を介し
て送信レジスタ手段2のクロツク端子とラインド
ライバー手段4に導入される。
この時の高速用クロツクパルスCP2の波形は第
2図の送信レジスタクロツクDATA2(CP2)に示
す様な高周波数で一定周期の規則正しい繰返し信
号波形を示す。
今仮に送信情報として“01011”を送信しよう
とする場合には送信レジスタ手段2の出力端には
第2図送信レジスタ出力に示す様な送信情報
“0”の時には高速用クロツク信号―周期の間低
レベル信号“L”を、送信情報が“1”の時には
高速用クロツク信号―周期の間高レベル信号
“H”を示す信号を導出する。
この様な送信情報はラインドライバー手段3を
介して伝送回線に送出され、同様にラインドライ
バー手段4からは高速用クロツク信号CP2が伝送
回線に送出される。
受信側ではラインレシーバー手段5を介して第
2図Aに示す様な送信情報を受信し、第2図Cに
示す様な受信レジスタ手段9の各入力端子に入力
される。
一方ラインレシーバー手段6は伝送回線を介し
て第2図Bに示す様な高速用クロツク信号を受信
し、第2図Dの様な高速用クロツク信号を出力し
受信レジスタ選択手段7の入力端子と受信レジス
タ手段9のクロツク端子に入力される。該受信レ
ジスタ選択手段7に入力された信号は、受信レジ
スタ選択手段7内の積分回路により積分されるが
該信号Sは高周波であるため受信レジスタ選択手
段7のスレツシヨルドレベルに達せず、受信レジ
スタ選択手段7の出力端には信号が出力されず受
信レジスタ手段8のクロツク端子、受信レジスタ
手段9のリセツト端子に信号が入力されない。そ
のため、受信レジスタ手段8は動作せず、受信レ
ジスタ手段9のみが動作することになり、高速用
送信情報は受信レジスタ9に記憶されることにな
る。
上述の様に受信レジスタ手段8を低速用送信情
報受信機とし、受信レジスタ手段9を高速用送信
情報受信機として使用し、受信レジスタ選択手段
7のスレツシヨルドレベルを伝送回線の伝送速度
に応じて決定し、該受信レジスタ選択手段7の出
力を受信レジスタ手段8,9のクロツク端子もし
くはリセツト端子に接続することにより受信レジ
スタ手段8,9を選択的に制御し伝送回線より所
望の伝送速度の送信情報を受信することができ
る。尚、第2図中、Mは受信レジスタ1の受信デ
ータ、Nは受信レジスタ2の受信データ、Lは低
速領域、Hは高速領域を示す。
第3図は本発明を利用した3値伝送方式の一実
施例を示すブロツク図であり、低速伝送用クロツ
ク信号CP1、高速伝送用クロツク信号CP2はゲー
ト手段10に入力され、ゲート手段10の出力は
送信レジスタ手段11のクロツク端子とラインド
ライバー手段12の入力端子の一方に接続されて
いる。
また、送信レジスタ手段11の出力もラインド
ライバー手段12の他方の入力端子に接続され、
ラインドライバー手段12の出力は伝送回線を介
してラインレシーバー手段13に接続されてい
る。該ラインレシーバー手段13の出力端の一方
は受信レジスター手段15と受信レジスター手段
16の入力端子に接続されている。
一方ラインレシーバー手段13の他方の出力端
子は受信レジスタ選択手段14に接続され、該受
信レジスタ選択手段14の出力は受信レジスタ手
段15のクロツク端子と、受信レジスタ手段16
のリセツト端子に接続されている。
次に上述した3値信号伝送方式の一実施例の動
作を第4図と共に詳細に説明する。。
まず低速の送信情報を伝送する場合について述
べる。
今送信レジスタ手段11に送信情報が導入され
ると低速用クロツク信号CP1はゲート手段10を
介して送信レジスタ手段11のクロツク端子とラ
インドライバー手段12に導入される。
この時の低速用クロツクパルスCP1の波形は前
述した2値信号伝送方式の場合の低速クロツクパ
ルスと同様である。
今仮に、送信情報として“01011”を送信しよ
うとする場合送信レジスタ手段11の出力端には
第2図送信レジスタ出力に示す様な2値信号伝送
の場合と同様の信号が出力され、ラインドライバ
ー手段12に導入され第4図FのDATA(CP1
に示す様に“0”レベルを中心として送信情報が
“0”の時にはマイナスレベル(−5ボレト)
に、送信情報が“1”の時には、プラスレベル
(+5ボルト)に、送信情報の間は“0”レベル
(0ボルト)になる様な3値信号として伝送回線
に送出される。
なお前述した様な2値信号伝送方式であると、
クロツク信号自体も送信する必要があつたが、こ
こで述べる3値信号伝送方式の場合は送信情報信
号のみを伝送すればよい。
ラインドライバー12により伝送回線に送出さ
れた信号は伝送回線を介して、ラインレシーバー
手段13に入力され、受信側では送信時とは逆に
3値信号を2値信号に変換し、ラインレシーバー
手段13の出力端Gには、第4図Gに示す様な送
信情報“1”の所のみが高レベル(+5ボルト)
の2値信号が出力され、受信レジスタ手段15、
受信レジスタ手段16に入力される。
また、受信レシーバー選択手段14の入力端H
にはラインレシーバー手段13内で、伝送されて
来た3値信号によりクロツク信号を再生し、第4
図Hの様なクロツク信号が出力され、受信レシー
バー選択手段14内の積分回路により積分し、該
受信レシーバー選択手段14の出力を受信レジス
タ手段15のクロツク端子と、受信レジスタ手段
16のリセツト端子に入力される。
低速伝送の場合は、受信レジスタ選択手段14
で積分された低速クロツク信号(第4図積分信号
S)は、スレツシヨルドレベル以上の値となるた
め、受信レジスタ手段16はリセツトされ、受信
レジスタ手段15にクロツクパルスが入力され
る。このため、受信レジスタ手段15のみが動作
状態となり低速送信情報は受信レジスタ手段15
に記憶されることになる。
同様に高速送信情報を伝送する場合も、低速送
信情報を送信する場合と同様であり、異なるのは
受信側において、クロツク信号が高速であるため
受信レジスタ選択手段14内の積分回路により積
分された信号がスレツシヨルドレベルにまで達し
ない点である。
この様に積分された信号がスレツシヨルドレベ
ルまで達しないと、受信レジスタ選択手段14か
らは信号が出力されず、受信レジスタ手段15に
はクロツク信号が与えられず、受信レジスタ手段
15は動作しない。一方、受信レジスタ手段16
にはリセツト信号が入力されないため、リセツト
されず受信レジスタ手段16に入力された送信情
報のみが有効となり、高速送信情報は受信レジス
タ手段16に記憶されることになる。尚、第4図
中Jは第3図のJ点の信号であり、L′は低速領
域、H′は高速領域を示す。
上述の様に3値信号伝送方式においても2値信
号伝送方式と同様受信レジスタ手段15を低速用
送信情報受信器とし受信レジスタ手段16を高速
用送信情報受信器として使用し、受信レジスタ選
択手段14のスレツシヨルドレベルを伝送回線の
伝送速度に応じて任意に決定し、該受信レジスタ
選択手段14の出力を受信レジスタ手段のクロツ
ク端子またはリセツト端子に接続することにより
受信レジスタ手段15,16を選択的に制御し、
伝送回線より所望の伝送速度の送信情報を受信す
るものである。
以上の様に本発明によれば同一回線を通じて送
信されて来る伝送速度の異なる複数の情報を受信
する同期式伝送方式において、受信側に低速用送
信情報受信器としての第1の受信レジスタと、高
速用送信情報受信器としての第2の受信レジスタ
と、前記第1の受信レジスタと第2の受信レジス
タのいずれか一方を伝送回線の伝送速度に応じて
選択駆動する受信レジスタ選択手段とを備え、前
記受信レジスタ選択手段は予め伝送回線の伝送速
度に基づいて決定された第1又は第2の受信レジ
スタを選択するためのスレツシヨルドレベルが設
定されると共に情報の受信時に伝送クロツク信号
を積分して前記スレツシヨルドレベル以上にある
ときに第1の受信レジスタを選択させまた前記ス
レツシヨルドレベル以下のときに第2の受信レジ
スタを選択させるようにしたものであり、これに
より共通の伝送回線上で伝送速度の異なる情報を
送信しても受信側で個別に情報を識別でき、この
識別を行なう受信レジスタ選択手段も伝送クロツ
ク信号を積分して該受信レジスタ選択手段のスレ
ツシヨルドレベル以上か又は以下かによつて第1
又は第2の受信レジスタを選択させる簡単な構成
となつており、装置のソフトウエア及びハードウ
エアもきわめて簡単にすることができる。
【図面の簡単な説明】
第1図は2値信号伝送方式の一実施例を示すブ
ロツク図であり、第2図は第1図における各部の
信号波形を示す。第3図は3値信号伝送方式の一
実施例を示すブロツク図であり、第4図は第3図
における各部の信号波形を示す。 1,10:ゲート手段、2,11:送信レジス
タ手段、3,4,12:ラインドライバー手段、
5,6,13:ラインレシーバー手段、7,1
4:受信レジスタ選択手段、8,9,15,1
6:受信レジスタ手段。

Claims (1)

  1. 【特許請求の範囲】 1 同一回線を通じて送信されて来る伝送速度の
    異なる複数の情報を受信する同期式伝送方式にお
    いて、 受信側に低速用送信情報受信器としての第1の
    受信レジスタと、高速用送信情報受信器としての
    第2の受信レジスタと、前記第1の受信レジスタ
    と第2の受信レジスタのいずれか一方を伝送回線
    の伝送速度に応じて選択駆動する受信レジスタ選
    択手段とを備え、 前記受信レジスタ選択手段は、予め伝送回線の
    伝送速度に基づいて決定された第1又は第2の受
    信レジスタを選択するためのスレツシヨルドレベ
    ルが設定されると共に情報の受信時に伝送クロツ
    ク信号を積分して前記スレツシヨルドレベル以上
    にあるときに第1の受信レジスタを選択させまた
    前記スレツシヨルドレベル以下のときに第2の受
    信レジスタを選択させるようにしたことを特徴と
    する同期式伝送方式。
JP11201977A 1977-09-16 1977-09-16 Synchronous transmission system Granted JPS5444811A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11201977A JPS5444811A (en) 1977-09-16 1977-09-16 Synchronous transmission system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11201977A JPS5444811A (en) 1977-09-16 1977-09-16 Synchronous transmission system

Publications (2)

Publication Number Publication Date
JPS5444811A JPS5444811A (en) 1979-04-09
JPS623626B2 true JPS623626B2 (ja) 1987-01-26

Family

ID=14575937

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11201977A Granted JPS5444811A (en) 1977-09-16 1977-09-16 Synchronous transmission system

Country Status (1)

Country Link
JP (1) JPS5444811A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5715553U (ja) * 1980-06-30 1982-01-26

Also Published As

Publication number Publication date
JPS5444811A (en) 1979-04-09

Similar Documents

Publication Publication Date Title
US4225752A (en) High speed, low noise digital data communication system
KR19990014029A (ko) 변복조 방식 및 변복조 장치
US4503472A (en) Bipolar time modulated encoder/decoder system
US4675545A (en) Wave shaping apparatus for eliminating pulse width distortion
US5187720A (en) Synchronous serial communication circuit
US3632876A (en) Binary to pulse waveform converter
JPS623626B2 (ja)
US4644563A (en) Data transmission method and system
US4271510A (en) Shift-register transmitter for use in a high speed, low noise digital data communication system
US4231023A (en) Binary to ternary converter
GB1374080A (en) Transmitting and receiving successive groups of multilevel coded signals
US4799218A (en) Network system
JP2806873B2 (ja) シリアルバス通信システム
US4809303A (en) Dynamic speed shifter for fiber optic work station
US7912143B1 (en) Biphase multiple level communications
JPH065831B2 (ja) 信号フレ−ムの伝送方式
JP3389643B2 (ja) Pwmデータの通信方法
JPH0771068B2 (ja) データ通信方式
US4229621A (en) Transmitting means for use in a high speed, low noise digital data communication system
US4243836A (en) Digital autostart circuit
SU1660191A2 (ru) Многоканальна некогерентна система св зи
JPH04349732A (ja) 通信装置
SU1762307A1 (ru) Устройство дл передачи информации
SU1474850A1 (ru) Дельта-модул тор
CA1189928A (en) Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals