JPS6229931B2 - - Google Patents

Info

Publication number
JPS6229931B2
JPS6229931B2 JP53067033A JP6703378A JPS6229931B2 JP S6229931 B2 JPS6229931 B2 JP S6229931B2 JP 53067033 A JP53067033 A JP 53067033A JP 6703378 A JP6703378 A JP 6703378A JP S6229931 B2 JPS6229931 B2 JP S6229931B2
Authority
JP
Japan
Prior art keywords
noise
transistor
circuit
transistors
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53067033A
Other languages
English (en)
Other versions
JPS54158109A (en
Inventor
Tatsuichi Kusaba
Masayoshi Yano
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP6703378A priority Critical patent/JPS54158109A/ja
Publication of JPS54158109A publication Critical patent/JPS54158109A/ja
Publication of JPS6229931B2 publication Critical patent/JPS6229931B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G5/00Tone control or bandwidth control in amplifiers
    • H03G5/16Automatic control
    • H03G5/24Automatic control in frequency-selective amplifiers

Landscapes

  • Noise Elimination (AREA)

Description

【発明の詳細な説明】 本発明はラジオ受信機、トランシーバ等の受信
機へ混入して来るパルス性ノイズを取り去るノイ
ズブランカ回路に関し、その目的はノイズ混入時
にゲート回路を完全にOFFすることにより、信
号とノイズの分離度を一般と向上させ得るノイズ
ブランカ回路を提供することである。
従来のノイズブランカ回路は、ダイオードの
ON―OFFによる単純なゲート回路で構成されて
おり、ゲート回路のダイオードがOFFであつて
も、ダイオードの逆方向容量性によりノイズ成分
がダイオードを通過し、完全なOFFとならず、
信号とノイズの分離度があまり良くならない欠点
があつた。
本発明は上記欠点を解消するものであり、ダイ
オードよりさらにON―OFF特性のすぐれている
トランジスタに置換え、さらに該トランジスタの
OFF時には、中間周波数の共振周波数をも変化
させるように構成したものである。
第1図はスーパーヘテロダイン受信機の概略を
示す図であり、ノイズランカ回路は点線内で示し
ている。第1図において、1は高周波増幅器、2
は混合器、3は局部発振器、4,6は中間周波増
幅器、7は検波器、8は低周波増幅器、9はスピ
ーカを示している。そして5はノイズ増幅器であ
り、前記中間周波増幅器4の入力端に接続されて
おり、出力端はダイオードD1,D2からなる倍電
圧整流回路を介してゲート回路制御用トランジス
タQ1のベースに接続されている。第1図の点線
内に示すノイズブランカ回路において、aは入力
側トランスであり、該トランスaの一次側コイル
L1の一端は中間周波増幅器4の出力端に接続さ
れており、他端はアースされている。また入力側
トランスaの二次側コイルL2の一端はゲート回
路を構成する一方のON―OFF用トランジスタQ2
のエミツタに接続されており、他端は上記トラン
ジスタQ2のバイアス用抵抗R1を介してアースさ
れており、該抵抗R1と並列に高周波バイパスコ
ンデンサC1が接続されている。前記トランジス
タQ2のコレクタはゲート回路を構成する他方の
ON―OFF用トランジスタQ3のコレクタ、前記二
次側コイルL2と共に中間周波数に共振する共振
回路を構成するコンデンサC2の一端、トランジ
スタQ2,Q3のコレクタバイアス抵抗R3の一端、
およびコンデンサC3の一端に接続されており、
前記コンデンサC2,C3の他端はアースされてい
る。
前記トランジスタQ3のエミツタは出力側トラ
ンスbの一次側コイルL3の一端に接続されてお
り、該コイルL3は前記コンデンサC3と共に中間
周波数に共振する共振回路を構成している。前記
コイルL3の他端はトランジスタQ3のバイアス用
抵抗R5を介してアースされており、該抵抗R5
並列に高周波バイパスコンデンサC4が接続され
ている。前記出力側トランスbの二次側のコイル
L4の一端は中間周波増幅器6の入力端に接続さ
れており、他端はアースされている。また、Q1
はゲート回路制御用トランジスタであり、そのエ
ミツタはアースされており、ベースは倍電圧整流
回路を構成するダイオードD1のカソードに接続
されており、コレクタは前記バイアス用抵抗R2
の他端に接続され同時に負荷抵抗R6を介して電
源VCCは接続されている。また制御用トランジス
タQ1のコレクタにはトランジスタQ2,Q3のベー
スバイアス抵抗R2,R4がそれぞれ接続されてい
る。
次に動作を説明する。いま、受信機にノイズが
混入していないとすると、信号成分は中間周波増
幅器4によつて増幅され入力側トランスaの一端
に現われる。この場合、ノイズが混入していない
のでノイズ増幅器5の出力端にはノイズ成分は現
われず、ダイオードD1,D2による倍電圧整流回
路の出力端には制御用トランジスタQ1をONする
ほどの直流電圧は発生しない。したがつて制御用
トランジスタQ1はOFFのままであり、抵抗R6
よる電圧降下は小さく、D点の電位は電源電圧V
CCにほぼ等しく、D点から抵抗R2,R4へそれぞ
れベース電流が流れ込み、そのために、該ON―
OFF用のトランジスタQ2,Q3は共にONの状態に
なり、D点から順方向電流が抵抗R3→トランジ
スタQ2→コイルL2→抵抗R1、およびR3→トラン
ジスタQ3→コイルL3→抵抗R5の経路で流れる。
このときの等価回路を第2図に示す。第2図にお
いてR7,R8はトランジスタQ2,Q3のON時のコレ
クタ―エミツタ間のインピーダンスであるが、こ
のインピーダンスは非常に低く、ほとんどシヨー
ト状態であるとみなしてよい。したがつてコイル
L2はコンデンサC2と、またコイルL3はコンデン
サC3とそれぞれ並列接続されたことになり、こ
れらは中間周波数に共振するので、中間周波信号
は中間周波増幅器4からコイルL2とコンデンサ
C2とで構成される共振回路、こよびコイルL3
コンデンサC3とで構成される共振回路を介して
中間周波増幅器6の入力に減衰されずに現われ
る。
いま、受信機にノイズが混入しているとすると
ノイズを含んだ信号は中間周波増幅器4によつて
増幅されトランスaの入力端L1へ現われる。一
方、ノイズが受信機に混入しているのでノイズ増
幅器5の出力にもノイズ成分が現われ、ダイオー
ドD1,D2による整流回路の出力にはトランジス
タQ1をONするに十分な直流電圧がノイズ成分に
対応してパルス状に発生する。したがつてノイズ
成分に対応する期間だけトランジスタQ1がONと
なりコレクタに電流が流れる。このため負荷抵抗
R6に大きな電圧降下を生じ、D点の電位が降下
する。したがつて、パルス性ノイズが混入した期
間のみトランジスタQ2,Q3のベースバイアス抵
抗R2,R4は該トランジスタQ2,Q3のベースを逆
バイアスさせるように動作する。このため、トラ
ンジスタQ2,Q3はOFF領域となる。このときの
等価回路を第3図に示す。第3図においてC5
C6は、トランジスタQ2,Q3のOFF領域における
容量分であり、その容量分はダイオードの逆方向
容量性と比較するとさらに小さな容量である。し
たがつてノイズが混入したときは、コンデンサ
C2にトランジスタQ2の容量分C5が、またコンデ
ンサC3にトランジスタQ3の容量分C6がそれぞれ
直列接続されることになり、コイルL2とコンデ
ンサC2より構成される共振回路、およびコイル
L3とコンデンサC3より構成される共振回路の共
振周波数はそれぞれトランジスタQ2,Q3の容量
分C5,C6によつて非常に高い周波数に引上げら
れることになる。これにより得られる周波数は、
ダイオードの逆方向容量により上げられた周波数
よりさらに高い周波数にすることが可能である。
したがつて、中間周波増幅器4によつて増幅され
た信号は中間周波増幅器6に達するまでに完全に
減衰され、中間周波増幅器6の入力端には信号成
分が現われない。したがつて、ノイズ混入時には
ゲート回路を構成するトランジスタQ2,Q3およ
びコイルL2,L3、コンデンサC2,C3によつて信
号は完全に遮断されることになり、ノイズ分離度
がダイオード等で得られるものよりさらに一段と
向上する。
以上説明したように、本発明によれば、ノイズ
混入時に、受信機内の共振周波数を変化させるよ
うに並列共振回路内にON―OFF用のトランジス
タを入れたものであり、パルス性ノイズ混入時に
中間周波数に対して高いインピーダンスを呈して
従来のダイオードのON―OFFで得られるノイズ
分離度よりさらに一段と大きな分離度を得ること
が可能であり、ノイズを完全に遮断することがで
きる。そして、パルス性ノイズの混入時に共振周
波数が高くなつて高い周波数成分のノイズが通過
されるようなことがあつても、このノイズ成分は
次段の中間周波増幅器の帯域外の周波数成分であ
るため、この増幅段で減衰されてしまい、不安信
号成分として出力されることはない。
なお、実施例では制御用トランジスタQ1とし
てNPNタイプのものを使用したが、これを第4
図のようにPNPタイプのトランジスタに置換える
ことも可能である。
【図面の簡単な説明】
第1図は本発明のノイズブランカ回路における
一実施例の概略電気的結線図、第2図、第3図は
同実施例の要部の等価回路図、第4図は他の実施
例の要部の電気的結線図である。 1……高周波増幅器、2……混合器、3……局
部発振器、4,6……中間周波増幅器、5……ノ
イズ増幅器、7……検波器、8……低周波増幅
器、9……スピーカ、a……入力側トランス、b
……出力側トランス、Q1……制御用トランジス
タ、Q2,Q3……ON―OFF用トランジスタ、
D1,D2……ダイオード、C1〜C4……コンデン
サ、R1〜R6……抵抗。

Claims (1)

  1. 【特許請求の範囲】 1 同調コンデンサとの間で並列共振回路を構成
    する入力側トランスの二次側コイルに直列で上記
    同調コンデンサに並列接続された第1のトランジ
    スタと、同様に同調コンデンサとの間で並列共振
    回路を構成する出力側トランスの一次側コイルに
    直列で上記同調コンデンサに並列に接続された第
    2のトランジスタとを有し、上記第1、第2のト
    ランジスタのスイツチングにより上記並列共振回
    路の共振周波数を変化させるスイツチング手段
    と、上記第1及び第2のトランジスタの同極側を
    互に接続した接続点及び上記第1、第2のトラン
    ジスタのベースにそれぞれバイアス抵抗を介して
    電源電圧を印加する電源供給手段と、受信機への
    ノイズの混入の有無を検出するノイズ検出手段に
    応動して上記第1、第2のトランジスタのベース
    への印加電圧を変化させるように上記電源供給手
    段を制御する制御手段を備えたことを特徴とする
    受信機のノイズブランカ回路。 2 制御回路として、ノイズ信号混入時にこれを
    検出してONとなるトランジスタを用い、このト
    ランジスタのON時に電源電圧の印加をしや断も
    しくは低減するようにしたことを特徴とする特許
    請求の範囲第1項記載の受信機のノイズブランカ
    回路。
JP6703378A 1978-06-02 1978-06-02 Noise blanker circuit for receiver Granted JPS54158109A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6703378A JPS54158109A (en) 1978-06-02 1978-06-02 Noise blanker circuit for receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6703378A JPS54158109A (en) 1978-06-02 1978-06-02 Noise blanker circuit for receiver

Publications (2)

Publication Number Publication Date
JPS54158109A JPS54158109A (en) 1979-12-13
JPS6229931B2 true JPS6229931B2 (ja) 1987-06-29

Family

ID=13333148

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6703378A Granted JPS54158109A (en) 1978-06-02 1978-06-02 Noise blanker circuit for receiver

Country Status (1)

Country Link
JP (1) JPS54158109A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4331124Y1 (ja) * 1966-02-25 1968-12-18
JPS4997561A (ja) * 1973-01-17 1974-09-14

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4331124Y1 (ja) * 1966-02-25 1968-12-18
JPS4997561A (ja) * 1973-01-17 1974-09-14

Also Published As

Publication number Publication date
JPS54158109A (en) 1979-12-13

Similar Documents

Publication Publication Date Title
US4035732A (en) High dynamic range receiver front end mixer requiring low local oscillator injection power
JPH0117855Y2 (ja)
US4160953A (en) Self-oscillation mixer circuits
US4194158A (en) Integrated front end circuit for VHF receiver
US4056787A (en) Self-oscillating mixer circuit
US4048569A (en) Receiver automatic gain control system
JPS6229931B2 (ja)
US2894126A (en) Radio frequency amplifier and converter
US4845445A (en) Amplifier
US4274066A (en) Quartz crystal oscillator
JPS5915140Y2 (ja) ノイズブランカ−のゲ−ト回路
GB2147754A (en) Frequency multiplying circuit
JPS6229932B2 (ja)
JPH0767050B2 (ja) 周波数変換回路
JPS6324656Y2 (ja)
JP2785199B2 (ja) アイソレーション回路
GB2038580A (en) Self oscillating mixer
JPS6017933Y2 (ja) ベ−ス接地形トランジスタ増幅回路
JP3271343B2 (ja) 集積化発振回路
JPS5922416A (ja) 高周波増幅回路
JPS6244602Y2 (ja)
JPS6121885Y2 (ja)
JPS5827570Y2 (ja) テレビジヨン受像機用チユ−ナ
JPH0510419Y2 (ja)
JPS6143323Y2 (ja)