JPS62290980A - 並列型表示方式 - Google Patents

並列型表示方式

Info

Publication number
JPS62290980A
JPS62290980A JP13363886A JP13363886A JPS62290980A JP S62290980 A JPS62290980 A JP S62290980A JP 13363886 A JP13363886 A JP 13363886A JP 13363886 A JP13363886 A JP 13363886A JP S62290980 A JPS62290980 A JP S62290980A
Authority
JP
Japan
Prior art keywords
frame memory
characters
images
coordinates
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13363886A
Other languages
English (en)
Inventor
Akio Hayashi
昭夫 林
Yoshiyuki Nakayama
中山 良幸
Shinji Kimura
信二 木村
Kenjiro Mori
森 賢二郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP13363886A priority Critical patent/JPS62290980A/ja
Publication of JPS62290980A publication Critical patent/JPS62290980A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Generation (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 〔産業上の利用分野〕 本発明は、ビットマツプ式表示装置において。
フレームメモリにイメージや文字あるいは図形を高速に
書き込む際に有効な方式に関する。
〔従来の技術〕
ビットマツプ式表示装置に文字あるいは図形を表示させ
る際1画面に表示するイメージを画面上に位置づけられ
た格子点の4度あるいは色調を表わすビットパターンデ
ータとしてフレームメモリ上に作成する。すなわち文字
あるいは図形をイメージ化する必要がある。近年表示装
置の薄型化のニーズの高まりと併行して、液晶マトリク
スのX。
Y%極の各々に、走査機構を付けたテレビジョンなどが
開発されているが、従来の方式には以下の如き問題があ
った。
〔発明が解決しようとする問題点〕
従来のビットマツプ式表示itはフレームメモリ上のイ
メージを操作する機構をただひとつしか設けていなかっ
たために文字あるいは図形をフレームメモリ上にイメー
ジ化する際、ある時点では、−回の操作の単位でしか文
字あるいは図形を41き込むことができないという問題
があった。
本発明の目的はフレームメモリ上の複数点で同時にイメ
ージ、イメージ化された文字1図形を書き込むことが出
来る並列表示方式を提供することにある。
〔問題点を解″決するための手段〕
ビットマツプ式表示装置に文字あるいは図形を表示する
際に1文字あるいは図形をフレームメモリ上に高速に書
き込むために複数の区分フレームメモリ操作機構を設け
ることによりフレームメモリ上の複数点で同時にイメー
ジやイメージ化された文字あるいは図形をフレームメモ
リ上に書キ込むことができるようにした。
〔作用〕
本発明では、たとえば第1図に示すように、フレームメ
モリ101上に書き込む文字102&るいは図形103
を複数の区画に分割して取扱い、分割することによって
できたそれぞれの区画に。
独立して操作できる区分フレームメモリ操作機構を対応
させることによυ、各区画ごとにイメージやイメージ化
された文字あるいは図形を同時にフレームメモリ上KM
き込む作用がある。
〔実施例〕
以下1本発明の一実施例全図面により詳細に説明する。
第2図は1本発明の実施例としての表示装置の概観図を
示したものである。図のように1表示装置はキーボード
210と、C凡T表示部220からなシ、キーボード2
10には、カーソル移動キー211.カーソル位置決定
キー212.一群の文字キー213が設けられている。
第3図に示した直線301を描画する処理の流れの詳細
について第4図に示したような本発明による並列操作型
表示方式を実現する装置の一例のブロック図を用いて説
明する。CRT表示部401上でのカーソル位m慣報は
CRTドライバ415によりレジスタ416に格納され
る。一群の文字キー213によって直線描画のコマンド
を発行すると、CPU417は記憶装置418内のプロ
グラムを起動する。次に、直線301の一端の位置31
0にカーソル移動キー211Vcよってカーソルを会わ
せカーソル位置決定キー212を押下する。これによ5
CPU417はカーソル位置が格納されているレジスタ
416から直線の一端の位置の座標をレジスタA419
に格納する。続いて直線の他端の位!t311にカーソ
ル移動キー211によってカーソルを合わせカーソル位
置決定キー212を押下する。これによりCPU417
はカーソル位置が格納されているレジスタ416から直
線の他端の位置の座標をレジスタB420に格納する。
矩形302,303,304はフレームメモリを分割し
た区画を表わしており、その区画の境界の座標はそれぞ
れ各区分フレームメモリ操作機構404゜405.40
6に対応した境界座標レジスタ407゜408.409
に格納されている。咀し、境界上の各ドツトは、単一の
区画に含まれるように決めておく。矩形305,306
,307は、それぞれ矩形302,303,304より
1ドツト大きイ区1fi’&表しておりその区画の境界
の座標はそれぞれ境界座標レジスタ407.4138,
409に格納されている矩形302,303,304の
境界の座標より計算することができる。CPU417は
レジスタA419およびレジスタB420に格納された
直線の両端の座標および視界座標レジスタ407,40
8.41)9に格納されたフレームメモリを分割した区
画の視界の座標から、直、腺301と前記区画302,
303,304および305.306,307の境界と
の交点の座標312.313,314,315ft計算
し1区分フレームメモリ操作機構404に対応する図形
座標レジスタ4101C直線301の一端310の座標
および直線301と区画302との交点312の座標お
よび直線301と区画302より1ドツト大きい区画3
05との交点313の座標を格納し1区分フレームメモ
リ操作機構405に対応する図形座標レジスタ411に
直線301と区画303との交点313,314の座標
および直線301と区画303より1ドツト大きい区画
306との交点312,315の座標を格納し5区分フ
レームメモリ操作機構406に対応する図形座体レジス
タ412に直線301と区画304との交点315の座
標および直線301と区画304より1ドツト大きい区
画307との交点314の座標および直線301の一端
311の座標を@帖する。フレームメモリ管浬装置42
4ば、トライステートバツンア431,432,433
,434゜435.436を制御することによシフレー
ムメモリ信号線のON、OFFを行ない、区分フレーム
メモリ操作機構404,405,406のフレームメモ
リ421,422,423への書き込みおよびビデオ制
御袋f402のフレームメモリ421.422,423
からの読み出しを管理している。フレームメモリ管理装
[1424は、ビデオ制御装置402がフレームメモリ
421,422゜423の内容を読み出していない期間
に、トライステートバッファ431,432,433を
ONにし、トライステートバッファ434,435゜4
36をOFFにするとともに各区分フレームメモリ操作
機構404,405,406に対して同時にフレームメ
モリへの書き込みを許可する。矩形302で表わされた
7)−ムメモリの区画に対応する区分フレームメモリ操
作機構404はフレームメモリ管理装置424からフレ
ームメモリへの薔き込みを許可されると図形座標レジス
タ410から座標310および座標312を読みだしフ
レームメモリ上で座標310に対応する点と座標312
に対応する点を結ぶ直線をフレームメモリ上のドツトで
イメージ化し、フレームメモリ421に書き込み、また
図形座標レジスタ410から座標312および座標31
3を読みだし、両座源に対応する点を結ぶ直線全構成す
るドツトのうち、区画302に含まれるドツトを判定し
てフレームメモリ421に遵き込む。同時に矩形303
で表わされた7レームメモリの区画に対応する区分フレ
ームメモリ操作機構405は図形座標レジスタ411か
ら座標313お工び座標314を読みだしフレームメモ
リ上で座標313に対応する点と座標314に対応する
点を結ぶ直線をフレームメモリ上のドツトでイメージ化
し、フレームメモリ422に書き込み、また図形座標レ
ジスタ411から座標312および座標313を読みだ
し1両座標に対応する点を結ぶ直線を構成するドツトの
うち1区画303に含まれるドツトを判定してフレーム
メモリ422に書き込み1図形座標レジスタ411から
座標314および座標315を読みだし1両座標に対応
する点を結ぶ直線を構成するドツトのうち1区画303
に含まれるドツトを判定してフレームメモリ422に書
き込む。同時に矩形304で表わされた7レームメモリ
の区画に対応する区分フレームメモリ操作機構406は
図形座標レジスタ412から座標315に対応する点お
よび座標311に対応する点を読みだしフレームメモリ
上で座標315に対応する点と座標311に対応する点
を結ぶ直線分フレームメモリ上のドツトでイメージ化し
、フレームメモリ423に4き込み、また図形座標レジ
スタ412から座標3142よび座標315を視みだし
2両座標に対応する点を結ぶ直線を構成するドツトのう
ち、区画304によまれるドツトを判定してフレームメ
モリ423に書き込む。フレームメモリ管理装置424
はビデオ制御装置402がCRT表示部401に表示を
行なうときには、トライステートバッファ431,43
2,433をOFFにし、トライステートバッファ43
4,435,436をONにする。これてより、ビデオ
制御袋d402はフレームメモリ421,422,42
3を連続したひとつのフレームメモリとして取り扱うこ
とができる。ビデオ制御装置402はフレームメモリ4
21,422,423からCRT表示部401に表示す
るラスタに対応する内容を読み出し、その[4を順次C
RT表示部401に送り出す。以上のよう(C〕L/−
ムメモリ区分機構と複数の区分フレームメモリ操作機構
を待つことにより図形をフレームメモリ上に高速に−a
t込むことが可能である。
〔発明の効果〕
本発明によれば、ビットマツプ式表示装置に文字あるい
は図形を表示する際しこイメージやイメージ化された文
字あるいは図形をフレームメモリ上に書き込むために必
要な時間を短縮するのに効果がある。
【図面の簡単な説明】

Claims (1)

    【特許請求の範囲】
  1. 1、画面に表示するイメージをフレームメモリ上にもつ
    ビットマップ式表示装置において、該フレームメモリを
    複数の区画に分割し、該分割したそれぞれの区画を独立
    に操作できる区分フレームメモリ操作機構を持ち、複数
    の区分フレームメモリ操作機構を用いて、イメージをフ
    レームメモリ上に複数箇所で同時に書き込むことを特徴
    とする並列型表示方式。
JP13363886A 1986-06-11 1986-06-11 並列型表示方式 Pending JPS62290980A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13363886A JPS62290980A (ja) 1986-06-11 1986-06-11 並列型表示方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13363886A JPS62290980A (ja) 1986-06-11 1986-06-11 並列型表示方式

Publications (1)

Publication Number Publication Date
JPS62290980A true JPS62290980A (ja) 1987-12-17

Family

ID=15109498

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13363886A Pending JPS62290980A (ja) 1986-06-11 1986-06-11 並列型表示方式

Country Status (1)

Country Link
JP (1) JPS62290980A (ja)

Similar Documents

Publication Publication Date Title
EP0132562B1 (en) Composite display system
US5959638A (en) Method and apparatus for constructing a frame buffer with a fast copy means
JP3734226B2 (ja) 圧縮され、ワード整合されたビットマップを高速ブロック転送する方法および装置
CA2159764C (en) Text optimization
JPH0516039B2 (ja)
JPS62290980A (ja) 並列型表示方式
JP2737898B2 (ja) ベクトル描画装置
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JPH0120748B2 (ja)
JPS63137378A (ja) グラフイツクス処理システム
JPS6158838B2 (ja)
JPH08123936A (ja) 地図図形表示処理方法
JPH10510634A (ja) 表示画面上へのデータのブロックの表示を制御する回路、システム及び方法
JPS59143194A (ja) 画像表示装置
JPS61137191A (ja) スクロ−ル表示装置
JPS6061792A (ja) 文字表示方式
JP2605609B2 (ja) ドット表示処理装置
JPH0253797B2 (ja)
JPS6149231A (ja) 表示図形の移動方法
JPS63195696A (ja) 高速描画方法
JPH0126071B2 (ja)
JPH01142789A (ja) ハードコピー制御方式
JPS62191883A (ja) 文字表示制御装置
JPS58225473A (ja) 図形表示装置のクリツプ回路
JPS62141588A (ja) マルチウインドウ表示方式