JPS62225077A - 垂直ブランキングパルス発生回路 - Google Patents
垂直ブランキングパルス発生回路Info
- Publication number
- JPS62225077A JPS62225077A JP6731886A JP6731886A JPS62225077A JP S62225077 A JPS62225077 A JP S62225077A JP 6731886 A JP6731886 A JP 6731886A JP 6731886 A JP6731886 A JP 6731886A JP S62225077 A JPS62225077 A JP S62225077A
- Authority
- JP
- Japan
- Prior art keywords
- output
- circuit
- vertical
- input
- pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000630 rising effect Effects 0.000 claims abstract description 12
- 238000010586 diagram Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
Landscapes
- Details Of Television Scanning (AREA)
- Pulse Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、コンピュータやテレビのディスプレイモニタ
ー等の映像出方用モニターに使用する偏向回路に間する
ものであって、特にこれをIC化された簡素なローコス
トの垂直プランキングバルス発生回路に関するものであ
る。
ー等の映像出方用モニターに使用する偏向回路に間する
ものであって、特にこれをIC化された簡素なローコス
トの垂直プランキングバルス発生回路に関するものであ
る。
就中、高精細度アンダースキャンディスプレイ等にその
効果を発揮する垂直ブランキングパルス発生回路に関す
るものである。
効果を発揮する垂直ブランキングパルス発生回路に関す
るものである。
(従来の技術)
従来、垂直ブランキングパルス発生回路は9例えば第3
図と第4図のブロックダイアグラムが示すごときものが
あった。即ち、第3図のものは。
図と第4図のブロックダイアグラムが示すごときものが
あった。即ち、第3図のものは。
TV用偏向ICの垂直ブランキング出力を利用したもの
であった。そして、第4図のものは、垂直偏向ヨークリ
トレースパルスを利用する場合である。
であった。そして、第4図のものは、垂直偏向ヨークリ
トレースパルスを利用する場合である。
(発明が解決しようとした問題点)
而して、従来の水平ブランキング回路同様、上記のいず
れの回路方式においても垂直リトレース期を完全にブラ
ンキングパルスにて消却する事が出来ずリトレース期間
直前、直後の偏向歪が画面上に現れてしまう。
れの回路方式においても垂直リトレース期を完全にブラ
ンキングパルスにて消却する事が出来ずリトレース期間
直前、直後の偏向歪が画面上に現れてしまう。
そして、従来の方式は、第5図に示すごとくに水平・垂
直ブランキング双方が非同期な為、垂直ブランキングの
始点Aと終点Zが水平走査線Sの途中となり2画面上下
端においてきれの良い美しいブランキングが得られなか
った。
直ブランキング双方が非同期な為、垂直ブランキングの
始点Aと終点Zが水平走査線Sの途中となり2画面上下
端においてきれの良い美しいブランキングが得られなか
った。
(問題点を解決するための手段)
本発明に係る垂直ブランキングパルス発生回路は2以上
の問題点に鑑みて、これを垂直帰線期間に任意の幅でブ
ランキングパルスを発生させ、これにより垂直帰線期間
終点の偏向歪を完全に消却するように為した。
の問題点に鑑みて、これを垂直帰線期間に任意の幅でブ
ランキングパルスを発生させ、これにより垂直帰線期間
終点の偏向歪を完全に消却するように為した。
以下に2本発明に係る垂直ブランキングパルス発生回路
の具体的な構成を述べる。
の具体的な構成を述べる。
先ず、正極性垂直同期信号の入力を有したワンショット
マルチバイブレータがある。このワンショットマルチバ
イブレークは、上記の正極性垂直同期信号の立ち上がり
時に立ち上がり垂直帰線消却に必要な時間経過後に立ち
下がるパルスを出力する第1の出力と、更に、これとは
逆に上記の正極性垂直同期信号の立ち上がり時に立ち下
がり垂直帰線消却に必要な時間経過後に立ち上がるパル
スを出力する第2の出力とを有する。
マルチバイブレータがある。このワンショットマルチバ
イブレークは、上記の正極性垂直同期信号の立ち上がり
時に立ち上がり垂直帰線消却に必要な時間経過後に立ち
下がるパルスを出力する第1の出力と、更に、これとは
逆に上記の正極性垂直同期信号の立ち上がり時に立ち下
がり垂直帰線消却に必要な時間経過後に立ち上がるパル
スを出力する第2の出力とを有する。
次に、ナンド回路がある。このナンド回路は。
上記のワンショットマルチバイブレータの第2の出力を
入力する第1の入力と、正極性水平ブランキングパルス
を入力する第2の入力とを有している。
入力する第1の入力と、正極性水平ブランキングパルス
を入力する第2の入力とを有している。
そして、アンド回路がある。このアンド回路は、上記の
ナンド回路の出力を入力する第1の入力を有し、さらに
上記のワンショットマルチバイブレータの第1の出力を
入力する第2の入力とを有する。
ナンド回路の出力を入力する第1の入力を有し、さらに
上記のワンショットマルチバイブレータの第1の出力を
入力する第2の入力とを有する。
最後に、フリップフロップ回路がある。このフリップフ
ロップ回路は、上記のアンド回路の出力をクロック信号
として入力するクロック信号入力と、上記のナンド回路
の出力を分岐してクリア信号として入力するクリア信号
入力とを有している。
ロップ回路は、上記のアンド回路の出力をクロック信号
として入力するクロック信号入力と、上記のナンド回路
の出力を分岐してクリア信号として入力するクリア信号
入力とを有している。
(作用)
以上の如き構成に為した故に9本発明に係る垂直ブラン
キングパルス発生回路は、下記のごとき作用が生じた。
キングパルス発生回路は、下記のごとき作用が生じた。
先ず、正極性垂直同期信号の入力を有したワンショット
マルチバイブレータが、上記の正極性垂直同期信号の立
ち上がり時に立ち上がり垂直帰線消却に必要な時間経過
後に立ち下がるパルスを出力する第1の出力と、更に、
これとは逆に上記の正極性垂直同期信号の立ち上がり時
に立ち下がり垂直帰線消却に必要な時間経過後に立ち上
がるパルスを出力する第2の出力とを出す。
マルチバイブレータが、上記の正極性垂直同期信号の立
ち上がり時に立ち上がり垂直帰線消却に必要な時間経過
後に立ち下がるパルスを出力する第1の出力と、更に、
これとは逆に上記の正極性垂直同期信号の立ち上がり時
に立ち下がり垂直帰線消却に必要な時間経過後に立ち上
がるパルスを出力する第2の出力とを出す。
次に、ナンド回路が、上記のワンショットマルチバイブ
レータの第2の出力信号と、正極性水平ブランキングパ
ルスとで、ナンド信号を出す。
レータの第2の出力信号と、正極性水平ブランキングパ
ルスとで、ナンド信号を出す。
そして、アンド回路が、上記のナンド回路の出力を入力
する第1の入力し、さらに上記のワンショットマルチバ
イブレータの第1の出力を入力してアンド信号を出して
いる。
する第1の入力し、さらに上記のワンショットマルチバ
イブレータの第1の出力を入力してアンド信号を出して
いる。
最後に、フリップフロップ回路が、上記のアンド回路の
出力をクロック信号として入力し、上記のナンド回路の
出力を分岐してクリア信号として入力するクリア信号入
力して垂直ブランキングパルスを発生させている。
出力をクロック信号として入力し、上記のナンド回路の
出力を分岐してクリア信号として入力するクリア信号入
力して垂直ブランキングパルスを発生させている。
従フて、これにより、偏向歪みを完全に消却し、特に垂
直ブランキングパルスの終点を水平ブランキングパルス
の始点と同期させて1画面上で見える走査線を最上部右
端で垂直ブランキングが終了するように為している。
直ブランキングパルスの終点を水平ブランキングパルス
の始点と同期させて1画面上で見える走査線を最上部右
端で垂直ブランキングが終了するように為している。
(実施例)
本発明に係る垂直ブランキングパルス発生回路を、その
一実施例を用いてそれを示す添付の図面と共に以下に詳
細に述べる。
一実施例を用いてそれを示す添付の図面と共に以下に詳
細に述べる。
第1図は9本発明に係る垂直ブランキングパルス発生回
路の一実施例の回路図を示したものである。
路の一実施例の回路図を示したものである。
第2図は、そのタイムチャートを示したものである。
先ず、遅延回路骨のIC,を有したワンショットマルチ
バイブレータlがある。このワンショットマルチバイブ
レータ1は、正極性垂直同期信号の入力ilを有し、第
2図に示すごとく、上記の正極性垂直同期信号の立ち上
がり時に立ち上がり垂直帰線消却に必要な時間経過後に
立ち下がるパルスaを出力する第1の出力と、更に、こ
れとは逆に上記の正極性垂直同期信号の立ち上がり時に
立ち下がり垂直帰線消却に必要な時間経過後に立ち上が
るパルスbを出力する第2の出力とを有している。
バイブレータlがある。このワンショットマルチバイブ
レータ1は、正極性垂直同期信号の入力ilを有し、第
2図に示すごとく、上記の正極性垂直同期信号の立ち上
がり時に立ち上がり垂直帰線消却に必要な時間経過後に
立ち下がるパルスaを出力する第1の出力と、更に、こ
れとは逆に上記の正極性垂直同期信号の立ち上がり時に
立ち下がり垂直帰線消却に必要な時間経過後に立ち上が
るパルスbを出力する第2の出力とを有している。
次に、ナンド回路2がある。このナンド回路2は、上記
のワンショットマルチバイブレータ】の第2の出力を入
力する第1の入力と、正極性水平ブランキングパルスを
入力する第2の入力12とを有している。これにより、
第2図に示すCのごとき出力を出している。
のワンショットマルチバイブレータ】の第2の出力を入
力する第1の入力と、正極性水平ブランキングパルスを
入力する第2の入力12とを有している。これにより、
第2図に示すCのごとき出力を出している。
そして、アンド回路3がある。このアンド回路3は、上
記のナンド回路2の出力を入力する第1の入力を有し、
さらに上記のワンショットマルチバイブレータ1の第1
の出力を入力する第2の入力とを有する。これにより、
第2図に示すdのごとき出力を出している。
記のナンド回路2の出力を入力する第1の入力を有し、
さらに上記のワンショットマルチバイブレータ1の第1
の出力を入力する第2の入力とを有する。これにより、
第2図に示すdのごとき出力を出している。
最後に、Dタイプのフリップフロップ回路4がある。こ
のフリップフロップ回路4は、上記のアンド回路3の出
力をクロック信号として入力するクロック信号入力と、
上記のナンド回路2の出力を分岐してクリア信号として
入力するクリア信号入力とを有している。これにより、
第2図に示すeのごとき出力を出している。
のフリップフロップ回路4は、上記のアンド回路3の出
力をクロック信号として入力するクロック信号入力と、
上記のナンド回路2の出力を分岐してクリア信号として
入力するクリア信号入力とを有している。これにより、
第2図に示すeのごとき出力を出している。
尚、第2図中のfは、垂直偏向波形を示している。
(発明の効果)
本発明に係る垂直ブランキングパルス発生回路は4以上
の如き構成に為した故に、簡単な回路で垂直帰線期間に
任意の幅でブランキングパルスを発生させ、これにより
垂直帰線期間の終点の偏向歪を完全に消却することがで
きた。
の如き構成に為した故に、簡単な回路で垂直帰線期間に
任意の幅でブランキングパルスを発生させ、これにより
垂直帰線期間の終点の偏向歪を完全に消却することがで
きた。
又、垂直ブランキングパルスの終点を水平ブランキング
パルスの始点と同期させて9画面上で見える走査線を最
上部右端で垂直ブランギングが終了するように為した。
パルスの始点と同期させて9画面上で見える走査線を最
上部右端で垂直ブランギングが終了するように為した。
従って、高精細度アンダースキャンディスプレイ等にそ
の効果を大いに発揮することが出来た。
の効果を大いに発揮することが出来た。
そして、垂直ブランキング始点は、必ず垂直リトレース
始点の前になり、又ブランキングパルス幅を任意に調整
出来る為垂直リトレース期間を直前、直後を含め完全に
消却する事が出来た。
始点の前になり、又ブランキングパルス幅を任意に調整
出来る為垂直リトレース期間を直前、直後を含め完全に
消却する事が出来た。
更に、垂直ブランキング終点が水平走査に同期している
為2画面上端走査線右端にて必ず垂直ブランキング期間
が終了し、美しい画面を得ろ事が出来た。
為2画面上端走査線右端にて必ず垂直ブランキング期間
が終了し、美しい画面を得ろ事が出来た。
第1図は2本発明に係る垂直ブランキングパルス発生回
路の一実施例の回路図を示したものである。 第2図は、そのタイムチャートを示したものである。 第3図は、従来の垂直ブランキング回路の一実施例のブ
ロックダイアグラムである。 第4図は、その別の実施例のブロックダイアグラムであ
る。 第5図は、従来のものの走査線の状態を表した一部省略
概略図である。 I、・・・正極性垂直同期信号 12・・・正極性水平ブランキング信号l・・・ワンシ
ョットマルチバイブレータ4・・・フリップフロップ回
路
路の一実施例の回路図を示したものである。 第2図は、そのタイムチャートを示したものである。 第3図は、従来の垂直ブランキング回路の一実施例のブ
ロックダイアグラムである。 第4図は、その別の実施例のブロックダイアグラムであ
る。 第5図は、従来のものの走査線の状態を表した一部省略
概略図である。 I、・・・正極性垂直同期信号 12・・・正極性水平ブランキング信号l・・・ワンシ
ョットマルチバイブレータ4・・・フリップフロップ回
路
Claims (2)
- (1)正極性垂直同期信号の入力を有したワンショット
マルチバイブレータであって上記 の正極性垂直同期信号の立ち上がり時に立 ち上がり垂直帰線消却に必要な時間経過後 に立ち下がるパルスを出力する第1の出力 と逆に上記の正極性垂直同期信号の立ち上 がり時に立ち下がり垂直帰線消却に必要な 時間経過後に立ち上がるパルスを出力する 第2の出力とを有するもの、該ワンショッ トマルチバイブレータの第2の出力を入力 する第1の入力と正極性水平ブランキング パルスを入力する第2の入力とを有するナ ンド回路、該ナンド回路の出力を入力する 第1の入力と上記のワンショットマルチバ イブレータの第1の出力を入力する第2の 入力を有するアンド回路、該アンド回路の 出力をクロック信号として入力するクロッ ク信号入力と上記のナンド回路の出力を分 岐してクリア信号として入力するクリア信 号入力とを有するフリップフロップ回路、 より構成されることを特徴とした垂直ブラ ンキングパルス発生回路。 - (2)ワンショットマルチバイブレータとナンド回路と
アンド回路とフリップフロップ回路 、とが1個のIC化されたものであること を特徴とした特許請求の範囲1に記載の垂 直ブランキングパルス発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6731886A JPS62225077A (ja) | 1986-03-27 | 1986-03-27 | 垂直ブランキングパルス発生回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6731886A JPS62225077A (ja) | 1986-03-27 | 1986-03-27 | 垂直ブランキングパルス発生回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62225077A true JPS62225077A (ja) | 1987-10-03 |
Family
ID=13341547
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6731886A Pending JPS62225077A (ja) | 1986-03-27 | 1986-03-27 | 垂直ブランキングパルス発生回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62225077A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2734974A1 (fr) * | 1995-05-31 | 1996-12-06 | Sgs Thomson Microelectronics | Microcontroleur pour applications d'affichage d'image sur tube a ecran cathodique. |
-
1986
- 1986-03-27 JP JP6731886A patent/JPS62225077A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2734974A1 (fr) * | 1995-05-31 | 1996-12-06 | Sgs Thomson Microelectronics | Microcontroleur pour applications d'affichage d'image sur tube a ecran cathodique. |
US5917292A (en) * | 1995-05-31 | 1999-06-29 | Sgs-Thomson Microelectronics S.A. | Controller for applications pertaining to the display of images on cathode-ray tube screens |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH1152940A (ja) | マルチディスプレイ立体コンピュータグラフィックスシステムにおける左右チャンネル表示と垂直リフレッシュの同期 | |
JPS6061796A (ja) | 表示装置 | |
US4792857A (en) | Liquid crystal television | |
JPH06149181A (ja) | 映像表示装置 | |
JPS62225077A (ja) | 垂直ブランキングパルス発生回路 | |
JP3360332B2 (ja) | ビデオ信号処理装置 | |
GB1533238A (en) | Split-screen television apparatus | |
JPS6153880A (ja) | 文字画像表示制御装置 | |
JPS5958472A (ja) | 映像表示装置 | |
JPH07147659A (ja) | 液晶パネル駆動回路 | |
JPS61112187A (ja) | 表示装置の駆動回路 | |
JP2592264B2 (ja) | ビデオ信号発生装置 | |
JP4239475B2 (ja) | 走査線変換装置 | |
KR100266164B1 (ko) | 분할된 화면 동기 구현 방법 및 장치(Method for Emboding Sync of Divided Picture and Apparatus thereof) | |
JPH0354781Y2 (ja) | ||
JP2587643B2 (ja) | ビデオ信号発生方法 | |
JP3083031B2 (ja) | 文字放送装置 | |
KR0141221B1 (ko) | 액정표시판넬의 구동회로 | |
KR100298329B1 (ko) | 액정표시장치의교차구동방법 | |
JPS59214085A (ja) | 信号変換装置 | |
KR0176543B1 (ko) | 동기 신호 발생 장치 | |
KR890000842B1 (ko) | 자화면의 위치 설정 회로 | |
JPS6212284A (ja) | 信号処理回路 | |
JPS6282885A (ja) | 液晶駆動方法 | |
JPH08140019A (ja) | 画像表示装置 |