JPS62219139A - 命令実行方式 - Google Patents

命令実行方式

Info

Publication number
JPS62219139A
JPS62219139A JP61062607A JP6260786A JPS62219139A JP S62219139 A JPS62219139 A JP S62219139A JP 61062607 A JP61062607 A JP 61062607A JP 6260786 A JP6260786 A JP 6260786A JP S62219139 A JPS62219139 A JP S62219139A
Authority
JP
Japan
Prior art keywords
instruction
operand
register
address
storage register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61062607A
Other languages
English (en)
Inventor
Mika Mochinaga
みか 持永
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61062607A priority Critical patent/JPS62219139A/ja
Publication of JPS62219139A publication Critical patent/JPS62219139A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はデータ処理装置における命令の実行方式に関し
、特にプログラムの評価および検証時におけるデータ切
替え機能を提供する命令の実行方式に関する。
(従来の技術) 従来、この種のデータ処理システムの命令実行方式は、
主記憶装置から命令語レジスタに命令を胱出すと直ちに
命令の実行に移るものであった。
(発明が解決しようとする問題点) 前述した従来の命令実行方式では、プログラムの評価お
よび検証時にオペランドアドレス全変更する場合には、
手操作入力によりオペランド全一時的に書換える必要が
あった。
しかし、上記の方法では当該命令のすべてのオペランド
を手操作で曹換える必要がちり、検証効率の低下、操作
ミス、あるいはオペランドの書換えもれなどを招きやす
いと云う欠点があった。
本発明の目的は、命令のアドレスが指定されたアドレス
範囲外であれば上記命令を直接実行し、上記アドレス範
囲内にあるときには命令コード部とオペランド変更命令
と一致するか否か全調べ、一致しなければ上記命令を実
行するが、一致すれば命令のオペランド部を変更オペラ
ンドに置換した後に実行することによって上記欠点上除
去し、検証効率の低下、操作ミス、あるいはオペランド
の書換えもれがないように構成した命令実行方式を提供
することにある。
(問題点を解決するための手段) 本発明による命令実行方式はオペランド変更命令レジス
タと、指定範囲開始アドレス格納レジスタと、指定範囲
終了アドレス格納レジスタと、命令語アドレス格納レジ
スタと、命令語格納レジスタと、実行命令語レジスタと
、変更オペランドレジスタと、変更命令一致検出手投と
、アドレス範囲一致検出手段とを具備して構成したもの
であり、実行命令が指定されたメモリアドレス範囲内に
あり、且つ、命令コードが一致するときに、実行命令の
オペランドが変更オペランドレジスタの内容と置換され
て実行されるように構成した中央処理装置の命令実行方
式である。
オペランド変更命令レジスタは、オペランドの変更を望
む命令全格納するためのものである。
指定範囲開始アドレス格納レジスタは、オペランドの変
更を望む指定範囲の開始アドレス全格納するためのもの
である。
指定範囲終了アドレス格納レジスタは、上記オペランド
の変更金型む指定範囲の終了アドレスを格納するための
ものである。
命令語アドレス格納レジスタは、主記憶装置から読出さ
れた命令のアドレス金格納するためのものである。
命令語格納レジスタは、読出された命令ヲ一時的に格納
するためのものである。
実行命令語レジスタは、実行すべき命令全格納するため
のものである。
変更オペランドレジスタは、命令語レジスタへ送出する
オペランド全格納するためのものである。
変更命令一致検出手段は、主記憶装置から読出された命
令がオペランドの変更金型む命令と一致するか否か全判
断する友めのものである。
アドレス範囲一致検出手段は、主記憶装置から読出され
た命令が指定された範囲内にあるか否かを判断するため
のものである。
(実 施 例) 次に、本発明について図面全参照して説明する。
第1図は、本発明による命令実行方式t−実現する処理
フローを示すフローチャートである。
WJz図は、本発明による命令実行方式上実現するデー
タ処理システムの一実施例を示すブロック因である。
第1図において、10.20,30,40゜50.60
,70,80.90.100.110は各処理ステップ
である。
第2図において、lは中央処理装置、2は主記憶装置で
ある。中央処理装fIL1は主記憶装置2に接続されて
おり、次に実行すべき命令を格納するための実行命令語
レジスタ11と、オペランドを変更する場合に主記憶装
置2から読出された命令のオペランドと置換して実行命
令語レジスタ11に送るべきオペランド値上格納するた
めの変更オペランドレジスタ12と、オペランドの変更
を希望する命令の命令コード値全格納するためのオペラ
ンド変更命令レジスタ13と、主起憶装[21%ら読出
された命令を一時的に格納するための命令語格納レジス
タ14と、主記憶装置2から読出された命令のアドレス
を格納するための命令語アドレスレジスタ15と、指定
範囲開始アドレス格納レジスタ16と、指定範囲終了ア
ドレス格納レジスタ17とから成る。指定範囲開始アド
レス格納レジスタ16と指定範囲終了アドレス格納レジ
スタ17とは、命令語アドレス格納レジスタ15の内容
が指定された範囲内にあるものであるか否かを判断する
ために使用されるレジスタである。
次に、第1囚および第2口金参照して本発明の動作につ
いてl1lt−追って説明する。
まず、ステップlOにおいて主記憶装置2からひとつの
命令全読出し、命令語格納レジスタ14に格納する。次
に、ステップ20において読出された命令のアドレスを
命令語アドレス格納レジスタ15に格納し、ステップ3
0において上記レジスタ15の内容全指定範囲開始アド
レス格納レジスタ16の内容と比較し、ステップ40に
おいて命令語アドレス格納レジスタ15の内容の方が小
さければ命令語格納レジスタ14の内容をそのまま実行
命令語レジスタ11に移送するためのステップ100の
処理へ移る。
また、ステップ40において命令語アドレス格納レジス
タ15の内容が大きいならば、ステップ50において上
記レジスタ15の内容と指定範囲終了アドレスレジスタ
19の内容とを比較し、ステップ60において命令語ア
ドレス格納レジスタ15の内容が上記レジスタ19の内
容エフ大きければ、命令語格納レジスタ14の内容全そ
のまま実行命令語レジスタ11に移送するためのステッ
プ100の処理へ移る。また、ステップ6υにおいて命
令語アドレス格納レジスタ15の内容の方が上記レジス
タ19の内容より小さいときには、ステップ70におい
て命令語格納レジスタ14の命令の命令コード部とオペ
ランド変更命令レジスタ13の内容と全比較する。ステ
ップ80において上記両者の内容が一致しなければ、命
令語格納レジスタ14の内容をそのまま実行命令語レジ
スタ11に移送するためのステップ100の処理に移る
。また、ステップ80において上記両者の内容が一致し
たならば、ステップ90において命令語格納レジスタ1
4に格納されている命令のオペランド部全変更オペラン
ドレジスタ12の内容と置換する。その後、ステップ1
00において命令語格納レジスタ14の内容を実行命令
語レジスタ11に移送し、ステップ110において実行
命令語レジスタ11に格納されている命令を実行して終
了する。
このエフにして、中央処理装置1lllに実行命令語レ
ジスタ11、変更オペランドレジスタ12、オペランド
変更命令レジスタ13、命令語格納レジスタ14、命令
語アドレスレジスタ15、指定範囲開始アドレス格納レ
ジスタ16、ならびに指定範囲終了アドレス格納レジス
タ17t−用意し、それぞれオペランド変更命令レジス
タ13と変更オペランドレジスタ12とに対して、オペ
ランドの変更を希望する命令の命令コードと、命令語格
納レジスタ14に格納されている置換すべきオペランド
とを格納しておく。また、指定範囲開始アドレス格納レ
ジスタ16と指定範囲終了アドレス格納レジスタ17と
によって指定された範囲の開始アドレス、および終了ア
ドレスtあらかじめ格納しておくことにより、手操作入
力によるオペランドの一時的な書換えの十間會省くこと
ができる。
(発明の効果) 本発明は以上説明したように、命令のアドレスが指定さ
れたアドレス範囲外であれば上記命令を直接実行し、上
記アドレス範囲内にあるときには命令コード部とオペラ
ンド変更命令とが一致するか否か全調べ、一致しなけれ
ば上記命令ヲ夷行するが、一致すれば命令のオペランド
fak変更オペランドに置換した後に実行することによ
って、プログラムの評価ならびに検証時において手操作
入力によるオペランドの一時書換えで行う手間を省くと
ともに入力ミスや操作ミスを防ぎ、検証効率を向上でき
るため、ソフトウェアの信頼性を者しく向上できると云
う効果がある。
【図面の簡単な説明】
第1図は、本発明による命令実行方式を実現する一実施
例を示す処理のフローチャートである。 第2図は、データ処理システムにおける装置構成の実施
例を示すブロック図である。 1・・・中央処理装置  2・・・主記憶装置11.1
2,14.15.17〜19・・・レジスタ13・・・
命令一致検出手段 16・・・アドレス一致検出手段 10.20.30.40,50,60,70,80゜9
0.100,110・・・処理ステップ特許出願人  
日本電気株式会社 代理人 弁理士 井 ノ ロ   壽 才1図

Claims (1)

    【特許請求の範囲】
  1. オペランドの変更を望む命令を格納するためのオペラン
    ド変更命令レジスタと、前記オペランドの変更を望む指
    定範囲の開始アドレスを格納するための指定範囲開始ア
    ドレス格納レジスタと、前記指定範囲の終了アドレスを
    格納するための指定範囲終了アドレス格納レジスタと、
    主記憶装置から読出された命令のアドレスを格納するた
    めの命令語アドレス格納レジスタと、前記読出された命
    令を一時的に格納するための命令語格納レジスタと、実
    行すべき命令を格納するための実行命令語レジスタと、
    前記命令語レジスタへ送出するオペランドを格納するた
    めの変更オペランドレジスタと、前記主記憶装置から読
    出された命令が前記オペランドの変更を望む命令と一致
    するか否かを判断するための変更命令一致検出手段と、
    前記主記憶装置から読出された命令が指定された範囲内
    にあるか否かを判断するためのアドレス範囲一致検出手
    段とを具備し、実行命令が指定されたメモリアドレス範
    囲内にあり、且つ、命令コードが一致するときに、前記
    実行命令のオペランドが前記変更オペランドレジスタの
    内容と置換されて命令が実行されるように構成したこと
    を特徴とする中央処理装置の命令実行方式。
JP61062607A 1986-03-20 1986-03-20 命令実行方式 Pending JPS62219139A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61062607A JPS62219139A (ja) 1986-03-20 1986-03-20 命令実行方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61062607A JPS62219139A (ja) 1986-03-20 1986-03-20 命令実行方式

Publications (1)

Publication Number Publication Date
JPS62219139A true JPS62219139A (ja) 1987-09-26

Family

ID=13205168

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61062607A Pending JPS62219139A (ja) 1986-03-20 1986-03-20 命令実行方式

Country Status (1)

Country Link
JP (1) JPS62219139A (ja)

Similar Documents

Publication Publication Date Title
JPS6028015B2 (ja) 情報処理装置
JPH05250305A (ja) データ転送制御方式
JPH0810437B2 (ja) 仮想計算機システムのゲスト実行制御方式
JPS62219139A (ja) 命令実行方式
JP2731047B2 (ja) プログラムのオペランドチェック方式
JPH01205343A (ja) 電子計算機システムにおけるプロセスの中断再開方式
JPS6148741B2 (ja)
JPH03103924A (ja) データ処理装置
JPS5835648A (ja) プログラム実行制御方式
JPS62254237A (ja) インタプリタ方式の分岐命令実行方式
JPS6375948A (ja) ガ−ベジコレクシヨン制御方式
JPS59144955A (ja) 情報処理装置
JPS61199126A (ja) マイクロプログラムチエツク方式
JPH1027153A (ja) バス転送装置
JPS62247426A (ja) 大量デ−タ処理命令の処理方式
JPH02128223A (ja) 演算処理装置
JPH0535499A (ja) データ処理装置及びデータ処理方法
JPH04332045A (ja) 演算処理装置
JPS62224833A (ja) デ−タ形式の適否検査方式
JPS61123937A (ja) データ処理装置のデータ駆動型制御方式
JPS5856038A (ja) 動的マイクロコ−ド・マシン
JPS59189452A (ja) デ−タ処理装置用キユ−構造
JPH03164945A (ja) データ処理装置
JPH01175052A (ja) マイクロアドレスレジスタ機構
JPH0353348A (ja) マイクロプログラムのデバッグ方式