JPS62193404A - カレントミラ−回路 - Google Patents
カレントミラ−回路Info
- Publication number
- JPS62193404A JPS62193404A JP61036174A JP3617486A JPS62193404A JP S62193404 A JPS62193404 A JP S62193404A JP 61036174 A JP61036174 A JP 61036174A JP 3617486 A JP3617486 A JP 3617486A JP S62193404 A JPS62193404 A JP S62193404A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- collector
- mirror circuit
- current mirror
- base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003321 amplification Effects 0.000 abstract description 3
- 238000003199 nucleic acid amplification method Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明はカレントミラー回路に関し、特に厄流結合回路
に用いるカレントミラー回路に関する。
に用いるカレントミラー回路に関する。
(従来の技術とその問題点)
従来、出力インピーダンスを大きくするための多出力の
カレントミラー回路は第2図のように構成されていた。
カレントミラー回路は第2図のように構成されていた。
同図において、■は入方端子、21〜2nは出力端子、
3は電源端f、 Trs、 ’T’r+s〜Tr1n
及びTrt t Trtt 〜Trt n ハ’fji
fA+l’am率βのトランジスタである。その内で、
Trl は入力側トランジスタで、TI”’1〜Tr
tnは出方側トランジスタである。Trl はトラン
ジスタTrlt〜’rrt nとベースが共通接続して
ある。’Tryは出力側トランジスタTrt+ 〜Tr
2n とベースが共通接続してあり、このトランジスタ
Tr、のコレクタに接地してある。R1r R11〜R
1nは抵抗である。抵抗R,、R11〜R1n の抵抗
値は等しく、抵抗R,f R,、〜R,n を流れ
る電流は等しい。
3は電源端f、 Trs、 ’T’r+s〜Tr1n
及びTrt t Trtt 〜Trt n ハ’fji
fA+l’am率βのトランジスタである。その内で、
Trl は入力側トランジスタで、TI”’1〜Tr
tnは出方側トランジスタである。Trl はトラン
ジスタTrlt〜’rrt nとベースが共通接続して
ある。’Tryは出力側トランジスタTrt+ 〜Tr
2n とベースが共通接続してあり、このトランジスタ
Tr、のコレクタに接地してある。R1r R11〜R
1nは抵抗である。抵抗R,、R11〜R1n の抵抗
値は等しく、抵抗R,f R,、〜R,n を流れ
る電流は等しい。
この【電流を工。とすると、入力端子lを流れる′1流
Iinと出力端子21〜2nを流れる電流Ioutは以
下の弐(tlt t21で表わされる。
Iinと出力端子21〜2nを流れる電流Ioutは以
下の弐(tlt t21で表わされる。
従って、ミラー比CMRは以下の式(3)で表わされる
。
。
in
n+1
β
式(3)より、CMRの値はnが大きくなるに従って1
からの誤差が大きくなるが、nが1の場合でもほぼ今だ
け1からずれる。これを式で表わすと次の式(4)にな
る。
からの誤差が大きくなるが、nが1の場合でもほぼ今だ
け1からずれる。これを式で表わすと次の式(4)にな
る。
n==1のとき
β
■+β
上述した従来の出力インピーダンスを大きくする多出力
のカレントミラー回路は、出力数が少ない場合において
もミラー比の1からの誤差が大きくなるという問題があ
る。
のカレントミラー回路は、出力数が少ない場合において
もミラー比の1からの誤差が大きくなるという問題があ
る。
本発明の目的は、ミラー比の1からの誤差が小さいカレ
ントミラー回路を提供することにある。
ントミラー回路を提供することにある。
(問題点を解決するための手段)
本発明が上記問題を解決するために提供する手段は、ベ
ースが共通に接続してあるn個のトランジスタと、ベー
スが共通に接続してあるniの出力トランジスタと、入
力信号をコレクタに受ける第1のトランジスタと、前記
入力信号をベースに受ける笛2のトランジスタとから成
り、前記nilにのトランジスタと前記出力トランジス
タとは各々が一対一に対応して対をなしこれら対をなす
トランジスタはカスケード接続してあり、前記第1のト
ランジスタのベースに前記第2のトランジスタのエミツ
タが接続してあり、前記第1のトランジスタのベースは
前記n個のトランジスタのベースに接続してあり、前記
第2のトランジスタのベースは前記出力トランジスタの
ベースに接続してあるカレントミラー回路であって、前
記第2のトランジスタはマルチコレクタトランジスタで
あり、この第2のトランジスタの谷コレクタは前記n個
の出力トランジスタのコレクタに接続してあることを特
徴とする。
ースが共通に接続してあるn個のトランジスタと、ベー
スが共通に接続してあるniの出力トランジスタと、入
力信号をコレクタに受ける第1のトランジスタと、前記
入力信号をベースに受ける笛2のトランジスタとから成
り、前記nilにのトランジスタと前記出力トランジス
タとは各々が一対一に対応して対をなしこれら対をなす
トランジスタはカスケード接続してあり、前記第1のト
ランジスタのベースに前記第2のトランジスタのエミツ
タが接続してあり、前記第1のトランジスタのベースは
前記n個のトランジスタのベースに接続してあり、前記
第2のトランジスタのベースは前記出力トランジスタの
ベースに接続してあるカレントミラー回路であって、前
記第2のトランジスタはマルチコレクタトランジスタで
あり、この第2のトランジスタの谷コレクタは前記n個
の出力トランジスタのコレクタに接続してあることを特
徴とする。
(実施例)
次に本発明のカレントミラー回路の一実施例を添附図面
を参照して詳細に説明する。
を参照して詳細に説明する。
第1図は本発明のカレントミラー回路の一実施例を示す
回路図である。同図において、■は入力端子、21〜2
nは出力端子、3は電源端子であり、Trl 、 Ti
t 〜Tr、n及びTry、〜Tr2nは電流増幅率β
のトランジスタ、Tr、はn個のコレクタを有する電流
増幅率βのマルチコレクタトランジスタで、このマルチ
コレクタトランジスタTryの各コレクタはトランジス
タTr□〜Trtnの各コレクタに接続してある。尚、
Trlは入力トランジスタであり、TrH〜Trtnは
出力トランジスタである。R1t R11〜R1nは抵
抗で、この抵抗RI P R11〜R1nの抵抗値は等
しいから抵抗R1t R11〜R1n を流れる電流
は等しくなる。
回路図である。同図において、■は入力端子、21〜2
nは出力端子、3は電源端子であり、Trl 、 Ti
t 〜Tr、n及びTry、〜Tr2nは電流増幅率β
のトランジスタ、Tr、はn個のコレクタを有する電流
増幅率βのマルチコレクタトランジスタで、このマルチ
コレクタトランジスタTryの各コレクタはトランジス
タTr□〜Trtnの各コレクタに接続してある。尚、
Trlは入力トランジスタであり、TrH〜Trtnは
出力トランジスタである。R1t R11〜R1nは抵
抗で、この抵抗RI P R11〜R1nの抵抗値は等
しいから抵抗R1t R11〜R1n を流れる電流
は等しくなる。
この電流を工。とすると、入力端子lを流れる電流Ii
nは従来例で示した式(1)に等しく、出力端子21〜
2nを流れる・電流Ioutは式(5)で表わされる。
nは従来例で示した式(1)に等しく、出力端子21〜
2nを流れる・電流Ioutは式(5)で表わされる。
従って、ミラー比CMRは次の式(6)で表わされる。
式(5)より、CMRの値はnが大きくなるに従って1
からの誤差も大きくなるが、nが小さい場合の1からの
誤差は従来例に比較して小さくなる。
からの誤差も大きくなるが、nが小さい場合の1からの
誤差は従来例に比較して小さくなる。
すなわち、従来例によればnが1の場合に式(4)で表
わしたように1からの誤差が タβtであるが、本実施
例によれば、n=1のとき(6)式は以下の式(7)に
表わすようになる。すなわち 従って、本実施例のカレントミラー回路は、nが1の場
合にミラー比の1からの誤差を極く小さくすることがで
き、またミラー比が同じ場合には従来より出力数を多く
できる。
わしたように1からの誤差が タβtであるが、本実施
例によれば、n=1のとき(6)式は以下の式(7)に
表わすようになる。すなわち 従って、本実施例のカレントミラー回路は、nが1の場
合にミラー比の1からの誤差を極く小さくすることがで
き、またミラー比が同じ場合には従来より出力数を多く
できる。
(発明の効果)
以上説明したように本発明のカレントミラー回路は、ミ
ラー比の1からの誤差を小さくすることができ、またミ
ラー比を同じに設定するなら出力数を従来より多くでき
る。
ラー比の1からの誤差を小さくすることができ、またミ
ラー比を同じに設定するなら出力数を従来より多くでき
る。
第1図は本発明のカレントミラー回路の一実施例を示す
回路図、第2図は従来のカレントミラー回路の一例を示
す回路図である。 1・・・入力端子、21〜2n・・・出力端子、3・・
・電源端子、 ’rr1 y Trtt 〜Trtn
f Tr!yTrts A′Trtn・・・トランジス
タ、Tr3・・・マルチコレクタトランジスタ、R,、
R,、〜R1n・・・抵抗。
回路図、第2図は従来のカレントミラー回路の一例を示
す回路図である。 1・・・入力端子、21〜2n・・・出力端子、3・・
・電源端子、 ’rr1 y Trtt 〜Trtn
f Tr!yTrts A′Trtn・・・トランジス
タ、Tr3・・・マルチコレクタトランジスタ、R,、
R,、〜R1n・・・抵抗。
Claims (1)
- ベースが共通に接続してあるn個のトランジスタと、ベ
ースが共通に接続してあるn個の出力トランジスタと、
入力信号をコレクタに受ける第1のトランジスタと、前
記入力信号をベースに受ける第2のトランジスタとから
成り、前記n個のトランジスタと前記出力トランジスタ
とは各々が一対一に対応して対をなしこれら対をなすト
ランジスタはカスケード接続してあり、前記第1のトラ
ンジスタのベースに前記第2のトランジスタのエミッタ
が接続してあり、前記第1のトランジスタのベースは前
記n個のトランジスタのベースに接続してあり、前記第
2のトランジスタのベースは前記出力トランジスタのベ
ースに接続してあるカレントミラー回路において、前記
第2のトランジスタはマルチコレクタトランジスタであ
り、この第2のトランジスタの各コレクタは前記n個の
出力トランジスタのコレクタに接続してあることを特徴
とするカレントミラー回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61036174A JPS62193404A (ja) | 1986-02-20 | 1986-02-20 | カレントミラ−回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61036174A JPS62193404A (ja) | 1986-02-20 | 1986-02-20 | カレントミラ−回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62193404A true JPS62193404A (ja) | 1987-08-25 |
Family
ID=12462378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61036174A Pending JPS62193404A (ja) | 1986-02-20 | 1986-02-20 | カレントミラ−回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62193404A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0438136U (ja) * | 1990-07-30 | 1992-03-31 | ||
JPH0851322A (ja) * | 1994-05-27 | 1996-02-20 | Sgs Thomsom Microelectron Pte Ltd | 多出力カレントミラー |
-
1986
- 1986-02-20 JP JP61036174A patent/JPS62193404A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0438136U (ja) * | 1990-07-30 | 1992-03-31 | ||
JPH0851322A (ja) * | 1994-05-27 | 1996-02-20 | Sgs Thomsom Microelectron Pte Ltd | 多出力カレントミラー |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4647839A (en) | High precision voltage-to-current converter, particularly for low supply voltages | |
JPS62193404A (ja) | カレントミラ−回路 | |
JP3513608B2 (ja) | ディジタル/アナログ・コンバータ | |
JPS60141006A (ja) | インピ−ダンス合成回路 | |
JPH03196280A (ja) | 多入力演算増幅回路とそれを用いた積分回路 | |
GB1228148A (ja) | ||
US4295100A (en) | Microphone amplifier, in particular for telephone systems | |
JPH10276049A (ja) | トランスリニアマルチプライヤ | |
JPH0266613A (ja) | 定電流回路 | |
US5528683A (en) | Method and circuit for implementing an impedance, in particular for DC telephonic applications | |
JPS59815Y2 (ja) | 電圧・電流変換回路 | |
JPS6145314A (ja) | 絶対値電圧電流変換回路 | |
CN209844931U (zh) | 一种温度补偿型带通滤波器 | |
JPH1098336A (ja) | 高周波増幅回路 | |
JPS6252487B2 (ja) | ||
JPS6218089B2 (ja) | ||
RU1795376C (ru) | Преобразователь напр жени в ток | |
JPS61144906A (ja) | カレントミラ−回路 | |
JPS61164310A (ja) | 増幅回路 | |
JPH04117019A (ja) | 発振回路 | |
JP3063124B2 (ja) | 増幅回路 | |
JPS6221310A (ja) | 電流定倍回路 | |
JPS59112713A (ja) | インピ−ダンス変換回路 | |
JPH0346587Y2 (ja) | ||
JPS58150304A (ja) | 歪低減回路 |