JPS62174837A - ソフトウエア二重化方式 - Google Patents

ソフトウエア二重化方式

Info

Publication number
JPS62174837A
JPS62174837A JP61015646A JP1564686A JPS62174837A JP S62174837 A JPS62174837 A JP S62174837A JP 61015646 A JP61015646 A JP 61015646A JP 1564686 A JP1564686 A JP 1564686A JP S62174837 A JPS62174837 A JP S62174837A
Authority
JP
Japan
Prior art keywords
software
same
dual
output
results
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61015646A
Other languages
English (en)
Inventor
Tatsuo Takeda
武田 龍男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP61015646A priority Critical patent/JPS62174837A/ja
Publication of JPS62174837A publication Critical patent/JPS62174837A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Retry When Errors Occur (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は高い信頼性を要求されるEDPシステムに係り
、特に金融、病院、鉄道、自動車、鉄鋼、公共機関等の
オンラインシステムに関する。
〔発明の背景〕
従来のデュアルシステムは、システムの信頼性を上げる
ために同一処理を2台のCPUで行ない1トランザクシ
ヨンの処理の都度、結果を比較してから出力する方式に
なっていた。しかしこれはハード面からのみの信頼性向
上技術で、ソフトウェアの不良に対しては、フェールセ
ーフでシステムを止めない程度で終っており、ソフトウ
ェアの不良による誤処理をチェックしてから出力すると
いう点については配慮されていなかった。
〔発明の目的〕
本発明の目的はソフトウェアの不良で誤った結果になっ
てもそのまま出力している不都合を防止し、システム全
体の信頼性を向上させることにある。
〔発明の概要〕
従来のデュアルシステムの考え方をソフトウェアにも拡
大し、現在ソフトウェアの不良で誤った結果になっても
そのまN出力していたのを、コピーでなく各々独立に開
発したソフトウェアを併行して走らせ、出力結果を逐次
比較し、結果が一致したもののみを出力し、結果が一致
しなかった ユーザーに出力せず、原因を副食するよう
に考慮したソフトウェアの二重化方式である。
〔発明の実施例〕
ハード、OS1ユーザ・プログラム(UPA)とも同一
仕様で、O8,UPAはコピーしたものを用いたデュア
ル・システムA(図の左側点線内)を作る。又、これと
は別にユーザ・プログラム(UPB)がUPAと同一仕
様ながら独立に開発したものを用い、ノ\−ドはデュア
ル・システムAと同一仕様、O8はデュアル・システム
へのコピー版からなるデュアル・システムB(右側点線
内)を作る。デュアル・システムA、B各々は、従来通
りのノ・−ドチェック行なう(図のハードチェックA、
ハードチェックB)。両デュアル・システムから異常な
しとして出力されてきた結果をさらに比較(図の下側の
ソフトチェック)を行ない、同一結果のもののみを出力
する。プーアル・システムAとBとでは、ユーザ・プロ
グラムのみが違っているので、出力結果が違えば、ユー
ザ舎プログラム(ソフトウェア)の不良によることにな
り、タスク・アペンドさす。
〔発明の効果〕 本発明によれば、ソフトウェアの不良による不正結果を
最終出力前にチェックできるので、医療システムに適用
すれば、誤診防止が期待できる。
又、金融システムに適用すれば、不当な金銭の支払の防
止ができる。自動車や鉄の生産管理システムなら、不当
な発注や在庫が防げる。
プログラムの不正変更によるコンピュータ犯罪もしに(
くなり、結果的にコンピュータ犯罪の予防につながる。
【図面の簡単な説明】
第1図は本発明の一実施例のシステム構成図である。 6・・・ソフトチェック。

Claims (1)

    【特許請求の範囲】
  1. 1、同一内容の入力に対し同一内容の出力になるはずの
    仕様で、コピーでなく各々独立に開発したソフトウェア
    を、平行して走らせ、一トランザクション毎に出力が同
    一になるかチェックすることを特徴としたソフトウェア
    二重化方式。
JP61015646A 1986-01-29 1986-01-29 ソフトウエア二重化方式 Pending JPS62174837A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61015646A JPS62174837A (ja) 1986-01-29 1986-01-29 ソフトウエア二重化方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61015646A JPS62174837A (ja) 1986-01-29 1986-01-29 ソフトウエア二重化方式

Publications (1)

Publication Number Publication Date
JPS62174837A true JPS62174837A (ja) 1987-07-31

Family

ID=11894477

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61015646A Pending JPS62174837A (ja) 1986-01-29 1986-01-29 ソフトウエア二重化方式

Country Status (1)

Country Link
JP (1) JPS62174837A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0362229A (ja) * 1989-07-31 1991-03-18 Toshiba Corp 照合2重化プログラム制御方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0362229A (ja) * 1989-07-31 1991-03-18 Toshiba Corp 照合2重化プログラム制御方式

Similar Documents

Publication Publication Date Title
US6266785B1 (en) File system filter driver apparatus and method
US12008552B1 (en) Bank-driven model for preventing double spending of digital currency coexisting on multiple DLT networks
US20110125968A1 (en) Architecture and method for cache-based checkpointing and rollback
JP5341928B2 (ja) 時間的に分離した冗長プロセッサの実行を使用しての周辺機器への読み書き
CN112583805B (zh) 基于区块链的数据处理方法、装置、电子设备及存储介质
JPH0833842B2 (ja) 論理演算装置
JPS62174837A (ja) ソフトウエア二重化方式
JP2011095837A (ja) フェールセーフシステム
JP7425655B2 (ja) メモリディスパッチャ
JP2000298594A (ja) フォールトトレラント制御方法および冗長コンピュータシステム
JP2731656B2 (ja) 二重系電子計算機
Romanovsky An exception handling framework for n-version programming in object-oriented systems
JPS63296136A (ja) プログラムの正当性確認方法
JPH0317760A (ja) データ書込み確認方式
JPS6039255A (ja) ウオツチドグタイマのリセツト回路
Wildfogel et al. Efficient Testing of High Performance Transaction Processing Systems
JPH06175901A (ja) ファイルを管理する処理装置
JPS62115555A (ja) 計算機システムの補助記憶装置2重化管理方法
JP2583617B2 (ja) マルチプロセッサシステム
JPH0424862A (ja) 処理装置間の障害検出方式
JP2806779B2 (ja) ジャーナルブロック復旧方式およびジャーナルブロック復旧方法
JP3009504B2 (ja) フォールトトレラント・コンピュータ・システム
JPH04163637A (ja) セグメンテーション機能をもつ電子計算機システム
JPS62284438A (ja) ロツクドプロセツサ方式
JPS62266772A (ja) 書換え不能なフアイルの書込み制御方式