JPS62122433A - フレ−ム情報転送装置 - Google Patents
フレ−ム情報転送装置Info
- Publication number
- JPS62122433A JPS62122433A JP60261298A JP26129885A JPS62122433A JP S62122433 A JPS62122433 A JP S62122433A JP 60261298 A JP60261298 A JP 60261298A JP 26129885 A JP26129885 A JP 26129885A JP S62122433 A JPS62122433 A JP S62122433A
- Authority
- JP
- Japan
- Prior art keywords
- transmission
- circuit
- frame
- code rule
- transmission lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の利用分野〕
本発明は、複数の伝送路を用いて並列にデジタル情報を
伝送する際のフレーム情報転送装置に関するものである
。
伝送する際のフレーム情報転送装置に関するものである
。
局内伝送においてはCM I (Coded Mar
kI nversion)符号、ダイパルス符号などの
伝送符号が使われるが、この場合のフレーム情報の転送
方式として伝送符号規則違反(Code Ru1eV
1olation、以下CRVという)を用いた方式が
有利であることが、WL子通信学会技術研究報告、C3
77−171、平出、吹成「ディジタル網における局内
パルス伝送の検討」に述べられている。第4図に示すよ
うに上記方式では、端子51がら入力した情報を例えば
CMI符号化回路1でCMI符号に変換するが、端子6
1よりフレーム位置を示すパルスを入力した時にはCR
Vを施して伝送する。
kI nversion)符号、ダイパルス符号などの
伝送符号が使われるが、この場合のフレーム情報の転送
方式として伝送符号規則違反(Code Ru1eV
1olation、以下CRVという)を用いた方式が
有利であることが、WL子通信学会技術研究報告、C3
77−171、平出、吹成「ディジタル網における局内
パルス伝送の検討」に述べられている。第4図に示すよ
うに上記方式では、端子51がら入力した情報を例えば
CMI符号化回路1でCMI符号に変換するが、端子6
1よりフレーム位置を示すパルスを入力した時にはCR
Vを施して伝送する。
受信側ではCMI復号回路11で元の情報系列に戻すと
同時に、CRV検出回路21でCRVを検出してフレー
ム位置を見つける。
同時に、CRV検出回路21でCRVを検出してフレー
ム位置を見つける。
CRVを用いたフレーム情報転送方式の同期引込特性は
フレームパタンを挿入する方式よりすぐれていることが
知られているが、ミスフレーム(同期位置にあるにもか
かわらず同期はずれと判断すること)を防ぐために、同
期復帰動作への移行を一時保留する機能を有する前方保
護回路がやはり必要である。また誤り率が大きい場合に
は。
フレームパタンを挿入する方式よりすぐれていることが
知られているが、ミスフレーム(同期位置にあるにもか
かわらず同期はずれと判断すること)を防ぐために、同
期復帰動作への移行を一時保留する機能を有する前方保
護回路がやはり必要である。また誤り率が大きい場合に
は。
誤同期(同期位置ではないのに同期位置と判断すること
)を防ぐために、前方保護機能を一時休止する機能を有
している後方保護回路も必要になる。
)を防ぐために、前方保護機能を一時休止する機能を有
している後方保護回路も必要になる。
CMIなどの符号化を行って並列伝送を行う場合のフレ
ーム情報転送方式として、1本の伝送路にだけCRvを
施して伝送する方式が考えられるが、直列伝送の場合と
同様の同期引込み特性を有している。
ーム情報転送方式として、1本の伝送路にだけCRvを
施して伝送する方式が考えられるが、直列伝送の場合と
同様の同期引込み特性を有している。
本発明は、CMI符号などの符号化を行って並列伝送を
行う際に用いられ、同期引込み特性が非常にすぐれ、保
護回路を省略あるいは簡略化することが可能なフレーム
情報転送装置を得ることを目的とする。
行う際に用いられ、同期引込み特性が非常にすぐれ、保
護回路を省略あるいは簡略化することが可能なフレーム
情報転送装置を得ることを目的とする。
〔発明の概要〕
本発明によるフレーム情報転送装置は、デジタルデータ
を並列に伝送するための0本(l≧2)の伝送路のうち
、特定のm本(m≦l)の伝送路の伝送符号に、伝送符
号規則違反を同時に施す回路を設け、上記m本の伝送路
の受信側に、上記伝送符号規則違反を検出する回路と、
上記伝送符号規則違反を検出した伝送路の数が同一タイ
ムスロットに特定値n (n≦m)以上であるとき、上
記タイムスロットをフレーム内の特定位置と判別する手
段とを設けたことにより、保護回路を省略あるいは簡略
化したものである。
を並列に伝送するための0本(l≧2)の伝送路のうち
、特定のm本(m≦l)の伝送路の伝送符号に、伝送符
号規則違反を同時に施す回路を設け、上記m本の伝送路
の受信側に、上記伝送符号規則違反を検出する回路と、
上記伝送符号規則違反を検出した伝送路の数が同一タイ
ムスロットに特定値n (n≦m)以上であるとき、上
記タイムスロットをフレーム内の特定位置と判別する手
段とを設けたことにより、保護回路を省略あるいは簡略
化したものである。
つぎに本発明の実施例を図面とともに説明する。
第1図は本発明によるフレーム情報転送装置の一実施例
を示す図、第2図は上記実施例におけるフレーム位置検
出回路例を示す図、第3図は上記フレーム位置検出回路
の他の例を示す図である。
を示す図、第2図は上記実施例におけるフレーム位置検
出回路例を示す図、第3図は上記フレーム位置検出回路
の他の例を示す図である。
第1図は、4並列伝送におけるすべての伝送路に、同時
にCRVを施してフレーム情報を転送する例を示した図
である。本実施例は、情報系列の入力端子51〜54.
フレーム位置パルスの入力端子61、CMI符号化回路
1〜4、伝送り141〜44、CMI復号回路11〜1
4.CRV検出回路21〜24、フレーム位置検出回路
31、受信情報系列の出力端子55〜58、フレーム位
置パルスの出力端子62とから構成されている。CMI
符号化回路1〜4では。
にCRVを施してフレーム情報を転送する例を示した図
である。本実施例は、情報系列の入力端子51〜54.
フレーム位置パルスの入力端子61、CMI符号化回路
1〜4、伝送り141〜44、CMI復号回路11〜1
4.CRV検出回路21〜24、フレーム位置検出回路
31、受信情報系列の出力端子55〜58、フレーム位
置パルスの出力端子62とから構成されている。CMI
符号化回路1〜4では。
入力端子51〜54から入力した情報系列をCMI符号
に変換するとともに、入力端子61よりフレーム位置パ
ルスを入力したときにCRVを施す。これらの伝送符号
は伝送路41〜44をそれぞれ伝送され、CMT復号回
路11−14で受信したCMI符号を受信情報系列に変
換し、出力端子55〜58に出力する。
に変換するとともに、入力端子61よりフレーム位置パ
ルスを入力したときにCRVを施す。これらの伝送符号
は伝送路41〜44をそれぞれ伝送され、CMT復号回
路11−14で受信したCMI符号を受信情報系列に変
換し、出力端子55〜58に出力する。
CRV検出回路21〜24テはCMI符号のCRVを検
出したときに、フレーム位置検出回W&31にパルスを
送る。フレーム位置検出回路31ではCRV検出回路2
1〜24より特定数以上のパルスを同時に検出したとき
に、フレーム位置を示すパルスを出力端子62に入力す
る。また必要ならばフレーム回期保護回路を、上記フレ
ーム位置検出回路31に含む。
出したときに、フレーム位置検出回W&31にパルスを
送る。フレーム位置検出回路31ではCRV検出回路2
1〜24より特定数以上のパルスを同時に検出したとき
に、フレーム位置を示すパルスを出力端子62に入力す
る。また必要ならばフレーム回期保護回路を、上記フレ
ーム位置検出回路31に含む。
フレーム位置検出回路31の具体的な実施例を第2図に
示す。第2図に示す回路は、CRV検出回路21〜24
からのパルスを入力する端子131〜134、アンド回
路101〜104、オア回路111、およびフレーム位
置を示すパルスを出力する端子135とから構成されて
いる。上記回路ではCRV検出回路から同時に3個以上
のパルスを入力した場合に、フレーム位置を示すパルス
を出力する。本実施例によれば、真のフレーム位置にお
いてフレーム位置を示すパルスが発生しないことは、同
時に2本以上の伝送路において誤りが発生する場合に限
られるため、前方保護回路を付加しなくてもミスフレー
ムの確率は極めて小さくなる。従って前方保護回路およ
び後方、保護回路が不要になるが、保護段数を減少させ
ることが可能になる。
示す。第2図に示す回路は、CRV検出回路21〜24
からのパルスを入力する端子131〜134、アンド回
路101〜104、オア回路111、およびフレーム位
置を示すパルスを出力する端子135とから構成されて
いる。上記回路ではCRV検出回路から同時に3個以上
のパルスを入力した場合に、フレーム位置を示すパルス
を出力する。本実施例によれば、真のフレーム位置にお
いてフレーム位置を示すパルスが発生しないことは、同
時に2本以上の伝送路において誤りが発生する場合に限
られるため、前方保護回路を付加しなくてもミスフレー
ムの確率は極めて小さくなる。従って前方保護回路およ
び後方、保護回路が不要になるが、保護段数を減少させ
ることが可能になる。
例えば伝送路の誤り率をPとし、CRVを伝送したにも
かかわらすCRVとして検出されない確率をeとすると
、1本の伝送路だけでCRVによりフレーム情報を転送
する方式の場合はezpである。一方、本実施例ではe
ン4CzP”= 6P”となる。例えばp=lQ−3で
は前者のeは10−3.後者のeは6X10−’となる
。従ってミスフレーム確率をlo−4以下とした場合に
、前者ではがj刃保護回路が必要であるが、後者では不
要である。
かかわらすCRVとして検出されない確率をeとすると
、1本の伝送路だけでCRVによりフレーム情報を転送
する方式の場合はezpである。一方、本実施例ではe
ン4CzP”= 6P”となる。例えばp=lQ−3で
は前者のeは10−3.後者のeは6X10−’となる
。従ってミスフレーム確率をlo−4以下とした場合に
、前者ではがj刃保護回路が必要であるが、後者では不
要である。
第3図に示すフレーム位置検出回路31の他の例は、入
力端子131〜134、アンド回路106、前方保護回
路141.出力端子135とから構成されている。
力端子131〜134、アンド回路106、前方保護回
路141.出力端子135とから構成されている。
上記回路では、すべてのCRV検出回路から同時にパル
スが入力された場合に、フレーム位置にあると認識する
。本実施例では、フレーム位置にある4本の伝送路のC
RVのうち、いずれかの1本に誤りが生じてもミスフレ
ームとなるので、これを防ぐために前方保護回路141
を付加している。
スが入力された場合に、フレーム位置にあると認識する
。本実施例では、フレーム位置にある4本の伝送路のC
RVのうち、いずれかの1本に誤りが生じてもミスフレ
ームとなるので、これを防ぐために前方保護回路141
を付加している。
上記実施例を用いると、後方保厩回路を付加しないとす
れば、上記4本の伝送路すべてにおいて誤りが生じた場
合だけ誤同期になるため、誤同期の確率は極めて小さく
なり、同期引込み特性が極めてすぐれている。
れば、上記4本の伝送路すべてにおいて誤りが生じた場
合だけ誤同期になるため、誤同期の確率は極めて小さく
なり、同期引込み特性が極めてすぐれている。
上記のように本発明によるフレーム情報転送装置は、デ
ジタルデータを並列に伝送するための2本(l≧2)の
伝送路のうち、特定のm本(m≦l)の伝送路の伝送符
号に、伝送符号規則違反を同時に施す回路を設け、上記
m本の伝送路の受信側に、上記伝送符号規則違反を検出
する回路と、上記伝送符号規則違反を検出した伝送路の
数が同一タイムスロットに特定値n (n6m)以上で
あるとき、上記タイムスロットをフレーム内の特定位置
と判別する手段とを設けたことによって、ミスフレーム
あるいは誤同期の確率を極めて小さくすることができる
ため、保護回路を省略、あるいは簡略化をすることが可
能である。
ジタルデータを並列に伝送するための2本(l≧2)の
伝送路のうち、特定のm本(m≦l)の伝送路の伝送符
号に、伝送符号規則違反を同時に施す回路を設け、上記
m本の伝送路の受信側に、上記伝送符号規則違反を検出
する回路と、上記伝送符号規則違反を検出した伝送路の
数が同一タイムスロットに特定値n (n6m)以上で
あるとき、上記タイムスロットをフレーム内の特定位置
と判別する手段とを設けたことによって、ミスフレーム
あるいは誤同期の確率を極めて小さくすることができる
ため、保護回路を省略、あるいは簡略化をすることが可
能である。
第1図は本発明によるフレーム情報転送装置の一実施例
を示す図、第2図は上記実施例におけるフレーム位置検
出回路例を示す図、第3図は上記フレーム位置検出回路
の他の例を示す図、第4図は従来のフレーム情報転送方
式を示す図である。 1〜4・・・CMI符号化回路 11〜14・・・CMI復号回路 21〜24・・・CRV検出回路 31・・・フレーム位置検出回路 41〜44・・・伝送路
を示す図、第2図は上記実施例におけるフレーム位置検
出回路例を示す図、第3図は上記フレーム位置検出回路
の他の例を示す図、第4図は従来のフレーム情報転送方
式を示す図である。 1〜4・・・CMI符号化回路 11〜14・・・CMI復号回路 21〜24・・・CRV検出回路 31・・・フレーム位置検出回路 41〜44・・・伝送路
Claims (1)
- デジタルデータを並列に伝送するためのl本(l≧2)
の伝送路のうち、特定のm本(m≦l)の伝送符号に、
伝送符号規則違反を同時に施す回路を設け、上記m本の
伝送路の受信側に、上記伝送符号規則違反を検出する回
路と、上記伝送符号規則違反を検出した伝送路の数が同
一タイムスロットに特定値n(n≦m)以上であるとき
、上記タイムスロットをフレーム内の特定位置と判別す
る手段とを設けたフレーム情報転送装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60261298A JPS62122433A (ja) | 1985-11-22 | 1985-11-22 | フレ−ム情報転送装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60261298A JPS62122433A (ja) | 1985-11-22 | 1985-11-22 | フレ−ム情報転送装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62122433A true JPS62122433A (ja) | 1987-06-03 |
Family
ID=17359852
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60261298A Pending JPS62122433A (ja) | 1985-11-22 | 1985-11-22 | フレ−ム情報転送装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62122433A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6603777B1 (en) | 1998-05-15 | 2003-08-05 | Nec Corporation | Method and apparatus for establishing frame synchronization |
-
1985
- 1985-11-22 JP JP60261298A patent/JPS62122433A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6603777B1 (en) | 1998-05-15 | 2003-08-05 | Nec Corporation | Method and apparatus for establishing frame synchronization |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3890471A (en) | Loop data transmission arrangement employing an interloop communication terminal | |
US5200979A (en) | High speed telecommunication system using a novel line code | |
KR0178959B1 (ko) | 맨체스터 코드의 코드 규칙 방해를 이용한 충돌 탐지법 | |
EP0090019A1 (en) | CIRCUIT FOR DETECTING ERRORS IN MULTIPLE SOURCE CLOCK SIGNAL COMMUNICATIONS. | |
JPH0228939B2 (ja) | ||
US4347617A (en) | Asynchronous transmission system for binary-coded information | |
US4232387A (en) | Data-transmission system using binary split-phase code | |
US4454383A (en) | Asynchronous data transmission method and circuitry | |
US5619532A (en) | Digital communication system | |
US3439330A (en) | Error detection in paired selected ternary code trains | |
US5742135A (en) | System for maintaining polarity synchronization during AMI data transfer | |
JPS62122433A (ja) | フレ−ム情報転送装置 | |
JPS6222293B2 (ja) | ||
JPH03297236A (ja) | データ伝送方式 | |
JP2555582B2 (ja) | Cmi符号誤り検出回路 | |
KR880001024B1 (ko) | 데이터 전송방법 | |
JP2693831B2 (ja) | 補助信号伝送方式 | |
JPS5927640A (ja) | 信号衝突検出方式 | |
KR880001023B1 (ko) | 셀프콜록킹 데이타 전송시스템 | |
Comerford | Highly reliable transmission-checking scheme for digital data links | |
JPS61263326A (ja) | フレ−ム同期検出方法 | |
JPS6352828B2 (ja) | ||
SU1275514A1 (ru) | Устройство дл передачи и приема цифровой информации | |
JPS63164643A (ja) | 極性検出方法 | |
JPS62264740A (ja) | デジタル符号伝送方式の誤り検出方式 |