JPS62102385A - 携帯可能媒体 - Google Patents

携帯可能媒体

Info

Publication number
JPS62102385A
JPS62102385A JP60242213A JP24221385A JPS62102385A JP S62102385 A JPS62102385 A JP S62102385A JP 60242213 A JP60242213 A JP 60242213A JP 24221385 A JP24221385 A JP 24221385A JP S62102385 A JPS62102385 A JP S62102385A
Authority
JP
Japan
Prior art keywords
data
area
card
cpu
invalid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60242213A
Other languages
English (en)
Inventor
Yasuo Iijima
康雄 飯島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP60242213A priority Critical patent/JPS62102385A/ja
Priority to US06/922,465 priority patent/US4800520A/en
Priority to DE19863636700 priority patent/DE3636700A1/de
Priority to KR1019860009079A priority patent/KR900002070B1/ko
Priority to FR868615077A priority patent/FR2591780B1/fr
Publication of JPS62102385A publication Critical patent/JPS62102385A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Credit Cards Or The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 C発明の技術分野] この発明は、たとえばcpu、データメモリなどからな
るICカードなどの携帯可能媒体に関する。
[発明の技術的背優とその問題点] 最近、データを記録するメモリカードとしてICカード
が開発され、実用化され始めている。
このICカードには、セーントラル・プロセッシング・
ユニット(CPU) 、EPROMによって構成されて
いるデータメモリなどが内蔵されている。
しかし、上記のものではメモリ素子としてEPROMを
採用しているため、一度書込んだデータの書替え、消去
ができないようになっている。このため、不必要となっ
たデータを消去できないという欠点がある。これを補う
ため、たとえば不必要なデータを無効データとすること
により外部からそのデータを消去したという概念を持た
せるようにしている。
現在は、メモリ素子として電気的に南替え可能なEEP
ROMを採用づ゛ることにより、前記のような不必要な
データを消去できるようなっている。
しかし、単に無効データを選択して消去すると、有効デ
ータと消去したエリアが混在することになり、新規デー
タを記録する場合、どこの消去したエリアを使用したか
という情報を保持しなければならなかった。つまり、メ
モリへのアクセスのシーケンスが変化してしまうという
欠点があった。
[発明の目的] この発明は上記事情に鑑みてなされたもので、その目的
とするところは、新規データの記録領域を確保できると
ともに、無′効データを消去(未記録状態)した以降の
データの読出し、あるいは店込む際のシーケンスを変更
しなくて良い携帯可能媒体を提供することにある。
[発明の概要] この発明は上記目的を達成するために、データメモリ内
の不必要な無効データを消去(未記録状態)し、有効デ
ータのみを再配列するようにしたものである。
[発明の実施例] 以下、この発明の一実施例について、図面を参照して説
明する。
第2図および第3図は、この発明に係る端末機としての
ホームバンキングシステムにおけるICカード取扱ta
ioの構成を示すものである。このICカード取扱機1
0は、たとえば一般の店舗に設置されるものである。す
なわち、11は全体を制御するCPU(セントラル・プ
ロセッシング・ユニット)、12はデータを入力するキ
ーボード、13はCRTディスプレイ装置、14は制御
プログラムが格納されているROM(リード・オンリ・
メモリ)、15はデータが記憶されるRAM(ランダム
・アクセス・メモリ)、16は種々の印字データが出力
されるドラl−プリンタ、17はフロッピーディスク挿
入口18から挿入されたフロッピーディスク1つにおい
てデータの記憶、再生を行うフロッピーディスク装置、
20はカード挿入口21から挿入されたICカード1に
おけるメモリのデータを読取ったり、あるいはメモリ内
にデータを出込むICカード読取書込部、24は上記C
PU11を回線25を介して中央処理装置26とオンラ
イン接続するためのインターフェイス、41は利用客が
暗証番号等を入力するための利用客入力部である。上記
ICカード読取書込部20、利用客入力部41は利用客
の操作用であり、その他の各部はたとえば取扱い店舗側
の操作用である。また、上記中央処理装置26は、デー
タ伝送を制御するインターフェイス27、データ処理を
制御するホストコンピュータ28、および取引情報をフ
ァイルする取引情報ファイル29によって構成されてい
る。
上記ICカード1は第4図に示すように、その表面には
コネクト部2が設けられており、たとえば複数の端子2
a、・・・2hによって構成されている。上−肥端子2
aは動作用の電源電圧(+5V)用、端子2bは接地用
、端子2Cはクロック信号用、端子2dはリセット信号
用、端子2e〜20はデータ入出力用、端子2hはデー
タ書込み用の電源電圧(+21V)用となっている。
また、上記ICカード1の内部には、第5図に示すよう
に、制御用のCPU(セントラル・プロセッシング・ユ
ニット)3、制御プログラム、暗証番号(たとえば4桁
)、および取引データなどが記録され、EEPROMで
構成されるデータメモリ4、インターフェイス回路5、
データ処理用のRAM6および暗証照合部7によって構
成されている。上記各部はICチップで構成され、1つ
の基板上に設けられている。また、上記インターフェイ
ス回路5とコネクト部2とは配線されている。上記暗証
照合部7は、外部から供給された暗証番号とデータメモ
リ4の暗証番号とが一致するか否かを照合するものであ
る。上記データメモリ4のデータ記録エリアは、第6図
に示すように、複数のデータエリアal 、 a2 、
・・・に分割されており、各データエリアa1 、 a
2 、・・・には、ワード単位でデータが記録されるよ
うになっている。
上記データとしては、1取引ごとに取引データとして取
引日、取引金額および残高が記録されるようになってい
る。上記各データエリアa1 、a2、・・・の先頭バ
イト(1バイト)には、記録状態を示す状態データb1
、b2、・・・が記録されるようになっている。
上記状態データb1、b2、・・・は、第7図に示すよ
うに、8ビツトで構成され、第7ビツト目に、(フラグ
)が記録され、第6ビツト目に、そのデータエリアのデ
ータが有効であるか無効であるかを示すデータ(指示デ
ータ)、つまり有効データが消去されたか否かを示すデ
ータ(フラグ)が記録され、第5ビツト目から第5ビツ
ト目に、ダミト目がrOJの場合、有効データを示し、
「1」の場合、無効データを示すようになっている。
尚、前記ICカード1は、ICカード取110から供給
される1つの命令データに対して1づの応答データを出
力するようになっている。
上記利用客入力部41は、第8図に示すように、暗証入
力用のテンキー42、暗証入力途中での訂正時に投入す
る訂正キー43、およびテンキー42によって入力した
(暗証番号の)桁数を表示する入力桁数表示部45、暗
証入力時を報知する暗証入力表示器46、暗証誤りを報
知する暗証違い表示器47、およびICカード1内のデ
ータメモリ4内の無効データの消去を指示する消去キー
48によって構成されており、ICカード読取書込部2
0とケーブル23によって接続されるようになっている
。上記明証入力桁数表示部45は、たとえば4個のLE
Dによって構成されている。
上記ICカード読取書込部20は、カード取扱機10本
体とケーブル22によって接続されるようになっている
。すなわち、第9図に示すように、カード挿入口21か
ら挿入されたICカード1を搬送する搬送パス31が設
けられている。この搬送バス31にはICカード1を搬
送する際にこれを上下から挟むように位置し、回転可能
な搬送ローラ32が対になって複数個備えられている。
対になって備えられている各搬送ローラ32は搬送バス
31に沿って互いに等間隔に設けられている。
これらの各搬送ローラ32の中心から隣合う搬送ローラ
32の中心までの距離がカードの搬送方向における幅の
寸法を有している。それゆえ、ICカード1の搬送パス
31は、搬送ガイド33によって規定されている。
また、上記搬送ガイド33上にはICカード1内のCP
LJ3とデータの授受を行う読取書込器34が配置され
ている。この読取書込器34はコネクト部2と電気的に
接続するようになっている。
次に、このような構成において動作を説明する。
たとえば今、利用客はICカード取扱Iolioのカー
ド挿入口21にICカード1を挿入する。すると、IC
カード1はコネクト部2により読取m込器34と電気的
に接続される。これにより、CPLlllはCRTディ
スプレイ装置13で「暗証番号を投入して下さい」とい
う案内を行う。この案内に応じて、利用客はテンキー4
2により暗証番号を入力する。この入力に応じてCPU
、11は、入力桁数に対応する入力桁数表示部45のL
EDを点灯せしめる。これにより、利用客は入力してい
る明証番号の桁数を入力桁数表示部45で確認している
。そして、利用客による暗証番号の入力が終了すると、
上記入力された暗証番号に応じた信号および取扱機を示
す信号はCPU11からCPU3へ供給される。これに
より、CPU3は供給される利用客の暗証番号をRAM
6に記憶する。ついで、CPU3はRAM6の投入され
た暗証番号とデータメモリ4に記録されている暗証番号
との桁数と番号とを明証照合部7で照合せしめる。これ
により、暗証照合部7は桁数および番号(内容)が一致
する場合、CPU3に一致信号を出力し、桁数あるいは
番号が一致しない場合、CPU3に不一致信号を出力す
る。
ついで、CPU3は暗証照合部7からの照合結果が一致
の場合、一致信号をCPUIIへ出力し、不一致信号の
場合、データメモリ4に設けた不一致カウンタ(図示し
ない)をカウントアツプし、このカウント値が所定数(
3回)以内の際、再投入可の不一致信号をCPU11へ
出力し、上記カウント値が所定数となった際、ICカー
ド1が無効の不一致信号をCPU11へ出力する。この
結果、不一致信号が供給されるとCPU11は、暗証番
号の再投入、あるいはICカード取扱機10による取引
が不可と判断し、その旨を利用客に報知する。
また、一致信号が供給されると、CPU11はICカー
ド取扱機10による取引、つまり中央処理装置26との
取引が可能と判断し、CRTディスプレイ装置13で[
取引データを入力してください」という案内を行う。こ
の案内に応じて店舗の従業員は取引データつまり取引日
、取引の種類、取引金額をキーボード12により入力す
る。これにより、CPU11はインターフェイス24、
回線25、およびインターフェイス27を介してホスト
コンピュータ28に取引データを出力する。
すると、ホストコンピュータ28は供給される取引デー
タに対応して、取引情報ファイル29内の該当口座の内
容を更新する。
上記取引が完了した時、CPU11は取引結果としての
取引データ、つまり取引日、取引金額、残高をCPU3
に対して出力する。すると、CPtJ3はその取引デー
タをデータメモリ4内に記録せしめる。すなわち、CP
IJ3はデータメモリ4内の空きエリア、つまり各デー
タエリアal、a2、・・・の状態データb1 、b2
 、・・・を最終アドレスからチェックし、最終ワード
を判断し、この最終ワードの次のアドレスから順に上記
取引日、取引金額、残高を記録せしめる。たとえば、C
PL13は取引日、取引金額および残高を記録し、それ
らに対応する状態データの第7ビツト目にフラグを立て
、有効データが記録されたことを示す。
ついで、CPU3は前回の残高を無効データと判断し、
その残高に対応する状態データの第6ビツト目にフラグ
を立て、無効データとなったことを示す。その後、CP
U11はカード1を排出せしめる。この場合、データメ
モリ4には、第10図に示すように、取引データが記録
されるとともに、その有効か、無効かを示す状態データ
も配録される。
次に、利用客がICカード゛1内のデータメモリ4の満
杯等により、無効データを消去(未記録状態)する場合
について、第1図(a)および(b)に示すフローチャ
ートを参照しつつ説明する。まず、利用客はICカード
取扱機10のカード挿入口21にICカード1を挿入す
る(ST1)。すると、ICカード1はコネクト部2に
より読取書込器34と電気的に接続される。ついで、利
用客は消去キー48により消去モードを指定する(ST
2>。これにより、CPU11はCRTディスプレイ装
置13で「暗証番号を投入して下さい」という案内を行
う(ST3)。この案内に応じて、利用客はテンキー4
2により暗証番号を入力する(ST4)。この入力に応
じてCPL、111は、入力桁数に対応する入力桁数表
示部45のLEDを点灯せしめる。これにより、利用客
は入力している暗証番号の桁数を入力桁数表示部45で
確認している。そして、利用客による暗証番号の入力が
終了すると、上記入力された暗証番号に応じた信・号、
消去命令および取扱機を示す信号はCPLIllからC
PLJ3へ供給される(ST5)。これにより、CPL
I3は供給される利用客の暗証番号をRAM6に記憶す
る(ST6)。ついで、CPU3はRAM6の投入され
た暗証番号とデータメモリ4に記録されている暗証番号
との桁数と番号とを暗証照合部7で照合せしめる(ST
7)。これにより、暗証照合部7は桁数および番号〈内
容)が一致する場合、CPU3に一致信号を出力し、桁
数あるいは番号が一致しない場合、CPU3に不一致信
号を出力する<5T8)。
ついで、CPU3は暗証照合部7からの照合結果が不一
致信号の場合、データメモリ4に設けた不一致カウンタ
(図示しない)をカウントアツプし、このカウント値が
所定数(3回)以内の際、再投入団の不一致信号をCP
U11へ出力し、上記カウント値が所定数となった際、
ICカード1が無効の不一致信号をCPU11へ出力す
る。この結果、不一致信号が供給されるとCPU11は
、暗証番号の再投入、あるいはICカード取扱機10に
よる取引が不可と判断し、その旨を利用客に報知する(
ST9)。
また、CPU3は暗証照合部7からの照合結果が一致の
場合、ICカード1内の無効データの消去(未記録状態
)が可能であると判断する(ST10)。すると、CP
U3はデータメモリ4のデータエリアa1 、a2 、
・・・から順次状態データb1、b2、・・・を読出し
く5TII)、状態データの第6ビツト目にフラグが立
っている場合、無効データであると判断する(ST12
)。この判断の結果、無効データと判断されたデータエ
リアal 、a2 、・・・の内容を消去(未記録状態
)するとともに、状態データも初期状態つまり第7、第
6ビツト目をrOJとする(ST13)。このような無
効データの消去(未記録状態)を最初のアドレスから最
終アドレスまで行う(ST14)。
これにより、     −一一一有効データそして、C
PU3は、データメモリ4の最初のアドレスのデータエ
リアa1から順次状態データを読出しく5T15)、状
態データの第7ビツ1−目にフラグが立っていない未記
録エリアを判断する(ST16)。この判断の結果、未
記録エリアと判断されたデータエリアal  (、a2
、・・・)のアドレスをRAM6に記憶する(ST17
)。ついで、CPU3は、その次のアドレスのデータエ
リアから順次状態データを読出しく5T18)、状態デ
ータの第7ビツト目にフラグが立っており、第6ビツト
目にフラグの立っていない有効データを判断する(ST
19)。これにより、有効データを判断した場合、CP
U3は、その有効データを読出し、上記RAM6に記憶
されているアドレスのデータエリアa1 (、a2、・
・・)にその有効データを記録する(ST20)。この
とき、その対応する状態データの第7ビツト目にフラグ
を立てる。また、CPU3は、有効データの記録が正常
に行われたかを確認しく5T21、’22)、異常だっ
た場合、再び有効データの記録を行い(ST2.O>、
正常に行われ6た場合、元のデータエリアの有効データ
を消去(未記録状態)する(ST23)。
たとえば、第12図(a)に示すように、a3、a6に
消去(未記録状態)によるデータの未記録エリアが有る
場合の、再配列について説明する。
すなわち、CP IJ、 3は、データメモリ4の最初
のアドレスのデータエリアa1から順次状態データb1
、・・・を読出しく5T15)、状態データb1、・・
・の第7ビツト目にフラグが立っていない未記録エリア
を判断する(ST16)。この判断の結果、CPU3は
データエリアa3を未記録エリアと判断しそのアドレス
をRAM6に記憶する(ST17)。ついで、CPU3
は、その次のアドレスのデータエリアa4から順次状態
データb1、・・・を読出しく5T18)、状態データ
b1、・・・の第7ビツト目にフラグが立っており第6
ビツト目にフラグの立っていない有効データを判断する
(ST19)。
これにより、CPU3はデータエリアa4に有効データ
が記録されていると判断し、その有効データを読出し、
第12図(b)に示すように、上記RAM6に記憶され
ているアドレスのデータエリアa3にデータエリアa4
の有効データを記録する(ST20)。このとき、その
データエリアa3の状態データb3の第7ビツト目にフ
ラグを立てる。また、CP U、3は、データエリアa
3への有効データの記録が正常に11われたかを確認し
く5T21.22)、異常だった場合、再びデータエリ
アa3にデータエリアa4の有効データの記録を行い(
ST20>、正常に行われた場合、第12図(C)に示
すように、元のデータエリアa4の有効データを消去(
未記録状態)する(ST23)。
以後、上記同様に先頭アドレスより、データを消去(未
記録状9)したエリアをサーチし、このエリア以降に記
録されている有効データをそのエリアに記録し、この記
録侵、有効データが記録されていた元のエリアの内容を
消去(未配録状!1りする。そして、先頭アドレスに一
番近い未記録エリアの以降に有効データが存在しなくな
った場合、CPU3は消去(未記録状態)終了を判断し
く5T24)、その消去(未記録状態)終了をCPU1
1へ出力する。すると、CPLJllは処理終了を案内
するとともに、ICカード1をICカード挿入口21か
ら排出する。この結果、データメモリ4は第11図に示
すように、記録済みエリアと未記録エリアとが完全に分
離し、再配列前と同じシーケンスで処理が行える。
また、上記ステップ12で無効データが存在しなかった
場合、’CPU3はその旨をCPU11へ出力する。こ
れにより、CPU11は無効データが存在しないため、
消去(未記録状H)が行われなかったことを案内する。
上記したように、データメモリ内の不必要な無効データ
を消去(未記録状態)し、有効データのみを再配列する
ようにしたものである。これにより、新規データの記録
領域を確保できるとともに、無効データを消去(未記録
状態)した以降のデータの読出し、あるいは−込む際の
シーケンスを変更しなくて良い。また、有効データの再
配列時、有効データが別のエリアに正確に記録されてか
ら元のエリアの有効データを消去(未記録状態)してい
るため、電源断あるいは書込みエラー等により、有効デ
ータが正常に書換えられなかった場合でも、有効データ
が消去(未記録状態)されることがなく、安全性が高い
ものである。
また、無効データの消去(未記録状態)が暗証の照合に
より行われるため、安全性が損われないようになってい
る。
なお、前記実施例では、データメモリの無効データに対
する消去(未記録状態)の指示、つまり再配列の指示を
利用者のキー人力で行うようにしたが、これに限らず、
ICカードの利用時ごとに行うようにしても良い。また
、データメモリに消去(未記録状態)を行える人を特定
する暗証を記録しておくことにより、この暗証が投入さ
れた際にのみ消去(未記録状態)によるデータメモリの
再配列が行われるようにしても良い。
また、前記実施例では、一旦無効データを消去した後、
有効データを再配列するものとして説明したが、これに
限らず、無効データが記録されているエリアに未記録を
示すフラグを立てる(未記録状態)ことにより、未記録
なエリアとし、そのエリアに直後の有効データを重ね書
きすることによっても肉様に実施可能である。さらに、
ICカードを用いたが、これに限らず、データメモリと
制御素子とを有し、選択的に外部から入出力を行なうも
のであれば長り、形状もカード状でなく、棒状など他の
形状であっても良い。
[発明の効果] 以上、詳;ホしたようにこの発明によれば、新規データ
の記録lil域を確保できるとともに、無効データを消
去(未記録状態)した以降のデータの読出し、あるいは
富込む際のシーケンスを変更しなくて良い携帯可能媒体
を提供できる。
【図面の簡単な説明】
図面は、この発明の一実施例を説明するためのもので、
第1図は動作を説明するためのフローチャート、第2図
はカード取扱機の外観斜視図、第3図はカード取扱機の
概略構成ブロック図、第4図はICカードの外観斜視図
、第5図はICカードの電気回路の構成を概略的に示す
ブロック図、第6図はデータメモリの構成を説明するた
めの図゛、第7図は状態データの構成を説明するための
図、第8図は利用客入力部の構成を示す平面図、第9図
はICカード読取書込部の構成を示す断面図、第10図
、第11図および第12図はデータメモリの記録例を示
す図である。 1・・・ICカード(携帯可能媒体)、2・・・コネク
ト部、3・・・CPU、4・・・データメモリ、6・・
・RAM、7・・・暗証照合部、10・・・ICカード
取扱機、11・・・CPU、20・・・ICカード読取
書込部、34・・・読取書込器、41・・・利用客入力
部、42・・・テンキー、al 、a2、〜・・・デー
タエリア、b!、b2、〜・・・状態データ。 (a) 第4図 第6図 第8図 ヒ、、  −+  −+  2i 2′0

Claims (3)

    【特許請求の範囲】
  1. (1)制御素子とデータメモリとを有する携帯可能媒体
    において、前記データメモリのデータにそのデータが有
    効か無効かを示す指示データを付加して記録する記録手
    段と、前記無効データの消去を指定する指定手段と、こ
    の指定手段による無効データの消去時、前記データに付
    加されている指示データにより各データが有効か無効か
    を判断し、この判断結果に応じて無効データを未記録状
    態に変更するとともに、各データ間に空きエリアが生じ
    ないようにデータメモリの有効データを再配列する手段
    とを具備したことを特徴とする携帯可能媒体。
  2. (2)前記再配列する手段が、有効データを一方のエリ
    アから他方のエリアに記録し直す際、他方のエリアに有
    効データが確実に記録されてから一方のエリアの有効デ
    ータを未記録状態にするものであることを特徴とする特
    許請求の範囲第1項記載の携帯可能媒体。
  3. (3)前記未記録状態に変更する手段が、無効データを
    消去するものであることを特徴とする特許請求の範囲第
    1項記載の携帯可能媒体。
JP60242213A 1985-10-29 1985-10-29 携帯可能媒体 Pending JPS62102385A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP60242213A JPS62102385A (ja) 1985-10-29 1985-10-29 携帯可能媒体
US06/922,465 US4800520A (en) 1985-10-29 1986-10-23 Portable electronic device with garbage collection function
DE19863636700 DE3636700A1 (de) 1985-10-29 1986-10-28 Tragbare elektronische vorrichtung
KR1019860009079A KR900002070B1 (ko) 1985-10-29 1986-10-29 휴대할 수 있는 전자장치
FR868615077A FR2591780B1 (fr) 1985-10-29 1986-10-29 Dispositif electronique portatif, tel qu'une carte a circuit integre

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60242213A JPS62102385A (ja) 1985-10-29 1985-10-29 携帯可能媒体

Publications (1)

Publication Number Publication Date
JPS62102385A true JPS62102385A (ja) 1987-05-12

Family

ID=17085927

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60242213A Pending JPS62102385A (ja) 1985-10-29 1985-10-29 携帯可能媒体

Country Status (1)

Country Link
JP (1) JPS62102385A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06139140A (ja) * 1990-12-31 1994-05-20 Intel Corp 不揮発性半導体メモリのファイル構造
JP2006209808A (ja) * 1992-01-29 2006-08-10 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2016505180A (ja) * 2013-01-30 2016-02-18 ヒューレット−パッカード デベロップメント カンパニー エル.ピー.Hewlett‐Packard Development Company, L.P. 不揮発性メモリ書込み機構
US10482008B2 (en) 2015-01-23 2019-11-19 Hewlett Packard Enterprise Development Lp Aligned variable reclamation

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06139140A (ja) * 1990-12-31 1994-05-20 Intel Corp 不揮発性半導体メモリのファイル構造
JP2006209808A (ja) * 1992-01-29 2006-08-10 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2008282429A (ja) * 1992-01-29 2008-11-20 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2009146458A (ja) * 1992-01-29 2009-07-02 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2010049712A (ja) * 1992-01-29 2010-03-04 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2010049713A (ja) * 1992-01-29 2010-03-04 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2010049714A (ja) * 1992-01-29 2010-03-04 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2011103137A (ja) * 1992-01-29 2011-05-26 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2011222051A (ja) * 1992-01-29 2011-11-04 Microsoft Corp フラッシュ消去可能なプログラマブル・リードオンリメモリを用いてファイルシステムをマネージする方法及びシステム
JP2016505180A (ja) * 2013-01-30 2016-02-18 ヒューレット−パッカード デベロップメント カンパニー エル.ピー.Hewlett‐Packard Development Company, L.P. 不揮発性メモリ書込み機構
US10482008B2 (en) 2015-01-23 2019-11-19 Hewlett Packard Enterprise Development Lp Aligned variable reclamation

Similar Documents

Publication Publication Date Title
KR900002070B1 (ko) 휴대할 수 있는 전자장치
KR900008768B1 (ko) 휴대할 수 있는 전자장치
KR900008767B1 (ko) 휴대할 수 있는 전자장치
EP0152024B1 (en) Portable data storing/processing device
US4758718A (en) High security IC card with an updatable password
JP2537199B2 (ja) Icカ―ド
JP2623332B2 (ja) Icカード及びその動作プログラム書込み方法
JP2854636B2 (ja) 携帯可能媒体の発行装置及び発行方法
JPS60502126A (ja) 管理アクセス手段を持つシステム及びその動作方法
KR910009097B1 (ko) 휴대가능 전자장치
JPS62102385A (ja) 携帯可能媒体
JP2651426B2 (ja) Icカード
JPH0414396B2 (ja)
JPS6159692A (ja) メモリカ−ドシステム
JPH0421905B2 (ja)
JPH0460271B2 (ja)
JPH0253154A (ja) 携帯可能電子装置
JP2609645B2 (ja) 携帯可能電子装置
JPH0417542B2 (ja)
JPS61241888A (ja) 携帯可能媒体
JPH01194093A (ja) 携帯可能電子装置
JPS61241890A (ja) 携帯可能媒体
JPS6133576A (ja) 情報処理装置
JPS62128390A (ja) 携帯可能電子装置
JPH033273B2 (ja)