JPS6177416A - 半導体集積回路装置 - Google Patents

半導体集積回路装置

Info

Publication number
JPS6177416A
JPS6177416A JP19852984A JP19852984A JPS6177416A JP S6177416 A JPS6177416 A JP S6177416A JP 19852984 A JP19852984 A JP 19852984A JP 19852984 A JP19852984 A JP 19852984A JP S6177416 A JPS6177416 A JP S6177416A
Authority
JP
Japan
Prior art keywords
analog signal
operational amplifier
semiconductor integrated
integrated circuit
amplifier circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19852984A
Other languages
English (en)
Inventor
Katsuhiro Furukawa
且洋 古川
Kazuo Yamakido
一夫 山木戸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP19852984A priority Critical patent/JPS6177416A/ja
Publication of JPS6177416A publication Critical patent/JPS6177416A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Networks Using Active Elements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔技術分野〕 この発明は、半導体集積回路装置に関するもので、例え
ば、音声信号をディジタル信号に変換して送受信するデ
ィジタル電話交換装置における信号変換用(CODEC
)の半導体集積回路装置に利用して有効な技術に関する
ものである。
〔背景技術〕
ディジタル電話交換装置として、加入者からの音声信号
をディジタル信号に変換して、送受信するディジタル電
話交換方式が開発されつつある。
このディジタル電話交換装置に使用され、加入者電話器
からのアナログ音声信号をディジタル信号に変換して送
信するコーグと、受信されたディジタル音声信号をアナ
ログ音声信号に変換して加入者電話器に伝えるデコーダ
とは1つの半導体集積回路装置(CODEC)により構
成される。この半導体集積回路装置で扱うアナログ信号
と、電話器から送信された外部アナログ信号の直流レベ
ルが異なることより、カップリング容量によって直流レ
ベルをカットする必要がある。この場合、比較的低い周
波数帯の音声信号を伝達するために、比較的大きな容量
値のキャパシタが必要になるものである。このように大
きな容量値のキャパシタは半導体4A積回路装置内には
形成することができないため、、上記カンプリング容量
をディスクリート部品により構成することになり、部品
点数の増大とこれに伴いコスト高になるという問題が生
じるものとなる(CODECについ°ζは、例えば19
81年6月30日付朝倉書店発行り旧回路応用ハンドブ
ック」第593頁〜600頁参照)。
〔発明の目的〕
この発明の目的は、アナログ信号の直流レベルをカント
する機能を備えた入力回路を具備した半導体集積回路装
置を提供することにある。
この発明の他の目的は、直流レベルのシフト機能を備え
たアナログ信号の入力回路を具備する半導体集積回路袋
Uを提供することにある。
この発明の更に他の目的は、直流レベルのシフト機能と
フィルタ機能とを備えたアナログ信号の入力回路を具備
する半導体集積回路装置を提供することにある。
〔発明の概要〕
本願において開示される発明のうち代表的なものの概要
を簡単に説明すれば、下記の通りである。
すなわち、外部端子から供給されたアナログ信号を、そ
の入力端子と出力端子との間の信号径路にキャパシタが
設けられた演算増幅回路によって受けることにより、少
なくともその直流成分をカントするようにするものであ
る。
〔実施例1〕 第1図には、この発明の一実施例の回路図が示されてい
る。同図の各回路は、特に制限されないが、音声アナロ
グ信号を音声ディジタル信号に変換するものであり、例
えば、上述のようなディジタル電話交換装置の加入者回
路の一部に使用される。同図の各回路は、公知の半導体
集積回路の製造技術によって、特認制限されないが、単
結晶シリコンのような半導体基板上において形成される
特に制限されないが、この実施例の入力回路は、外部端
子から供給されたアナログ信号Vinの直流カットの他
、レベルシフ・ト機能も付加される。すなわち、外部端
子から供給されるアナログ信号Vinは、入力キャパシ
タCIを通して演算増幅回路OPの反転入力端子(−)
に供給される。この演算増幅回路OPの出力端子と上記
反転入力端子(−)との間には、帰還用キャパシタC2
が設けられる。これによって、信号の伝達径路にキャパ
シタが設けられるものであるので、上記外部端子から供
給される音声アナログ信号Vinの直流成分をカントす
ることができる。そして、上記演算増幅回路OPの非反
転入力端子(+)には、所定のバイアス電圧VBが供給
される。
この実施例では、上記音声アナログ信号Vinを音声デ
ィジタル信号に変換する半導体集積回路装置は、例えば
+5vのような一つの電源電圧VCCにより動作させら
れる。このため、上記演算増幅回路opは、上記電源電
圧Vccと回路の接地電位が供給される。この実施例で
は、上記演算増幅回路OPの非反転入力端子(+)に上
述のようなバイアス電圧VBが供給されることによって
、その出力端子から送出されるアナログ信号は、は\上
記バイアス電圧VBに従ったレベルにすることができる
なお、上記キャパシタC1と02の容量比を適当に設定
することによりアナログ信号Vinの利得も設定するこ
とができる。
このようにして電源電圧Vccのは\゛1/2の電圧を
中点電位とするようなアナログ信号にレベルシフトされ
た音声信号は、バンドパスフィルタBPFにより、約商
用周波数(50/60Hz)以下と、約3KHz以上の
周波数成分が除去され、アナログ/ディジタル変換回路
A/Dに供給され、ここで音声ディジタル信号に変換さ
れる。
〔実施例2〕 第2図には、この発明の他の一実施例の回路図が示され
ている。
この実施例では、演算増幅回路によってアクティブフィ
ルタを構成することができることに着目して、上記第1
図の実施例のように演算増幅回路OPによりレベルシフ
ト動作を行わせることに加えて、バイパスフィタ機能を
付加するものである。
すなわち、演算増幅回路opの反転出力端子(−)と出
力端子とが共通接続される。外部入力端子と演算増幅回
路opの非反転入力端子(+)との1?11には、直列
形感のキャパシタC3,C4が設けられる。また、上記
キャパシタC3と04との接続点と一ト記演算増幅回路
OPの出力端子との間には、抵抗R1が設けられ、上記
非反転入力端子(+)とバイアス電圧vBとの間には、
抵抗R2が設けられるものである。これによって、2次
バターワースのハイパスフィルタを構成することができ
る。このハイパスフィルタは、その遮断周波数が上述の
ような商用周波数を除去するような11¥に設定される
したがって、次段には、約3KH2に遮@周波数が設定
されたローパスフィルタLFPが設けら、=′Lる。こ
れによ・り、アナミグ/ディジタル変換回路A / i
)には、上記第1図の′A施例と同様な周波数・:、ξ
の音声アナログ信号が供給され、そのディジノル変換動
作が行われSものと、゛ざる。
〔入力   果〕
(1)演算増幅回路によって、半導体集積回路装置に形
成できるような比較的小さな容量値のキャパシタにより
、比較的低周波数の音声信号を伝達し、直流成分を阻止
する機能を持った入力回路を構成することができる。こ
れによって、外付部品の削減を図ることができるという
効果が得られる。
(2)上記演算増幅回路の非反転入力端子又は反転入力
端子にバイアス電圧を供給することによって、半導体集
積回路内部に取り込んだアナログ信号の直流レベルを任
意に設定することができるという効果が得られる。
(3)上記(2)により、アナログ信号半導体集積回路
装置を一電源で動作させる構成としても、上記バイアス
電圧の設定によって、例えば接地電位を中点電位とする
外部アナログ信号を電源電圧の中間レベルを中点電圧と
するアナログ信号にレベルシフトすることができる。こ
れによって、半導体集積回路装置の電源装置の簡素化を
図ることができるという効果が得られる。
(4)上記演算増幅回路を利用して、アクティブフィル
タを構成することによって、次段以降の回路の簡素化を
実現することができるという効果が得られる。
以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが、この発明は上記実施11FIJに限
定されるものではなく、その要旨を進展しない範囲で種
々変更可能であることはいうまでもない。例えば、第1
図又は第2図の実施例において、バイアス電圧VBに代
え回路の接地電位を供給するものであってもよい。この
場合には、その出力アナログ信号が接地電位を中点電位
として変化するものであるので、演算増幅回路OPは、
正の電源電圧と負の電源電圧の二電源電圧により動作さ
せるようにすればよい。また、半導体集積回路の内部に
取り込みアナログ信号の要求される周波数特性に従って
、演算増幅回路を用いて構成されるアクティブフィルタ
の回路構成は、踵々の実施形感を採ることができるもの
である。
〔利用分野〕
以上の説明では、主として本願発明をディジタル電話交
換装置における音声アナログ信号を音声ディジタル信号
に変換する回路に適用した場合について説明したが、こ
れに限定されるものではなく、外部アナログ信号を取り
込んで内部で処理する回路を含む半導体集積回路装rに
広く利用できるものである。
【図面の簡単な説明】
第1図は、この発明の一実施伊It−示すブロック図、 第2図は、この発明の他の一実施例を示す回路図である

Claims (4)

    【特許請求の範囲】
  1. 1.外部端子から供給されたアナログ信号を受け、その
    入力端子と出力端子との間の信号径路にキャパシタが設
    けられた演算増幅回路を含むことを特徴とする半導体集
    積回路装置。
  2. 2.上記演算増幅回路は、一電源により動作するもので
    あることを特徴とする特許請求の範囲第1項記載の半導
    体集積回路装置。
  3. 3.上記演算増幅回路とキャパシタとは、ハイパスフィ
    ルタとして動作するアクティブフィルタを構成するもの
    であることを特徴とする特許請求の範囲第1又は第2項
    記載の半導体集積回路装置。
  4. 4.上記演算増幅回路の非反転入力端子には、バイアス
    電圧が供給されるものであることを特徴とする特許請求
    の範囲第1、第2又は第3項記載の半導体集積回路装置
JP19852984A 1984-09-25 1984-09-25 半導体集積回路装置 Pending JPS6177416A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19852984A JPS6177416A (ja) 1984-09-25 1984-09-25 半導体集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19852984A JPS6177416A (ja) 1984-09-25 1984-09-25 半導体集積回路装置

Publications (1)

Publication Number Publication Date
JPS6177416A true JPS6177416A (ja) 1986-04-21

Family

ID=16392658

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19852984A Pending JPS6177416A (ja) 1984-09-25 1984-09-25 半導体集積回路装置

Country Status (1)

Country Link
JP (1) JPS6177416A (ja)

Similar Documents

Publication Publication Date Title
US5699006A (en) DC blocking apparatus and technique for sampled data filters
US5602912A (en) Telephone hybrid circuit
US5084683A (en) Completely differential filter with switched condensers using cmos operational amplifiers with no common-mode feedback
US5434535A (en) RC filter for low and very low frequency applications
US7043206B2 (en) Fully integrated offset compensation feedback circuit
US20080204129A1 (en) Simplified Sallen-Key Low-Pass Filter Circuit
JPH10233649A (ja) フィルタ
EP1811662A1 (en) A lowpass biquad VGA filter
JPS6177416A (ja) 半導体集積回路装置
JP3108551B2 (ja) フィルタ回路
JPS63244922A (ja) キヤパシタンス回路
JPH0325085B2 (ja)
US6346860B2 (en) Resonator
JPS6298815A (ja) 半導体集積回路装置
JPS60128702A (ja) 半導体集積回路装置
JP2002198798A (ja) 出力回路
JP2002076788A (ja) 電気信号を増幅する装置および方法
US20030235296A1 (en) ADSL receiver high pass filter architecture
JP3099679B2 (ja) 低域ろ波回路
SU1676065A1 (ru) Операционный усилитель на КМОП транзисторах
JPS6132611A (ja) アクテイブフイルタ
SU1171980A1 (ru) Операционный усилитель
JPH0824274B2 (ja) ホームバス電源分離・重畳回路
JP3113147B2 (ja) フィルタ装置
JPH1022784A (ja) 多重帰還型3次ローパスフィルタ