JPS6142294B2 - - Google Patents
Info
- Publication number
- JPS6142294B2 JPS6142294B2 JP55086211A JP8621180A JPS6142294B2 JP S6142294 B2 JPS6142294 B2 JP S6142294B2 JP 55086211 A JP55086211 A JP 55086211A JP 8621180 A JP8621180 A JP 8621180A JP S6142294 B2 JPS6142294 B2 JP S6142294B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- output
- video signal
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K15/00—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers
- G06K15/02—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers using printers
- G06K15/10—Arrangements for producing a permanent visual presentation of the output data, e.g. computer output printers using printers by matrix printers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/40—Picture signal circuits
- H04N1/405—Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels
- H04N1/4055—Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels producing a clustered dots or a size modulated halftone pattern
- H04N1/4056—Halftoning, i.e. converting the picture signal of a continuous-tone original into a corresponding signal showing only two levels producing a clustered dots or a size modulated halftone pattern the pattern varying in one dimension only, e.g. dash length, pulse width modulation [PWM]
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K2215/00—Arrangements for producing a permanent visual presentation of the output data
- G06K2215/0082—Architecture adapted for a particular function
- G06K2215/0091—Outputting only video data, e.g. Hard copy of CRT display
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Television Signal Processing For Recording (AREA)
Description
【発明の詳細な説明】
本発明は例えばCRT表示装置等の表示データ
(ビデオ信号)を印字するプリンタ装置に係り、
特にミスプリントによる影響を少なくするプリン
タ装置に関する。
(ビデオ信号)を印字するプリンタ装置に係り、
特にミスプリントによる影響を少なくするプリン
タ装置に関する。
一般に、放電プリンタ装置は、ビデオ信号を
PLL(Phase Locked Loop)を用いてサンプリ
ングして取り込んだ後、火花放電を行なつてアル
ミニウ蒸着紙のアルミニウム蒸着部分を分解して
所望の文字、図形等を印字している。
PLL(Phase Locked Loop)を用いてサンプリ
ングして取り込んだ後、火花放電を行なつてアル
ミニウ蒸着紙のアルミニウム蒸着部分を分解して
所望の文字、図形等を印字している。
しかし、従来のプリンタ装置では、時々刻々速
度変化するビデオ信号と予め定められた周期のサ
ンプリング信号とが非同期の関係にあるので、サ
ンプリング信号の入力時に、ビデオ信号が印字基
準であるスレシホールドレベルぎりぎりのところ
で立上り又は立下りを呈していると第1図のよう
に本来の文字印字位置より少しずれた位置にミス
プリントしてしまう問題がある。第1図a,b,
cは“A”,“B”,“1”の印字状態を示す図であ
り、これらの図の○イ点はミスプリント部分を示し
ていいる。
度変化するビデオ信号と予め定められた周期のサ
ンプリング信号とが非同期の関係にあるので、サ
ンプリング信号の入力時に、ビデオ信号が印字基
準であるスレシホールドレベルぎりぎりのところ
で立上り又は立下りを呈していると第1図のよう
に本来の文字印字位置より少しずれた位置にミス
プリントしてしまう問題がある。第1図a,b,
cは“A”,“B”,“1”の印字状態を示す図であ
り、これらの図の○イ点はミスプリント部分を示し
ていいる。
ところで、一般にビデオ信号は時々刻々その間
隔を変化させているので、一定周期のサンプリン
グ信号を用いて前記ビデオ信号を取り込む限り、
第1図のようなミスプリントは避けがたいことで
ある。
隔を変化させているので、一定周期のサンプリン
グ信号を用いて前記ビデオ信号を取り込む限り、
第1図のようなミスプリントは避けがたいことで
ある。
しかし、従来のプリンタ装置は、第1図のよう
にミスプリントされた印字部分○イが本来の印字文
字“A”,“B”,“1”等と同様の濃薄で印字され
るので、本来の印字文字等が不鮮明な状態とな
り、ミスプリントの印字部分○イによつては他の文
字等を表わす意味内容を呈し人間の判断に錯覚を
与え、プリント装置の致命的な欠陥とされてい
た。
にミスプリントされた印字部分○イが本来の印字文
字“A”,“B”,“1”等と同様の濃薄で印字され
るので、本来の印字文字等が不鮮明な状態とな
り、ミスプリントの印字部分○イによつては他の文
字等を表わす意味内容を呈し人間の判断に錯覚を
与え、プリント装置の致命的な欠陥とされてい
た。
本発明は上記事情にかんがみてなされたもので
あつて、その目的とするところは、ミスプリント
が生じた場合でも本来の印字文字等に与える影響
を少なくし、実質的に鮮明かつ正確に所望の文字
等を印字できるプリンタ装置を提供するものであ
る。
あつて、その目的とするところは、ミスプリント
が生じた場合でも本来の印字文字等に与える影響
を少なくし、実質的に鮮明かつ正確に所望の文字
等を印字できるプリンタ装置を提供するものであ
る。
以下、本発明の一実施例について第2図を参照
して説明する。同図において10は例えば高速走
査されるCRT表示装置のビデオ信号をCRT表示
面の水平走査方向に単位スロツト(第3図参照)
ごとに順次取り込んで印字させる場合に適用する
印字同期合せ回路部である。この印字同期合せ回
路部10にあつては、例えばCRT表示装置等
(図示せず)から入力されるスタート信号、垂直
同期信号、水平同期信号に基づいてタイミングを
とるタイミング回路11と、水平同期信号の入力
タイミングでクロツク信号発生回路12のクロツ
クをカウントするスロツトカウンタ13と、予め
単位スロツトを設定する単位スロツト設定回路1
4と、この回路14の単位スロツト値とスロツト
カウンタ13のカウント値とを加算して出力する
加算回路15と、予めCRT表示面の水平走査方
向のスロツト数をラツチしており垂直同期信号が
入力されるごとに単位スロツト分づつ減算して出
力する比較設定回路16と、両回路15,16の
出力値の一致によつて信号を出力する比較回路1
7と、この回路の出力信号がCRT表示面の全水
平同期信号の数に達した時に1ブロツクとして計
数するブロツクカウンタ18とからなつている。
して説明する。同図において10は例えば高速走
査されるCRT表示装置のビデオ信号をCRT表示
面の水平走査方向に単位スロツト(第3図参照)
ごとに順次取り込んで印字させる場合に適用する
印字同期合せ回路部である。この印字同期合せ回
路部10にあつては、例えばCRT表示装置等
(図示せず)から入力されるスタート信号、垂直
同期信号、水平同期信号に基づいてタイミングを
とるタイミング回路11と、水平同期信号の入力
タイミングでクロツク信号発生回路12のクロツ
クをカウントするスロツトカウンタ13と、予め
単位スロツトを設定する単位スロツト設定回路1
4と、この回路14の単位スロツト値とスロツト
カウンタ13のカウント値とを加算して出力する
加算回路15と、予めCRT表示面の水平走査方
向のスロツト数をラツチしており垂直同期信号が
入力されるごとに単位スロツト分づつ減算して出
力する比較設定回路16と、両回路15,16の
出力値の一致によつて信号を出力する比較回路1
7と、この回路の出力信号がCRT表示面の全水
平同期信号の数に達した時に1ブロツクとして計
数するブロツクカウンタ18とからなつている。
次に、本発明装置の要部となるビデオ信号のプ
リンタ手段について説明する。先ず、ビデオ信号
は端子21を介してリミツタアンプを構成する第
1および第2のコンパレータ22―1,22―2
に供給する。これらのコンパレータ22―1,2
2―2にあつては、例えば22―1側がハイレベ
ルのスレシホールドレベルを有し、22―2側は
ローレベルのスレシホールドレベルを有し、これ
らのレベルより高いレベルのビデオ信号が入力さ
れた時に出力を生ずるようになつている。コンパ
レータ22―1,22―2の出力側にはクロツク
信号発生回路12のクロツクによつてビデオ信号
を取り込むフイルタ機能を有する判別回路23―
1,23―2が接続され、これらの回路23―
1,23―2から出たビデオ信号は順次シフトレ
ジスタ24―1,24―2に供給される。このシ
フトレジスタ24―1,24―2は1水平走査ラ
インの単位スロツトごとのビデオ信号を記憶し、
アドレスカウンタ25から書込み命令がメモリ2
6―1,26―2に入ると同メモリ26―1,2
6―2に書込むようになつている。このアドレス
カウンタ25は前記比較回路17の出力信号がタ
イミング回路11を介して出力されるごとに計数
してアドレスを変更しシフトレジスタ24―1,
24―2の内容をメモリ26―1,26―2に記
憶していく。このメモリ26―1,26―2は単
位スロツトごとのビデオ信号CRT表示部の1ブ
ロツクごとに記憶するとともに、同一サンプリン
グ時のメモリ内容をアドレスカウンタ25の読出
し命令によつて単位スロツトごとに出力して単位
スロツトの数だけ有する。排他的論理和回路27
―1,…,27―Nの2入力部に並列的に入力す
る。28はアドレスカウンタ25に読出しタイミ
ング信号を与えるとともに、排他的論理和回路2
7―1,…,27―Nの出力部に接続せる2段の
ナンド回路29―1,…,29―Nおよびアンド
回路30―1,…,30―Nに時間幅の異なるゲ
ート制御信号を供給する制御回路である。つま
り、この判断回路27―1,…,27―N,29
―1,…,29―N,30―1,…,30―N
は、同一サンプリング時のビデオ信号がコンパレ
ータ22―1,22―2から同時に出た時当該ビ
デオ信号に対応するメモリ出力によつてヘツドド
ライブ回路31を所定時間作動させ、ローレベル
のスレシホールドレベルを有するコンパレータ2
2―1のみからビデオ信号が出力された時にヘツ
ドドライブ回路31を所定時間禁止して短時間作
動させる判断機能を持つている。このヘツドドラ
イブ回路31の作動によつてヘツド31―1,
…,31―Nをドライブし印字動作を行なう。
リンタ手段について説明する。先ず、ビデオ信号
は端子21を介してリミツタアンプを構成する第
1および第2のコンパレータ22―1,22―2
に供給する。これらのコンパレータ22―1,2
2―2にあつては、例えば22―1側がハイレベ
ルのスレシホールドレベルを有し、22―2側は
ローレベルのスレシホールドレベルを有し、これ
らのレベルより高いレベルのビデオ信号が入力さ
れた時に出力を生ずるようになつている。コンパ
レータ22―1,22―2の出力側にはクロツク
信号発生回路12のクロツクによつてビデオ信号
を取り込むフイルタ機能を有する判別回路23―
1,23―2が接続され、これらの回路23―
1,23―2から出たビデオ信号は順次シフトレ
ジスタ24―1,24―2に供給される。このシ
フトレジスタ24―1,24―2は1水平走査ラ
インの単位スロツトごとのビデオ信号を記憶し、
アドレスカウンタ25から書込み命令がメモリ2
6―1,26―2に入ると同メモリ26―1,2
6―2に書込むようになつている。このアドレス
カウンタ25は前記比較回路17の出力信号がタ
イミング回路11を介して出力されるごとに計数
してアドレスを変更しシフトレジスタ24―1,
24―2の内容をメモリ26―1,26―2に記
憶していく。このメモリ26―1,26―2は単
位スロツトごとのビデオ信号CRT表示部の1ブ
ロツクごとに記憶するとともに、同一サンプリン
グ時のメモリ内容をアドレスカウンタ25の読出
し命令によつて単位スロツトごとに出力して単位
スロツトの数だけ有する。排他的論理和回路27
―1,…,27―Nの2入力部に並列的に入力す
る。28はアドレスカウンタ25に読出しタイミ
ング信号を与えるとともに、排他的論理和回路2
7―1,…,27―Nの出力部に接続せる2段の
ナンド回路29―1,…,29―Nおよびアンド
回路30―1,…,30―Nに時間幅の異なるゲ
ート制御信号を供給する制御回路である。つま
り、この判断回路27―1,…,27―N,29
―1,…,29―N,30―1,…,30―N
は、同一サンプリング時のビデオ信号がコンパレ
ータ22―1,22―2から同時に出た時当該ビ
デオ信号に対応するメモリ出力によつてヘツドド
ライブ回路31を所定時間作動させ、ローレベル
のスレシホールドレベルを有するコンパレータ2
2―1のみからビデオ信号が出力された時にヘツ
ドドライブ回路31を所定時間禁止して短時間作
動させる判断機能を持つている。このヘツドドラ
イブ回路31の作動によつてヘツド31―1,
…,31―Nをドライブし印字動作を行なう。
次に、以上のように構成せるプリンタ装置の作
用について説明する。先ず、本装置にあつては、
第3図に示すようにCRT表示面の1水平走査ラ
インごとの単位スロツト(例えば100スロツトに
対して5スロツト単位)のビデオ信号を1ブロツ
クまとめて印字するものとする。このように1ブ
ロツク単位で印字する理由はCRT表示装置の読
出し速度に対しプリンタ装置のプリンタ速度が遅
いためである。第4図は1ブロツク分印字したア
ルミニウム蒸着紙35の印字状態を示している。
単位スロツトの数は予め単位スロツト設定回路1
4に入力しておく。
用について説明する。先ず、本装置にあつては、
第3図に示すようにCRT表示面の1水平走査ラ
インごとの単位スロツト(例えば100スロツトに
対して5スロツト単位)のビデオ信号を1ブロツ
クまとめて印字するものとする。このように1ブ
ロツク単位で印字する理由はCRT表示装置の読
出し速度に対しプリンタ装置のプリンタ速度が遅
いためである。第4図は1ブロツク分印字したア
ルミニウム蒸着紙35の印字状態を示している。
単位スロツトの数は予め単位スロツト設定回路1
4に入力しておく。
而して、以上のような状態においてスタート信
号が入力されると、タイミング回路11は正常に
動作しうる準備を整え引き続き入力される垂直同
期信号を検出すると比較設定回路16の比較値を
所定の値に設定するとともに、スロツトカウンタ
13をリセツトする。なお、説明の便宜上、
CRT表示面の水平方向幅を100スロツトとし、単
位スロツトを5スロツトとする。従つて、単位ス
ロツト設定回路14にはスロツト数“5”が設定
され、比較設定回路16には比較値“100”が予
め設定される。
号が入力されると、タイミング回路11は正常に
動作しうる準備を整え引き続き入力される垂直同
期信号を検出すると比較設定回路16の比較値を
所定の値に設定するとともに、スロツトカウンタ
13をリセツトする。なお、説明の便宜上、
CRT表示面の水平方向幅を100スロツトとし、単
位スロツトを5スロツトとする。従つて、単位ス
ロツト設定回路14にはスロツト数“5”が設定
され、比較設定回路16には比較値“100”が予
め設定される。
次に、水平同期信号が入ると、タイミング回路
11はクロツク信号発生回路12のクロツクを取
り込んでスロツトカウンタ13に供給する。従つ
て、水平同期信号の入力と同時にスロツトカウン
タ13はクロツク信号発生回路12のクロツクパ
ルスを順次計数し第3図のように例えば“95”を
計数すると、加算回路15の加算値が“100”と
なり、この値が比較設定回路16の設定値と一致
するので、この一致によつて比較回路17から一
致信号がでてタイミング回路11およびクロツク
信号発生回路12に入力される。この結果、タイ
ミング回路11はスロツトカウンタ13をリセツ
トし、一方、クロツク信号発生回路12はコンパ
レータ22―1,22―2の後続の判別回路23
―1,23―2をフイルタとして機能させる。
11はクロツク信号発生回路12のクロツクを取
り込んでスロツトカウンタ13に供給する。従つ
て、水平同期信号の入力と同時にスロツトカウン
タ13はクロツク信号発生回路12のクロツクパ
ルスを順次計数し第3図のように例えば“95”を
計数すると、加算回路15の加算値が“100”と
なり、この値が比較設定回路16の設定値と一致
するので、この一致によつて比較回路17から一
致信号がでてタイミング回路11およびクロツク
信号発生回路12に入力される。この結果、タイ
ミング回路11はスロツトカウンタ13をリセツ
トし、一方、クロツク信号発生回路12はコンパ
レータ22―1,22―2の後続の判別回路23
―1,23―2をフイルタとして機能させる。
この時、例えばCRT表示装置から出力された
アナログビデオ信号(第5図a参照)が第2図の
端子21を介してコンパレータ22―1,22―
2に入力される。このビデオ信号はコンパレータ
22―1,22―2で異なつたレベルで比較さ
れ、両コンパレータより判断回路23―1,23
―2へ入力される(第5図b,c参照)。この入
力信号はサンプリング信号(第5図d)によつて
サンプリングされ、判断回路23―1,23―2
により出力されるが(第5図e,f参照)、第5
図bに示す信号のうち信号(イ)は判断回路23―1
のフイルタ機能により第5図eに示すように消去
されて出力されない。そして、シフトレジスタ2
4―1,24―2に記憶される。また、ビデオ信
号のレベルが低い時にはローレベルのコンパレー
タ22―2からのみビデオ信号がでてシフトレジ
スタ24―2に入力される。この動作は単位スロ
ツト期間継続して行なわれ、これによりCRT表
示装置の単位スロツト分のビデオ信号がシフトレ
ジスタ24―1,24―2に記憶されることにな
る。そして、単位スロツトのビデオ信号を記憶す
ると、タイミング回路11の信号によりアドレス
カウンタ25が所定のアドレスを指定してメモリ
26―1,26―2に書き込む。
アナログビデオ信号(第5図a参照)が第2図の
端子21を介してコンパレータ22―1,22―
2に入力される。このビデオ信号はコンパレータ
22―1,22―2で異なつたレベルで比較さ
れ、両コンパレータより判断回路23―1,23
―2へ入力される(第5図b,c参照)。この入
力信号はサンプリング信号(第5図d)によつて
サンプリングされ、判断回路23―1,23―2
により出力されるが(第5図e,f参照)、第5
図bに示す信号のうち信号(イ)は判断回路23―1
のフイルタ機能により第5図eに示すように消去
されて出力されない。そして、シフトレジスタ2
4―1,24―2に記憶される。また、ビデオ信
号のレベルが低い時にはローレベルのコンパレー
タ22―2からのみビデオ信号がでてシフトレジ
スタ24―2に入力される。この動作は単位スロ
ツト期間継続して行なわれ、これによりCRT表
示装置の単位スロツト分のビデオ信号がシフトレ
ジスタ24―1,24―2に記憶されることにな
る。そして、単位スロツトのビデオ信号を記憶す
ると、タイミング回路11の信号によりアドレス
カウンタ25が所定のアドレスを指定してメモリ
26―1,26―2に書き込む。
引き続き、水平同期信号がタイミング回路11
に入ると、前述と同様の処理によつて第2の水平
走査ラインの単位スロツトのビデオ信号をシフト
レジスタ24―1,24―2に入力するととも
に、アドレスカウンタ25でアドレスを変更して
メモリ26―1,26―2に書き込む。そして、
所定数の水平走査ラインの単位スロツトつまり1
ブロツクのビデオ信号をメモリ26―1,26―
2に書き込む。このようにして1ブロツクのビデ
オ信号をメモリ26―1,26―2に書き終つた
ならば、タイミング回路11からのスタート信号
で制御回路28から読出しタイミングを出力しメ
モリ26―1,26―2のメモリ内容を同一タイ
ミング時の単位スロツトごとに読出して排他的論
理和回路27―1,…,27―Nに順次並列的に
供給していく。一方、制御回路28からナンド回
路29―1,…,29―Nに短時間、アンド回路
30―1,…,30―Nに比較的長い時間“1”
信号を供給する。この結果、例えば両コンパレー
タ22―1,22―2から出力したビデオ信号に
対応する“1”,“1”信号が排他的論理和回路2
7―1の2入力部に入つた場合、同回路27―1
の出力部に“0”、ナンド回路29―1の出力部
に“1”、アンド回路30―1の出力部に“1”
がでてヘツドドライブ回路31を作動させヘツド
32―1を駆動する。これにより単位スロツトの
うち1スロツトのビデオ信号が印字される。一
方、ローレベルスレシホールドのコンパレータ2
2―2から出力したビデオ信号の時は、……1の
出力部」とあるを「信号の時は、メモリ26―1
の出力線26―1―1から“1”、26―2の出
力線26―2―2から“0”がでて排他的論理和
回路27―1の出力部に“1”が現われるが、こ
のとき制御回路28から短時間“1”を出してナ
ンド回路29―1から“0”を出しアンド回路3
0―1の“1”出力を禁止する。従つて、この場
合は禁止期間以外の短時間のみヘツドドライブ回
路31に“1”信号が入り、ヘツド32―1は短
時間のみ印字する。この結果、第6図のようにミ
スプリント印字部分○ロは薄く印字されることにな
る。このようにして1ブロツクのビデオ信号を順
次印字していき、印字が終ると制御回路28から
タイミング回路11へその旨を知らせる。
に入ると、前述と同様の処理によつて第2の水平
走査ラインの単位スロツトのビデオ信号をシフト
レジスタ24―1,24―2に入力するととも
に、アドレスカウンタ25でアドレスを変更して
メモリ26―1,26―2に書き込む。そして、
所定数の水平走査ラインの単位スロツトつまり1
ブロツクのビデオ信号をメモリ26―1,26―
2に書き込む。このようにして1ブロツクのビデ
オ信号をメモリ26―1,26―2に書き終つた
ならば、タイミング回路11からのスタート信号
で制御回路28から読出しタイミングを出力しメ
モリ26―1,26―2のメモリ内容を同一タイ
ミング時の単位スロツトごとに読出して排他的論
理和回路27―1,…,27―Nに順次並列的に
供給していく。一方、制御回路28からナンド回
路29―1,…,29―Nに短時間、アンド回路
30―1,…,30―Nに比較的長い時間“1”
信号を供給する。この結果、例えば両コンパレー
タ22―1,22―2から出力したビデオ信号に
対応する“1”,“1”信号が排他的論理和回路2
7―1の2入力部に入つた場合、同回路27―1
の出力部に“0”、ナンド回路29―1の出力部
に“1”、アンド回路30―1の出力部に“1”
がでてヘツドドライブ回路31を作動させヘツド
32―1を駆動する。これにより単位スロツトの
うち1スロツトのビデオ信号が印字される。一
方、ローレベルスレシホールドのコンパレータ2
2―2から出力したビデオ信号の時は、……1の
出力部」とあるを「信号の時は、メモリ26―1
の出力線26―1―1から“1”、26―2の出
力線26―2―2から“0”がでて排他的論理和
回路27―1の出力部に“1”が現われるが、こ
のとき制御回路28から短時間“1”を出してナ
ンド回路29―1から“0”を出しアンド回路3
0―1の“1”出力を禁止する。従つて、この場
合は禁止期間以外の短時間のみヘツドドライブ回
路31に“1”信号が入り、ヘツド32―1は短
時間のみ印字する。この結果、第6図のようにミ
スプリント印字部分○ロは薄く印字されることにな
る。このようにして1ブロツクのビデオ信号を順
次印字していき、印字が終ると制御回路28から
タイミング回路11へその旨を知らせる。
次に、2回目の垂直同期信号がタイミング回路
11に入ると、同回路11は比較設定回路16に
信号を送り、比較設定値“100”から単位スロツ
ト“5”を減算し“95”とする。このため、水平
同期信号の入力によつてスロツトカウンタ13は
クロツク信号を計数するが、このカウンタ13の
計数値が“90”に達すると、比較設定回路16の
設定値と一致し、これにより比較回路17より一
致信号が出力して前述同様判別回路23―1,2
3―2のフイルタ機能をもたせる。以後は前述同
様水平走査ラインごと単位スロツトのビデオ信号
を順次メモリ26―1,26―2に記憶してい
き、制御回路28のタイミングで判断回路のゲー
トを開けて印字するものである。
11に入ると、同回路11は比較設定回路16に
信号を送り、比較設定値“100”から単位スロツ
ト“5”を減算し“95”とする。このため、水平
同期信号の入力によつてスロツトカウンタ13は
クロツク信号を計数するが、このカウンタ13の
計数値が“90”に達すると、比較設定回路16の
設定値と一致し、これにより比較回路17より一
致信号が出力して前述同様判別回路23―1,2
3―2のフイルタ機能をもたせる。以後は前述同
様水平走査ラインごと単位スロツトのビデオ信号
を順次メモリ26―1,26―2に記憶してい
き、制御回路28のタイミングで判断回路のゲー
トを開けて印字するものである。
なお、本発明は上記実施例に限定されるもので
はない。例えば第2図はCRT表示装置のビデオ
信号の印字について述べたが、必らずしもCRT
表示装置のビデオ信号である必要はない。また、
判断回路は排他的論理和回路、ナンド回路および
アンド回路で構成したが、これに限らず任意に変
更して実施できる。その他、本発明はその要旨を
逸脱しない範囲で種々変形実施できる。
はない。例えば第2図はCRT表示装置のビデオ
信号の印字について述べたが、必らずしもCRT
表示装置のビデオ信号である必要はない。また、
判断回路は排他的論理和回路、ナンド回路および
アンド回路で構成したが、これに限らず任意に変
更して実施できる。その他、本発明はその要旨を
逸脱しない範囲で種々変形実施できる。
以上詳記したように本発明によれば、異なるス
レシホールドレベルを有する複数のコンパレータ
でサンプリングされたビデオ信号を選択して取り
込んだ後、同一サンプリング時ごと突き合せて判
断し、本来の印字データであれば長い時間印字
し、ミスプリントに該当するデータの場合は短か
い時間印字するようにしたので、印字によつて形
成される文字等は鮮明でありミスプリントによつ
て他の意味を持つ文字と錯覚させるようなことが
なくなる。つまり、文字等が鮮明でかつ正確に印
字でき信頼性の高いプリンタ装置を提供できる。
レシホールドレベルを有する複数のコンパレータ
でサンプリングされたビデオ信号を選択して取り
込んだ後、同一サンプリング時ごと突き合せて判
断し、本来の印字データであれば長い時間印字
し、ミスプリントに該当するデータの場合は短か
い時間印字するようにしたので、印字によつて形
成される文字等は鮮明でありミスプリントによつ
て他の意味を持つ文字と錯覚させるようなことが
なくなる。つまり、文字等が鮮明でかつ正確に印
字でき信頼性の高いプリンタ装置を提供できる。
第1図a〜cは従来のプリンタ装置で印字され
た文字を示す図、第2図は本発明に係るプリンタ
装置の一実施例を示す構成図、第3図はCRT表
示装置のビデオ信号を印字する場合の印字同期合
せを説明する図、第4図は第3図の1ブロツクの
印字状態を示す図、第5図は本発明装置の動作を
示す図、第6a〜c図は本装置によつて印字され
た文字を示す図である。 10…印字同期合せ回路部、11…タイミング
回路、12…クロツク信号発生回路、13…スロ
ツトカウンタ、14…単位スロツト設定回路、1
6…比較設定回路、17…比較回路、22―1,
22―2…コンパレータ、24―1,24―2…
シフトレジスタ、25…アドレスカウンタ、26
―1,26―2…メモリ、27―1,…,27―
N…排他的論理和回路、28…制御回路、29―
1,…,29―N…ナンド回路、30―1,…,
30―N…アンド回路、31…ヘツドドライブ回
路、32―1,…,32―N…ヘツド。
た文字を示す図、第2図は本発明に係るプリンタ
装置の一実施例を示す構成図、第3図はCRT表
示装置のビデオ信号を印字する場合の印字同期合
せを説明する図、第4図は第3図の1ブロツクの
印字状態を示す図、第5図は本発明装置の動作を
示す図、第6a〜c図は本装置によつて印字され
た文字を示す図である。 10…印字同期合せ回路部、11…タイミング
回路、12…クロツク信号発生回路、13…スロ
ツトカウンタ、14…単位スロツト設定回路、1
6…比較設定回路、17…比較回路、22―1,
22―2…コンパレータ、24―1,24―2…
シフトレジスタ、25…アドレスカウンタ、26
―1,26―2…メモリ、27―1,…,27―
N…排他的論理和回路、28…制御回路、29―
1,…,29―N…ナンド回路、30―1,…,
30―N…アンド回路、31…ヘツドドライブ回
路、32―1,…,32―N…ヘツド。
Claims (1)
- 1 ビデオ信号をサンプリングして印字するプリ
ンタ装置において、異なるスレシホールドレベル
を有しこのレベルより高いレベルのサンプリング
された前記ビデオ信号を出力する複数のコンパレ
ータと、これらのコンパレータから出力されたビ
デオ信号をそれぞれ記憶する複数のメモリと、複
数段の判断要素を持ち前記複数のメモリの同一サ
ンプリング時のメモリ内容を判断する判断回路
と、この判断回路の複数の判断要素に異なる時間
幅のゲート制御信号を供給する制御回路とを備
え、低レベルのビデオ信号を短かい時間で印字す
るようにしたことを特徴とするプリンタ装置。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP8621180A JPS5713589A (en) | 1980-06-25 | 1980-06-25 | Printer device |
| US06/274,796 US4399468A (en) | 1980-06-25 | 1981-06-18 | Printer |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP8621180A JPS5713589A (en) | 1980-06-25 | 1980-06-25 | Printer device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS5713589A JPS5713589A (en) | 1982-01-23 |
| JPS6142294B2 true JPS6142294B2 (ja) | 1986-09-20 |
Family
ID=13880439
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP8621180A Granted JPS5713589A (en) | 1980-06-25 | 1980-06-25 | Printer device |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US4399468A (ja) |
| JP (1) | JPS5713589A (ja) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4545031A (en) * | 1981-09-17 | 1985-10-01 | Kita Electrics Co., Ltd. | Photo-electric apparatus for monitoring printed papers |
| JPS59223073A (ja) * | 1983-06-01 | 1984-12-14 | Canon Inc | 画像処理装置 |
| JPS59226581A (ja) * | 1983-06-08 | 1984-12-19 | Mitsubishi Electric Corp | テレビジヨン信号のプリンタ装置 |
| DE3733265A1 (de) * | 1987-10-01 | 1989-04-20 | Cadtronic Computer Systeme Gmb | Verfahren zum erzeugen einer kopie von einem bild eines bildschirmes sowie vorrichtung zur durchfuehrung des verfahrens |
| US5485183A (en) * | 1993-06-30 | 1996-01-16 | Dataproducts Corporation | Interlaced dot-on-dot printing |
| US11567549B2 (en) * | 2019-05-31 | 2023-01-31 | Texas Instruments Incorporated | Reset circuit for battery management system |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS54124619A (en) * | 1978-03-22 | 1979-09-27 | Fuji Xerox Co Ltd | Optical image reading method |
-
1980
- 1980-06-25 JP JP8621180A patent/JPS5713589A/ja active Granted
-
1981
- 1981-06-18 US US06/274,796 patent/US4399468A/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPS5713589A (en) | 1982-01-23 |
| US4399468A (en) | 1983-08-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4079367A (en) | Apparatus for forming a character out of a pattern of separate display picture elements | |
| US4503469A (en) | Picture image enlarging/reducing system | |
| US4559644A (en) | Image processing apparatus and method for recognizing only desired patterns | |
| GB2064259A (en) | Digitally magnifying selected portion of scanned image | |
| JPH05246078A (ja) | ラスタイメージシリアルプリンタ | |
| US4626926A (en) | Printer used for a television receiver | |
| JPS6142294B2 (ja) | ||
| EP0016457B1 (en) | Crt hard copy apparatus | |
| US3945019A (en) | Apparatus and method for recording characters so as to enable reading thereof in a feed direction of a recording sheet therefor | |
| JPS59226584A (ja) | テレビジヨン受信機のプリンタ装置 | |
| JP2507361B2 (ja) | 画像情報処理装置 | |
| KR930012316A (ko) | 프린팅방법 및 그에 적합한 프린팅장치 | |
| KR920007813A (ko) | 프레임 대응 라인 메모리 제어장치 및 방법 | |
| JPS6111845A (ja) | 印字デ−タ制御装置 | |
| JPS6046733B2 (ja) | 静止画記録装置 | |
| JP2956767B2 (ja) | プリンタにおける印字データ制御装置 | |
| SU516021A1 (ru) | Устройство дл компенсации механических качаний при оптико-механической развертке изображений | |
| JPH01270454A (ja) | 印写装置 | |
| RU2054818C1 (ru) | Устройство регистрации статических телевизионных изображений | |
| JP2656673B2 (ja) | プリンタ装置 | |
| KR950008791Y1 (ko) | 프린터의 수직귀선기간 설정회로 | |
| JP2878719B2 (ja) | ページプリンタの画像データ転送制御方法とその装置 | |
| JPS61277279A (ja) | テレビジヨン受信機のプリンタ装置 | |
| JPH0375897B2 (ja) | ||
| JPS6010674B2 (ja) | プリンタ |