JPS6132914B2 - - Google Patents

Info

Publication number
JPS6132914B2
JPS6132914B2 JP54134328A JP13432879A JPS6132914B2 JP S6132914 B2 JPS6132914 B2 JP S6132914B2 JP 54134328 A JP54134328 A JP 54134328A JP 13432879 A JP13432879 A JP 13432879A JP S6132914 B2 JPS6132914 B2 JP S6132914B2
Authority
JP
Japan
Prior art keywords
inverter
power supply
thyristor
load
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54134328A
Other languages
English (en)
Other versions
JPS5658782A (en
Inventor
Hisashi Masui
Yasuhiko Hosokawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP13432879A priority Critical patent/JPS5658782A/ja
Publication of JPS5658782A publication Critical patent/JPS5658782A/ja
Publication of JPS6132914B2 publication Critical patent/JPS6132914B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Inverter Devices (AREA)

Description

【発明の詳細な説明】 この発明は、インバータ電減装置に関する。
核ゆう合実験装置のコイル電源装置は高い応答
性が要求される為、従来、第1図に示す強制転流
型のサイリスタインバータが用いられている。同
図において、1は直流電圧源、2,3,4及び5
はサイリスタスイツチでブリツヂ接続されてお
り、夫々図示しない強制転流回路によりターンオ
フされる。2a,3a,4a及び5aはフライホ
イールダイオード、6は負荷である核ゆう合実験
装置のコイルで、Lはインダクタンス分、Rは抵
抗分を示している。
しかし、各サイリスタスイツチ2,3,4,5
には一定の転流時間が必要であり、その上強制転
流回路の転流スイツチ回路の動作周波数もハード
ウエアの面から限界があり、2〜3kHzが最高と
されている。従つて上記構成のコイル電源装置個
有の制御無駄時間が上記動作周波数によつて決定
される為、プラズマの挙動に合せてフイードバツ
ク制御する上で問題があつた。
この発明は、上述した従来の欠点を除去する為
になされたもので、インバータを複数段カスケー
ド接続して多重化し、夫々を順次所定の位相だけ
ずらせて高周波運転することにより、従来の場合
に比して個有の制御無駄時間を大幅に低減するこ
とができるインバータ電源装置を提供することを
目的とする。
以下、この発明の一実施例を図について説明す
る。
2図において、7および8は第1図に示したサ
イリスタインバータと回路構成が同一の単相イン
バータであつて、カスケードに接続され、インバ
ータ7の−の端子とインバータ8の−の端子との
間に負荷6が挿入されている。両インバータ7,
8はパルス幅制御されるインバータであつて、
夫々のパルス幅制御用の搬送波A,Bは第3図に
示す如く90゜の位相差を持たせてあり、インバー
タ7,8の運転周波数は同一で装置の出力電圧V
のそれぞれ1/2づつV7,V8を分担する。Cは基準
電流信号Ipと負荷電流Iとの差であるエラー信号
である。
第4図に、この回路が被制御要素である場合の
制御ブロツク図を示しておく。同図において、G
はゲイン、Sは時間微分演算子(d/dt)であ
る。
この構成においては、負荷電流Iは図示しない
電流検出器を通してフイードバツクされて、基準
電流信号Ipと比較され、両者の偏差はゲインGで
増幅され、このエラー信号Cは分圧されてインバ
ータ7のパルス巾制御用の搬送波A、インバータ
8のパルス巾制御用の搬送波Bと比較される。エ
ラー信号Cが正である場合、該エラー信号Cの
1/2が正の搬送波Aより大である期間、インバ
ータ7のサイリスタ2と5及びインバータ8のサ
イリスタ2とが導通するように制御され、インバ
ータ7の直流電源1からインバータ7のサイリス
タ2−負荷6−インバータ8のダイオード4a−
インバータ8のサイリスタ2−インバータ7のサ
イリスタ5の径路を電流が流れ、インバータ7の
直流電源1の電圧(上記したV7)が負荷6に供給
される。同様に、エラー信号Cが搬送波Bより大
である期間、インバータ8のサイリスタ2と5及
びインバータ7のサイリスタ2とが導通するよう
に制御され、インバータ8の直流電源1の電圧
(上記V8)が負荷6に供給される。エラー信号C
が負極性になつた場合には、C/2が負の搬送波
Aより小である期間、インバータ7のサイリスタ
3と4及びインバータ8のサイリスタ3が導通す
るように制御され、また、搬送波Bより小である
期間は、インバータ8のサイリスタ3と4及びイ
ンバータ7のサイリスタ3が導通するように制御
される。インバータ7の出力電圧V7のパルス列
とインバータ8の出力電圧V8のパルス列とは互
いに90゜の位相差を有し、両電圧のパルス列の和
が装置出力Vとして負荷6に印加されることにな
る。即ち、インバータ7と8は装置出力Vの平均
値の1/2づつを分担する。
従つて、インバータを1台だけ使用する場合に
比して、同じ運転周波数の場合、搬送波の1サイ
クルにおけるエラー信号と搬送波との交点の数が
2倍となり、2倍の分解能を持つパルス電圧列V
を得ることができるので、エラー信号の変動時
(もしくは基準電流信号Ipの変動時)には出力電
圧Vのパルス応答時間が半減し、瞬時応答の場合
の制御無駄時間が1/2となり制御の応答性が向上
する。
この実施例では、インバータのカスケード段数
が2段であるが、カスケード段数を増加し、n段
の場合には180゜/nずつ位相をずらせて運転するこ とにより、さらに制御の応答性を高めることがで
きるから、前記したコイル電源装置に要求される
条件を満すことが可能となる。
前記実施例では、サイリスタスイツチを用いた
インバータについて説明したが、トランジスタイ
ンバータにもこの発明を適用することができる。
ゲートターンオフインバータの場合にはその転流
特性上、前に実施例のインバータに比して転流時
間が短かく又前記動作用波数を高くとることがで
きるので実施例の場合に比して応答性が高くな
る。
以上の如く、この発明によれば、複数のインバ
ータをカスケード接続して、夫々の位相を順次所
定位相だけずらせて運転する構成としたから、カ
スケード段数の増加に相応して電源装置個有の制
御無駄時間が低減され、従つて制御の応答性を従
来に比して大幅に高めることができる。
【図面の簡単な説明】
第1図は従来のインバータ電源装置の回路図、
第2図はこの発明によるインバータ電源装置の一
実施例の回路図、第3図は上記実施例の動作波形
図、第4図は上記実施例の制御ブロツク図であ
る。 図において、7,8…サイリスタインバータ。
なお、図中、同一符号は同一又は相当部分を示
す。

Claims (1)

    【特許請求の範囲】
  1. 1 同一運転周波数で運転されパルス巾制御され
    るn台の単相インバータからなり、各インバータ
    の直流側が互いに絶縁された直流電源にそれぞれ
    接続されるともに交流側が順次直列に接続されて
    初段インバータの−の出力端子と最終段インバー
    タの−の出力端子との間から変圧器結合すること
    なく、直接、負荷に給電する主回路を有し、基準
    信号に対する負荷フイードバツク信号の偏差と比
    較される上記各インバータのパルス巾制御用搬送
    波が順次180゜/nづつ位相を異にすることを特
    徴とするインバータ電源装置。
JP13432879A 1979-10-17 1979-10-17 Inverter power supply device Granted JPS5658782A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13432879A JPS5658782A (en) 1979-10-17 1979-10-17 Inverter power supply device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13432879A JPS5658782A (en) 1979-10-17 1979-10-17 Inverter power supply device

Publications (2)

Publication Number Publication Date
JPS5658782A JPS5658782A (en) 1981-05-21
JPS6132914B2 true JPS6132914B2 (ja) 1986-07-30

Family

ID=15125750

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13432879A Granted JPS5658782A (en) 1979-10-17 1979-10-17 Inverter power supply device

Country Status (1)

Country Link
JP (1) JPS5658782A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2533513B2 (ja) * 1987-02-06 1996-09-11 株式会社日立製作所 コンバ−タ回路の制御装置
EP0390184B1 (en) * 1989-03-31 1993-06-02 Kabushiki Kaisha Toshiba Improvements in variable-voltage & variable-frequency power converter
JP3499235B1 (ja) 2002-08-28 2004-02-23 株式会社フライングモール スイッチング回路及びディジタル電力増幅器

Also Published As

Publication number Publication date
JPS5658782A (en) 1981-05-21

Similar Documents

Publication Publication Date Title
US4967332A (en) HVIC primary side power supply controller including full-bridge/half-bridge driver
EP0284021B1 (en) PWM power converter
US4128793A (en) Power circuit for variable frequency, variable magnitude power conditioning system
JPH07222493A (ja) 電力用電子機器における直流アクチュエータの制御装置
US5227961A (en) Symmetrical delay circuit
US5099202A (en) Phase shift generator
US6208541B1 (en) PWM inverter apparatus
JPS6132914B2 (ja)
RU2216094C2 (ru) Резонансный преобразователь питания для возбуждения катушки
Murai et al. Pulse-split concept in series resonant DC link power conversion for induction motor drives
JPH0379951B2 (ja)
JPH07307653A (ja) スイッチング素子駆動回路
JPH07135769A (ja) 直列共振コンバータ
JP2990481B2 (ja) 1次・2次pwm制御によるソフトスイッチング方法
JPH0344505B2 (ja)
JPS5914367A (ja) インバ−タの並列装置
SU864468A1 (ru) Преобразователь посто нного напр жени в переменное
US4426678A (en) D.C. to D.C. converter
JP3210894B2 (ja) 矩形波を出力する電源装置
JPS586391B2 (ja) インバ−タソウチ
JPH0156636B2 (ja)
JPS61227667A (ja) 高周波直流電源装置
JPH10309081A (ja) サイクロコンバータ方式高周波リンクインバータの制御方法
JPH053668A (ja) パルストランスの励振パルス発生方法
Porter Frequency modulated switching regulator