JPS6132891A - 画像表示装置 - Google Patents

画像表示装置

Info

Publication number
JPS6132891A
JPS6132891A JP15599384A JP15599384A JPS6132891A JP S6132891 A JPS6132891 A JP S6132891A JP 15599384 A JP15599384 A JP 15599384A JP 15599384 A JP15599384 A JP 15599384A JP S6132891 A JPS6132891 A JP S6132891A
Authority
JP
Japan
Prior art keywords
window
data
memory
screen
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15599384A
Other languages
English (en)
Inventor
飛嶋 孝明
昌夫 堀
利彦 河合
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP15599384A priority Critical patent/JPS6132891A/ja
Publication of JPS6132891A publication Critical patent/JPS6132891A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は画像表示装置に関し、特に図形、文字等のグラ
フィックをラスクスキャン方式で表示するディスプレイ
装置に適応して好適なものである。
〔従来の技術〕
この種のディスプレイ装置は、表示画面上の各水平走査
ラインの各画素を単位として図形、文字等のビットパタ
ーンを表示するいわゆるビットマツプディスプレイ装置
があり、従来表示画面上の各画素に対応するメモリエリ
アを有するフレームメモリを設け、このフレームメモリ
に記憶したデータを表示画面上に表示する構成のものが
用いられていた。
ところがこの方法によれば、ウィンド処理、スクロール
処理などによって表示画面の内容を変更する場合には、
フレームメモリの各エリアに対する記憶データを書換え
るためにデータを転送するように構成されている。この
よう、に構成すると、画面操作をするたびに膨大なデー
タ量のデータを転送しなければならないために、ディス
プレイシステム全体としての機能の点から考えて未だ効
率が不十分であった。
この欠点を解決するため従来、フレームメモリよりメモ
リ容量が大きい画面メモリを用意し、この画面メモリに
複数の画面情報を予め記憶させておき、各画面情報のア
ドレスを別途用意したマツピングメモリによって順次指
定することによって、当該画面メモリから必要な画像デ
ータを読出して表示画面上に表示させるようにするいわ
ゆるマツピング方式のディスプレイ装置が提案されてい
る。
このように必要な画像データをそのアドレスデータによ
ってマツピング処理するものとして例えば特公昭58−
40751号公報に記載の装置がある。
かかる画面メモリを用いてマツピングする方法として考
えられる第1の手法は、表示画面及び画面メモリを所定
の大きさ例えば32X32ドツトのブロックに分割し、
このブロックを単位にしてブロック相互間のマツピング
を行う方法が考えられる。この方法は画像データをブロ
ック単位で処理できるので、ウィンド処理、スクロール
処理を比較的高速で実行できるが、スクロール処理をブ
ロック単位で行うために、表示画面上スクロールによる
変化が粗くなる問題があると共に、本来ディスプレイ機
能としてビット単位で画像の表示ができる能力をもちな
がら、処理可能な最小単位が1ブロツクであるため、当
該ブロックより細かい−輪郭形状で画像処理を行うこと
枠5できず、この点また従来の第2のマツピング方法と
して考えられる第2の手法は、表示画面におけるウィン
ドの表示位置に基づいて画面メモリのアドレスをマツピ
ングする方法が考えられる。しかしこの方法は、1つの
ウィンドパターンを一旦所定のウィンドを用いて構成し
た場合、当該画面に含まれるウィンドの組合せ変更する
ことはできず、このことは本来ビット単位で表示ができ
るビットマツプ方式のディスプレイ装置の機能を十分に
活用していない不十分さがある。
このように従来のマツピング方式においては、画面メモ
リに格納されている画像情報を有効に利用しきれてない
欠点があり、この欠点は、高い解像度のグラフィック画
面を得ようとする場合に、用意すべき画面メモリのメモ
リ・容量が過大になる結果を生ずるおそれがある。
〔発明が解決しようとする問題点〕
本発明は以上の点を考慮してなされたもので、画像デー
タの処理を必要に応じて細かい単位で処理できるように
することによって、ビットマツプ方式のディスプレイ装
置の機能を一段と向上させようとするものである。
〔問題点を解決するための手段〕
かかる問題点を解決するため本発明においては、各ウィ
ンドを選択的に指定し得るウィンド指定データをマツピ
ング記憶し、表示画面の走査と同期して各ウィンドの表
示位置に対応するタイミングで当該各ウィンドについて
のウィンド指定データを読出すウィンドマツピング記憶
手段と、各ウィンドを構成する画像データを画像メモリ
から読出すためのアドレスデータを各ウィンドについて
走査ラインごとに記憶し、表示画面の各走査ラインつて
指定されたアドレスデータを読出して画像メモリに与え
ることにより、表示画面上に当該ウィンドの画像を表示
させるマツピング記憶アドレス記憶手段とを具える。
〔作用〕
ウィンドマツピング記憶手段に記憶されているウィンド
指定データによってマツピングアドレス記憶手段に記憶
されているウィンドを指定することにより、画像メモリ
に記憶されている各ウィンドの画像データを読出して表
示画面上に表示する。
かくするにつき、ウィンドマツピング記憶手段に記憶さ
れているマツピングパターンを書換えることによって容
易にウィンド処理をし得ると共に、マツピングアドレス
記憶手段に記憶されている各ウィンドごとに記憶されて
いる各ウィンド画像についてのアドレスデータを書換え
ることによってウィンド内部の画像を必要に応じてスク
ロールさせることができる。
〔実施例〕
以下図面について本発明の1実施例を詳述する。
第1図において、1は表示画面で、例えば1024本の
水平走査ライン上にそれぞれ1024個の画素を形成し
てなり、か(して1024x1024ドツトの画素によ
って画面を表示できるようになされている。
また第1図において、2はスクリーンブロックマツピン
グメモリで、表示画面1の1024X1024ドツトの
画素を16X16ドツトでなるブロックごとに分割して
得られる64X64個のブロックに相当するメモリエリ
アで構成され、各ブロックに付された水平方向のアドレ
スX(=0.1.2・・・・・・63)と、垂直方向の
アドレスY(=0、l、2・・・・・・63)とで各ブ
ロックを指定できるようになされている。
ここで水平方向のアドレスX=OS l 2・・・・・
・63は、表示画面1の水平方向の画素1024ドツト
を64分割して得られる16ドツトの画素に対して順次
付され、表示画面1が水平方向に16ドツトずつ走査さ
れるタイミングでXアドレスが0、I、2・・・・・・
63の順序で指定されていく。同様に垂直方向のアドレ
スYは、表示画面1の1024本の水平走査ラインを6
4分割して得られる16本の走査ラインに対して順次付
され、表示画面1が各ブロックに含まれる16本の走査
ラインを順次走査して行く期間の間垂直方向アドレスY
がOll、2・・・・・・63の順序で指定されて行く
かくしてスクリーンブロックマツピングメモリ2に形成
された64X64個の各ブロックメモリエリアには、2
ビツトのウィンド指定データw。
O〜W6363が記憶される。
なお第1図において、スクリーンブロックマツピングメ
モリ2は水平方向アドレスXが0〜3がつ垂直方向アド
レスYがθ〜2の部分だけを表示している。
このウィンド指定データWOO−W6363は表示画面
1上に表示できるウィンド番号を指定するもので、′こ
の実施例の場合は、第2図に示すように表示画面l上に
4つのウィンドWl 0XWrl WI 2、WI3を
表示できるようになされ、ウィンド指定データW00〜
W6363はこれら4つのウィンドの番号「0」、「1
」、「2」、r3Jを2ビツトのデータによって指定で
きるようになされている。
さらに第1図において、3はマツピングメモリで、表示
画面lが表示できるウィンドWIG〜W■3に対応する
4つのマツピングアドレスメモリ部WMO〜WM3を有
する。各メモリ部WMO〜WM3は表示画面lの102
4本の走査ラインにそれぞれ対応するメモリエリアを有
し、これによりスクリーンブロックマツピングメモリ2
の垂直方向アドレスYの各アドレス0.1.2・・・・
・・63が指定されている間に、それぞれ表示画面1が
第0番目〜第15番目の走査ラインを走査するごとに対
応するアドレスθ〜F110〜IF、20〜2F・・・
・・・630〜63Fが指定されるようになされている
このようにしてアドレス0〜F・・・・・・b30〜6
3Fがアドレッシングされて行く間に、スクリーンブロ
ックマツピングメモリ2の各ブロックのウィンド指定デ
ータW00〜W6363が読出されて行くが、このウィ
ンド指定データによりてラインマツピングメモリ3のマ
ツピングアドレスメモリ部WMO〜WM3が順次指定さ
れて行くことになる。例えばスクリーンブロックマツピ
ングメモリ2の°垂直方向アドレスデータが指定されて
いる区間において、水平方向アドレスX=o、■、2.
3・・・・・・が順次指定されていくタイミングでウィ
ンド指定データWIO1Wl 1、Wl 2、W 13
 ・・・・・・として「0」、「0」、rOJ、「2」
・・・・・・が順次続出されるとすると、このウィンド
指定データによってラインマツピングメモリ3は順次メ
モリエリアWMO1WMO1WMO1wM2・・・・・
・の順序でメモリ部を選択的に指定されることになる。
各マツピングアドレスメモリ部WM O−WM 3には
ウィンドWIO〜WI3(第2図)を構成するデータを
画面メモリ4から読出すためのアドレスを記憶している
両面メモリ4は、第0番目〜第3番目のウィンドWIO
〜WI3の画像を構成する画像データが16ビツト単位
でアドレスを付されて記憶されている。この16ビツト
のデータは表示画面1の各水平走査ライン上に連続して
配列される16ドツトの画素に表示すべき画像データを
表しており、この16ビツトのデータは、表示画面1の
任意の走査ラインが走査されているタイミングで読出さ
れたとき、当該読出されたタイミングにおける走査ライ
ン位置に割当表示されることになる。
画面メモリ4に格納されている画像データWIDO〜W
ID3のうち必要画面1上の画面を形成するために必要
とされるデータが、ラインマツピングメモリ3のメモリ
部WMO〜WM3に記憶されているアドレスデータによ
って順次指定されるごとに読出され、表示画面1を有す
るディスプレイに送出される。
ここでラインマツピングメモリ3に書込まれているアド
レスデータは、表示画面1との関連において、各走査ラ
インに共通のデータが用いられ、各走査ラインにおいて
発生する各ウィンドの左端位置に発生すべき画像データ
が格納されているアドレスを指定できるようになされて
いる。
かくしてラインマツピングメモリ3から続出されたアド
レスデータは、加算回路5においてスクリーンブロック
マツピングメモリ2のウィンド番号指定動作に対応して
得られるインクリメントデータD2と加算され、その加
算出力D3が画面メモリ4に対してアドレス信号として
与えられる。
ここでインクリメントデータD2は、スクリーンブロッ
クマツピングメモリ2が各ウィンドに対応するウィンド
指定データを読出し始めたら当該ウィンドを指定するブ
ロックが連続する限り、次々と連続するブロックを走査
するごとに「1」ずつ増加して行き、これが当該ウィン
ドの左端位置に対応する内容をもつアドレスデータD1
と加算される。従って加算回路5の出力端に当該ウィン
ドの左端位置に対応するアドレスから1ずつインクリメ
ントしていくアドレス信号D3を得ることができ、か(
して当該指定されたウィンドにはめ込むべき画像データ
を画面メモリ4から読出すことができることになる。
以上の構成のスクリーンブロックマツピングメモリ2、
ラインマツピングメモリ3、画面メモリ4は、第3図に
示すように、制御処理回路11の制御の下に画像処理動
作を行う。
第3図において、制御処理回路11は発振回路12の発
振出力パルスS1を水平カウンタ13においてカウント
して水平アドレスデータS2を得る。この水平アドレス
データS2は、表示画面1において各水平走査ラインを
構成する画素を所定のタイミングで順次指定して行く内
容をもつ。この水平アドレスデータS2は水平走査タイ
ミング回路14に与えられる。この水平走査タイミング
回路14は、1本の走査ラインの走査が終了するごとに
タイミングパルスS3を発生して水平カウンタ13をク
リアすることにより、次の走査ラインについてのカウン
ト動作を開始させるようにする。
水平タイミングパルスS3は垂直カウンタ15にカウン
ト入力として与えられる。垂直カウンタ15は表示画面
1における各水平走査ラインを順次指定して行く垂直ア
ドレスデータS4を発生するもので、垂直カウンタ15
が水平タイミングパルスS3をカウントするごとに次の
水平走査ラインを指定して行く。
垂直アドレスデータS4は垂直走査タイミング回路16
に与えられる。この垂直走査タイミング回路16は表示
画面1についてその最後の走査ラインの走査が終了した
時点で垂直タイミングパルスS5を発生し、この垂直タ
イミングパルスS5によって垂直カウンタ15をクリア
することにより次の画面について垂直カウンタ15をカ
ウント開始させる。
このようにして水平走査タイミング回路14及び垂直走
査タイミング回路16において得られる水平タイミング
パルスS3及び垂直タイミングパルスS5は発振出力パ
ルスS1と共に同期信号発生回路20に与えられる。同
期信号−主回路20は表示画面1を有するディスプレイ
21に対して映像同期信号S Y N C及びブランキ
ング信号BLを送出し、これによりディスプレイ21を
ラスクスキャン動作させる。
1方水平カウンタ13の水平アドレスデータS2及び垂
直カウンタ15の垂直アドレスデータS4がスクリーン
ブロックマツピングメモリ2に与−えられる。かくして
スクリーンブロックマツピングメモリ2は垂直アドレス
データS4によって垂直方向アドレスYが付された各ブ
ロック(第1図)に含まれる16本の走査ラインが指定
されている間は、当該垂直方向アドレスYのブロックに
記憶されているウィンド指定データを読出し得る状態に
制御される。
これと共に、スクリーンブロックマツピングメモリ2は
、水平アドレスデータS2に基づいてその内容が水平方
向アドレスXに含まれる16ドツトの画素に対応する内
容を持っている間、当該水平方向アドレスXによって指
定されたウィンド指定データを読出し得るように制御さ
れる。
かくしてスクリーンブロックマツピングメモリ2は、デ
ィスプレイ21が表示画面1を走査するタイミングに同
期しかつブロック単位でウィンド指定データを順次読出
して行くことになる。
例えばスクリーンブロックマツピングメモリ2に対して
第4図に示すように第0番目のウィンドWIO上に互い
に順次ずれるように重なり合う3つのウィンドW■1、
W12、WI3をマツピングさせるような対応でウィン
ド指定データを記憶させているとする。このとき表示画
面1の第0番目の垂直アドレスデータY−Oのブロック
については第0番目のウィンドWIOのウィンド指定デ
ータ「0」が記憶されているので、当該垂直方向アドレ
スY=Oに対応する16本の水平走査ラインについての
ウィンド指定データWO02WO1・・・・・・WO6
3の内容は全て「0」になる。従ってスクリーンブロッ
クマツピングメモリ2は第0番目の垂直方向アドレスY
=0のタイミングでマツピングメモリ3に対して第0番
目のウィンドに対応するメモリエリアWMOを指定する
マツピングデータD4をデコーダ25に送出する。
以下同様にして垂直方向アドレスYが「1」ずつインク
リメントして行くに従って、スクリーンブロックマツピ
ングメモリ2のウィンド指定データがブロック単位で読
出されて行く。やがて第1番目のウィンドWllを含む
垂直方向アドレスY−2になると、スクリーンブロック
マツピングメモリ2は、X方向アドレスX=0.1のと
き第0番目のウィンド指定データを読出し、X=2.3
のとき第1番目のウィンドWllを指定するウィンド指
定データを読出す状態に切換ねり、X=4.5.6.7
のとき第0番目のウィンドWIOを指定するウィンド指
定データを読出す状態に切換わる。
従ってスクリーンブロックマツピングメモリ2は水平方
向アドレスX−0,1,2,3,4,5,6,7が順次
指定されて行くのに応じて順次ウィンド「0」、「0」
、「1」、「1」、「0」、「0」、rOJ、「0」を
指定するウィンド指定データD4をマツピングアドレス
メモリ3に送出する。
続いてスクリーンブロックマツピングメモリ2、が垂直
方向アドレスY=3を読出す状態になると同様にして水
平方向アドレスX−0,1のタイミングにおいて第0番
目のウィンドWIOを指定するrOJの内容のウィンド
指定データD4が送出され、続いて水平方向アドレスX
=2.3のタイミングで第1番目のウィンドWllを指
定する1」の内容のウィンド指定データD4が送出され
、水平方向アドレスX=4のタイミングで第2番目のウ
ィンドWI2を指定する「2」の内容のウィンド指定デ
ータD4が送出され、水平方向アドレスX=5.6.7
のタイミングで第0番目のウィンドWIOを指定するr
OJの内容のウィンド指定データD4を送出する状態に
なる。
以下同様にして垂直方向アドレスY=4においては水平
方向アドレスX=O112,3,4,5,6,7のタイ
ミングでrOJ、rOJ、「1」、「1」、r2J、 
r3J、rOJ、rOJを内容とするウィンド指定デー
タD4が送出され、垂直方向アドレスY=5のタイミン
グではrOJ、「0」、「0」、「2」、「2」、「3
」、「0」、「0」、の内容のウィンド指定データD4
が送出され、垂直方向アドレスY=6のタイミングでは
「0」、「0」、「0」、「0」、「3」、「3」、「
0」、「0」、の内容のウィンド指定データD4が送出
され、垂直方向アドレスY=7のタイミングでは「0」
、「0」、「0」、「0」、「0」、「0」、「0」、
「0」、の内容のウィンド指定データD4が送出される
実際上このウィンド指定データD4は、デコーダ25に
おいてデコードされてラインマツピングメモリ3のマツ
ピングアドレスメモリ部WMO〜WM3を指定するウィ
ンド指定信号S6に変換される。これと共にラインマツ
ピングメモリ3には垂直アドレスデータS4が与えられ
、当該垂直アドレスデータS4によって指定されたアド
レスについてウィンド指定信号S6による指定を行い得
るようになされている。
かくしてラインマツピングメモリ3から読出されたアド
レスデータDiは、水平アドレスデータS2をインクリ
メントデータD2として受ける加算回路5に与えられ、
その加算出力を画面メモリ4に対するアドレス信号D3
として送出する。
画面メモリ4は、スクリーンブロックマツピングメモリ
2よって指定された第θ〜第3番目のウィンドに対応す
る画像データWI DO〜WID3を、アドレス信号D
3によって順次アドレッシングされて16ビツトの画像
データD5(第1図)を制御処理回路11の並列−直列
変換回路26に与える。
並列−直列変換回路26は与えられた16ビツトの並列
データを発振口FIIr12の発振出力パルスS1をロ
ード/う・フト信号として受けて直列信号に変換した後
、同期信号発生回路20から与えられる同期信号S7を
加えて映像信号VDOとしてディスプレイ21に与え、
これを表示画面1に表示させる。
以上の構成において、第2図について上述したように4
つのウィンドWIO〜WI3でなるいわゆるマルチウィ
ンドのウィンドパターンをもつ画像を表示画面1上に表
示させようとする場合、スクリーンブロックマツピング
メモリ2には第4図について上述したように、表示画面
1上の各ウィンドを表示すべき位置にウィンド指定デー
タをブロック単位で予め書込んでおく。
これに対してラインマツピングメモリ3には水平走査ラ
インを単位として各水平走査ラインにおいて表示すべき
ウィンドごとに当該ウィンドを構成すべき画像データを
画面メモリ4から読出すべく、当該画面メモリ4の対応
する画像データに付されたアドレスデータを記憶させる
かくして表示画面1において各走査ラインごとに走査が
されると、これと同期してスクリーンブロックマツピン
グメモリ2のウィンド指定データが順次読出される。こ
こでスクリーンブロックマツピングメモリ2におけるウ
ィンド指定データはブロック単位で格納されているが、
その読出しは各ラインの画素を画面上に発生させるタイ
ミングで実行され、これによりラインマツピングメモリ
3に対するウィンド指定データD4は各ラインごとに転
送されてくる。
従ってラインマツピングメモリ3に記憶されているアド
レスデータD1は、各ラインにおいて同じウィンドが指
定されている間開−のアドレスデータが連続的に続出さ
れて加算回路5に与えられる。
一方加算回路5には制御処理回路11から供給される水
平アドレスデータS2に基づいてインクリメントデータ
D2が与ええられ、かくして加算回路5の出力端にはラ
インマツピングメモリ3から読出されたアドレスデータ
D1を「1」ずつインクリメントしていくアドレス信号
D3が得られ、これが画面メモリ4に供給される。その
結果画面メモリ4から、各走査ラインごとにスクリーン
ブロックマツピングメモリ2によってマツピングされた
ウィンドパターンに従って、現在走査している表示画面
1上の位置に対応する画像データD5が画面メモリ4か
ら順次ディスプレイ21に送出されることになる。
かくして表示画面l上にはラインマツピングメモリ3に
おいてマツピングされた4つのウィンドWIO〜WI3
を構成する画像データが画面メモリ4から続出されて、
スクリーンブロックマツピングメモリ2においてマツピ
ングされたマツピングパターンに対応する表示画面位置
に表示されることになる。
このようなマルチウィンドのパターンを変更する場合は
、スクリーンブロックマツピングメモリ2のウィンド指
定データの記憶分布を書換えることによって、表示画面
1上の各ウィンドの表示位置、表示形状、ウィンドの数
などを変更すればよい。かかるスクリーンブロックマツ
ピングメモリ2のマツピングパターンの変更は、ブロッ
ク単位でなし得るので簡易かつ比較的短時間の間になし
得る。
かかるマツピングパターンの変更があった場合には、こ
れに応じてラインマツピングメモリ3のアドレスデータ
の走査ラインに対する記憶位置を変更することによって
マツピングを変更すればよく、かくして簡易にウィンド
パターンの変更をなし得る。
一方所定のウィンドパターンにおいて各ウィンドを構成
する画像データの横方向(すなわち水平方向)及び又は
縦方向(すなわち垂直方向)についてのスクロールを行
う場合には、ラインマツピングメモリ3に記憶されてい
るアドレスデータの値を必要に応じて書換えていけばよ
い。例えば各ウィンドについて垂直方向にスクロールす
る場合には、当該ウィンドについて記憶されているアド
レスデータを隣の走査ライン位置に順次シフトさせてい
けばよ(、このようにすれば、表示画面lにおける当該
ウィンド内の画像は上方又は下方にスクロールしていく
ことになる。
また水平方向にスクロールしようとする場合には、マツ
ピングメモリ3の当」亥ウィンドのアドレスデータの内
容を所定数(例えば「1」)ずつ増大または減少させて
いけばよい。このようにすれば、ラインマツピングメモ
リ3から画面メモリ4に対するアドレスデータは、アド
レスが所定数ずつ変更されていくことになる。ところが
画面メモI74の順次隣合うメモリエリアには、各走査
ラインにおける左右方向に連接すべき画像データが記憶
されているので、ラインマツピングメモリ3のアドレス
データが変更されていけば、これに応じて当該ウィンド
を構成する画像の内容が横方向に画素単位でスクロール
していくことになる。
なお上述においてはラインマツピングメモリ3のアドレ
スデータの記憶の仕方を、スクリーンブロックマツピン
グメモリ2におけるブロック単位のマツピングに適応す
るようにしたが、マツピングメモリ3としては各ライン
ごとにアドレスデータを指定でき、しかもこのアドレス
データとしては任意のウィンドのアドレスを指定するこ
とができるので、結局表示画面1上においてラインごと
に異なるウィンドを表示することができることになる。
〔発明の効果〕
以上のように本発明によれば、画面メモリ4の画像デー
タを指定するにつき、ブロック単位でマツピングし得る
スクリーンブロックマツピングメモリ2と、走査ライン
単位でマツピングができるラインマツピングメモリ3と
を設けるようにしたことにより、ウィンド処理をブロッ
ク単位で高速度でなし得ると共に、ラインマツピングメ
モリ3のアドレスデータの書換えを走査ライン単位でな
し得るようにしたことにより、スクロール処理をブロッ
クより細かい単位で実現し得、かくして従来の場合と比
較して格段的に機能を向上し得る画像表示装置を容易に
得ることができる。
【図面の簡単な説明】
第1図は本発明による画像表示装置の一実施例を示す流
路図、第2図はその表示画面上のウィンドパターンの説
明に供する略綿図、第3図は第1図の具体的+1・)成
を示すブロック図、第4図はそのスクリーンブlノック
マツピングメモリ2のマツピングパターンの説明に供す
る略綿図である。 l・・・・・・表示画面、2・・・・・・スクリーンブ
ロックマ・ンピングメモリ、3・・・・・・ラインマツ
ピングメモリ、4・・・・・・画面メモリ、11・・・
・・・制御処理回路、21・・・・・・ディスプレイ。

Claims (1)

  1. 【特許請求の範囲】 1、複数のウインド画像を、所定のウインドパターンに
    よつて決まる表示画面上の表示位置に表示させるように
    なされた画像表示装置において、(a)上記複数のウイ
    ンド画像データを格納している画面メモリと、上記各ウ
    インドを選択的に指定し得るウインド指定データをマッ
    ピング記憶し、 (b)上記表示画面の走査と同期して上記各ウインドの
    表示位置に対応するタイミングで当該各ウインドについ
    てのウインド指定データを読出すウインドマッピング記
    憶手段と、 (c)上記各ウインドを構成する画像データを上記画像
    メモリが読出すためのアドレスデータを上記各ウインド
    について上記走査ラインごとに記憶し、上記表示画面の
    各走査ラインが走査されている間に上記ウインドマッピ
    ング記憶手段から順次読出される上記ウインド指定デー
    タによつて指定されたアドレスデータを読出して上記画
    像メモリに与えることにより、上記表示画面上に当該ウ
    インドの画像を表示させるマッピングアドレス記憶手段
    と、を具えることを特徴とする画像表示装置。 2、上記ウインドマッピング記憶手段は、上記表示画面
    の所定範囲の画素を含んでなるブロックごとに上記ウイ
    ンド指定データを書込み制御できるようにしてなる特許
    請求の範囲第1項に記載の画像表示装置。 3、上記マッピングアドレス記憶手段は、上記各ウイン
    ドについてのアドレスデータを書込み制御できるように
    してなる特許請求の範囲第1項に記載の画像表示装置。
JP15599384A 1984-07-25 1984-07-25 画像表示装置 Pending JPS6132891A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15599384A JPS6132891A (ja) 1984-07-25 1984-07-25 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15599384A JPS6132891A (ja) 1984-07-25 1984-07-25 画像表示装置

Publications (1)

Publication Number Publication Date
JPS6132891A true JPS6132891A (ja) 1986-02-15

Family

ID=15618001

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15599384A Pending JPS6132891A (ja) 1984-07-25 1984-07-25 画像表示装置

Country Status (1)

Country Link
JP (1) JPS6132891A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1987003409A1 (en) * 1985-11-28 1987-06-04 Fanuc Ltd Multiwindow picture display method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1987003409A1 (en) * 1985-11-28 1987-06-04 Fanuc Ltd Multiwindow picture display method

Similar Documents

Publication Publication Date Title
US4491834A (en) Display controlling apparatus
US5483257A (en) Background picture display apparatus and external storage unit used therefor
US4922238A (en) Method and system for smooth scrolling of a displayed image on a display screen
JPH0335676B2 (ja)
EP0737956A2 (en) Frame memory device for graphics
JPH0327119B2 (ja)
US4570161A (en) Raster scan digital display system
JPH0141994B2 (ja)
KR0140426B1 (ko) 디스플레이 제어장치
JPS5858674B2 (ja) 陰極線管表示装置
EP0525986A2 (en) Apparatus for fast copying between frame buffers in a double buffered output display system
EP0519694B1 (en) Method for allocating off-screen display memory
JPH0426273B2 (ja)
US5585824A (en) Graphics memory apparatus and method
JPS6132891A (ja) 画像表示装置
JPH0441831B2 (ja)
JPS60144789A (ja) 文字図形表示制御装置
JP3694622B2 (ja) 画像表示データの生成方法
JPS602670B2 (ja) 表示制御方式
JPS6032088A (ja) Crt表示端末装置
JP2506960B2 (ja) ディスプレイ制御装置
JPH0558199B2 (ja)
JP2002502049A (ja) 画像データブロックを走査線に変換する方法および装置
JPH04354069A (ja) 画像処理装置
JPH023099A (ja) 表示装置