JPS6130140U - デ−タ転送装置 - Google Patents
デ−タ転送装置Info
- Publication number
- JPS6130140U JPS6130140U JP11140284U JP11140284U JPS6130140U JP S6130140 U JPS6130140 U JP S6130140U JP 11140284 U JP11140284 U JP 11140284U JP 11140284 U JP11140284 U JP 11140284U JP S6130140 U JPS6130140 U JP S6130140U
- Authority
- JP
- Japan
- Prior art keywords
- data transfer
- storage device
- transfer device
- data
- transfer rate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Bus Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図、及び、第2図は、この考案のデータ転送装置の
一実施例を示すものであり、第1図は全体の構成図、第
2図はその動作を示すフローチャートである。 図において、1は記憶装置A,B1〜Bnは記憶装置B
,2は制御器、3はcpu, 4はメモリ、5は入力回
路、6は出力回路である。
一実施例を示すものであり、第1図は全体の構成図、第
2図はその動作を示すフローチャートである。 図において、1は記憶装置A,B1〜Bnは記憶装置B
,2は制御器、3はcpu, 4はメモリ、5は入力回
路、6は出力回路である。
Claims (1)
- データを記憶している記憶装置Aと、前記の記憶装置A
よりもデータの転送速度が遅い複数台の記憶装置Bと、
前記の記憶装置A1及び、記憶装置Bを制御する制御器
とを有し、データの転送速度がはやい記憶装置から遅い
記憶装置へ大量のデータを効率良く転送するようは構成
したことを特徴とするデータ転送装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11140284U JPS6130140U (ja) | 1984-07-23 | 1984-07-23 | デ−タ転送装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11140284U JPS6130140U (ja) | 1984-07-23 | 1984-07-23 | デ−タ転送装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6130140U true JPS6130140U (ja) | 1986-02-22 |
Family
ID=30670492
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11140284U Pending JPS6130140U (ja) | 1984-07-23 | 1984-07-23 | デ−タ転送装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6130140U (ja) |
-
1984
- 1984-07-23 JP JP11140284U patent/JPS6130140U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6034648U (ja) | マイクロコンピユータにおけるメモリ・ページング・システム | |
JPS6130140U (ja) | デ−タ転送装置 | |
JPS5881654U (ja) | 演算処理装置 | |
JPS59108945U (ja) | 伝送記録装置 | |
JPS58164046U (ja) | マイクロプロセツサの制御装置 | |
JPS60936U (ja) | 半導体集積回路 | |
JPS6142649U (ja) | デ−タ転送装置 | |
JPS5897661U (ja) | メモリ制御装置 | |
JPS58114617U (ja) | メモリ−イコライザ−装置 | |
JPS6034651U (ja) | Dma制御装置 | |
JPS59155629U (ja) | Gpib型コントロ−ル回路 | |
JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
JPS6023765U (ja) | 電圧検出装置 | |
JPS5858644U (ja) | 電源オンオフ監視装置 | |
JPS60107896U (ja) | 表示メモリ制御回路 | |
JPS59134838U (ja) | メモリアクセス記録装置 | |
JPS5923856U (ja) | デイスク装置のデ−タ転送制御回路 | |
JPS60150687U (ja) | 磁気テ−プ制御装置 | |
JPS6057227U (ja) | パワ−オン・リセット回路 | |
JPS59160347U (ja) | 音声出力装置 | |
JPS60632U (ja) | フアンクシヨンキ−ボ−ド | |
JPS58159700U (ja) | 記憶デ−タ保護回路 | |
JPS5851336U (ja) | ダイレクト・メモリ・アクセス制御回路 | |
JPS5832543U (ja) | 共有記憶装置 | |
JPS6076446U (ja) | 記憶装置 |