JPS61283277A - 同期信号発生器 - Google Patents
同期信号発生器Info
- Publication number
- JPS61283277A JPS61283277A JP12533585A JP12533585A JPS61283277A JP S61283277 A JPS61283277 A JP S61283277A JP 12533585 A JP12533585 A JP 12533585A JP 12533585 A JP12533585 A JP 12533585A JP S61283277 A JPS61283277 A JP S61283277A
- Authority
- JP
- Japan
- Prior art keywords
- synchronizing signal
- phase
- horizontal
- signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Synchronizing For Television (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、NTSC方式、PAL方式等の各種の標準方
式の同期信号発生器で、特に外部同期がかかるようにし
た同期信号発生器に係る。
式の同期信号発生器で、特に外部同期がかかるようにし
た同期信号発生器に係る。
従来の技術
第2図は外部基準信号によって外部同期がかかるように
なされたNTSC方式の同期信号発生器の一例を示す。
なされたNTSC方式の同期信号発生器の一例を示す。
(特開昭55−11676号公報)図において、1は原
発振器でこの例では電圧可変型発振器として構成され、
その発振周波数は色副搬送波周波数fsoの4倍の周波
数に選定される。2は色副搬送波を得るための分周用の
カウンタである。原発振器1の出力SQはさらにカウン
タ3に供給されてS□が1/455に分周されて、水平
同期周波数fHの2倍の周波数を有した分周出力S2H
が形成される。分周出力S2Hはさらに棒のカウンタ4
に供給されて水平同期信号SHが形成され、また115
25のカウンタ6に供給されて垂直同期信号S■が形成
される。
発振器でこの例では電圧可変型発振器として構成され、
その発振周波数は色副搬送波周波数fsoの4倍の周波
数に選定される。2は色副搬送波を得るための分周用の
カウンタである。原発振器1の出力SQはさらにカウン
タ3に供給されてS□が1/455に分周されて、水平
同期周波数fHの2倍の周波数を有した分周出力S2H
が形成される。分周出力S2Hはさらに棒のカウンタ4
に供給されて水平同期信号SHが形成され、また115
25のカウンタ6に供給されて垂直同期信号S■が形成
される。
10は外部基準信号の入力端子で、外部基準信号として
は通常のカラー映像信号を利用した場合である。この外
部基準信号はバースト信号分離回路11に供給されてバ
ースト信号SBが分離され、これは色副搬送波SCと共
に位相比較器12に供給され、位相比較出力はローパス
フィルタ13を通じて原発振器1に制御電圧として供給
される。
は通常のカラー映像信号を利用した場合である。この外
部基準信号はバースト信号分離回路11に供給されてバ
ースト信号SBが分離され、これは色副搬送波SCと共
に位相比較器12に供給され、位相比較出力はローパス
フィルタ13を通じて原発振器1に制御電圧として供給
される。
これによってSOの周波数及び位相が外部バースト信号
SBの周波数及び位相に同期せしめられる。
SBの周波数及び位相に同期せしめられる。
外部基準信号はさらに水平同期信号PHの分離回路14
に供給され、分離されたこの外部水平同期信号PHにて
カウンタ3がリセットされることによってカウンタ4,
5よシ得られた水平同期信号SH9垂直同期信号Svの
位相が外部水平同期信号PHの位相と一致するように制
御される。
に供給され、分離されたこの外部水平同期信号PHにて
カウンタ3がリセットされることによってカウンタ4,
5よシ得られた水平同期信号SH9垂直同期信号Svの
位相が外部水平同期信号PHの位相と一致するように制
御される。
発明が解決しようとする問題点
このように外部基準信号によって同期信号発生器は外部
同期がかけられるが、この外部同期では特に外部水平同
期信号PHを利用した外部リセット動作に問題がある。
同期がかけられるが、この外部同期では特に外部水平同
期信号PHを利用した外部リセット動作に問題がある。
すなわちカウンタ3は、信号5O(4fsc)を分周す
るものであり、リセット端子に供給される信号PHの位
相ゆらぎが4fscの1クロツク(70ns)しか許さ
れない。ところが、外部基準信号のジッタや、■レート
のサグ等によシ分離回路14の出力PHに100ns−
200nsのジッタが発生し、リセット動作が安定にい
かない。
るものであり、リセット端子に供給される信号PHの位
相ゆらぎが4fscの1クロツク(70ns)しか許さ
れない。ところが、外部基準信号のジッタや、■レート
のサグ等によシ分離回路14の出力PHに100ns−
200nsのジッタが発生し、リセット動作が安定にい
かない。
問題点を解決するための手段
本発明は、外部基準信号の色副搬送波に位相同期する原
発振器と、前記原発振器の出力に基づいて各種の同期信
号を発生する合成回路と、位相比較器、発振器、分周器
を含み、外部基準信号の水平同期信号に位相同期するP
LLとを備え、前記分周器の出力で前記合成回路のリセ
ットを行う構成の同期信号発生器である。
発振器と、前記原発振器の出力に基づいて各種の同期信
号を発生する合成回路と、位相比較器、発振器、分周器
を含み、外部基準信号の水平同期信号に位相同期するP
LLとを備え、前記分周器の出力で前記合成回路のリセ
ットを行う構成の同期信号発生器である。
作 用
上記PLLは、外部基準信号の水平同期信号の急げきな
ジッタには追従せず、外部水平同期信号に平均的に位相
ロックするため、PLLの出力には急げきなジッタが表
われないためPLLの分周出力を前記合成回路のリセッ
トに用いると従来例の問題点が解決される。
ジッタには追従せず、外部水平同期信号に平均的に位相
ロックするため、PLLの出力には急げきなジッタが表
われないためPLLの分周出力を前記合成回路のリセッ
トに用いると従来例の問題点が解決される。
実施例
本発明の一実施例を第1図に示し、説明する。
従来例である第2図と異なる所は、カウンタ3のリセッ
ト端子に加えられていたPH倍信号代わりに、PLL1
5により、信号PHに位相同期した水平情報信号PHE
にてカウンタ3がリセットされる事である。すなわち
、回路構成としてPLL15を構成する位相比較器(P
C)e、ローパスフィルタ(LPF)7.発振器(VC
O)8.分周器(1ハ)9が追加されている。
ト端子に加えられていたPH倍信号代わりに、PLL1
5により、信号PHに位相同期した水平情報信号PHE
にてカウンタ3がリセットされる事である。すなわち
、回路構成としてPLL15を構成する位相比較器(P
C)e、ローパスフィルタ(LPF)7.発振器(VC
O)8.分周器(1ハ)9が追加されている。
VCOsの出力を分周器9にて水平周波数までカウント
ダウンして得られたPHE が、PCaに印加され、P
CeではPHE と外部水平同期信号PHとが位相比較
され、LPFTにて得られた制御電圧にてVCO8の周
波数が制御されPI、L14を構成する。
ダウンして得られたPHE が、PCaに印加され、P
CeではPHE と外部水平同期信号PHとが位相比較
され、LPFTにて得られた制御電圧にてVCO8の周
波数が制御されPI、L14を構成する。
ここで、基準信号の■サグ等による水平同期信号のジッ
タを吸収し、PLL14の周波数安定性を得るためには
、LPFの帯域を狭くして、VCOとして水晶発振器等
を用いるのが好ましい。
タを吸収し、PLL14の周波数安定性を得るためには
、LPFの帯域を狭くして、VCOとして水晶発振器等
を用いるのが好ましい。
以上の様な構成を行う事により分離回路14iCで得ら
れた水平同期信号PHの急げきなジッタには、PLL1
5の出力の水平情報PHE が追従せず、水平同期信号
PHの平均的な位相に水平情報PHE が位相ロック
するため、この水平情報をカウンタ3のリセット端子に
加えても、安定にリセットがかかる〇 発明の効果 本発明によシ、外部基準信号の■サグによって発生する
水平同期信号PHのジッタや、もともとジッタを有する
外部基準信号であっても、安定に外部ロックのかかる同
期信号発生器が提供可能である。
れた水平同期信号PHの急げきなジッタには、PLL1
5の出力の水平情報PHE が追従せず、水平同期信号
PHの平均的な位相に水平情報PHE が位相ロック
するため、この水平情報をカウンタ3のリセット端子に
加えても、安定にリセットがかかる〇 発明の効果 本発明によシ、外部基準信号の■サグによって発生する
水平同期信号PHのジッタや、もともとジッタを有する
外部基準信号であっても、安定に外部ロックのかかる同
期信号発生器が提供可能である。
第1図は本発明の一実施例のブロック図、第2図は従来
例のブロック図である。 1・・・・・・原発振器、3,4,5・・・・・・合成
回路(カラ/り)、6・・・・・・位相比較器、8・・
・・・・発振器、9・・・・・・分周器、14・・・・
・・PLL、PH・・・・・・水平同期信号、PHE
・・・・・・分周器の出力。
例のブロック図である。 1・・・・・・原発振器、3,4,5・・・・・・合成
回路(カラ/り)、6・・・・・・位相比較器、8・・
・・・・発振器、9・・・・・・分周器、14・・・・
・・PLL、PH・・・・・・水平同期信号、PHE
・・・・・・分周器の出力。
Claims (1)
- 外部基準信号の色副搬送波に位相同期する原発振器と、
前記原発振器の出力に基づいて各種の同期信号を発生す
る合成回路と、位相比較器、発振器、分周器を含み、外
部基準信号の水平同期信号に位相同期するPLLとを備
え、前記分周器の出力で前記合成回路のリセットを行う
同期信号発生器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12533585A JPS61283277A (ja) | 1985-06-10 | 1985-06-10 | 同期信号発生器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12533585A JPS61283277A (ja) | 1985-06-10 | 1985-06-10 | 同期信号発生器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61283277A true JPS61283277A (ja) | 1986-12-13 |
Family
ID=14907563
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12533585A Pending JPS61283277A (ja) | 1985-06-10 | 1985-06-10 | 同期信号発生器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61283277A (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5326518A (en) * | 1976-08-25 | 1978-03-11 | Toshiba Corp | Synchronous circuit |
JPS55115775A (en) * | 1979-02-27 | 1980-09-05 | Sony Corp | Synchronizing signal generator |
-
1985
- 1985-06-10 JP JP12533585A patent/JPS61283277A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5326518A (en) * | 1976-08-25 | 1978-03-11 | Toshiba Corp | Synchronous circuit |
JPS55115775A (en) * | 1979-02-27 | 1980-09-05 | Sony Corp | Synchronizing signal generator |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6104222A (en) | Flexible phase locked loop system | |
JPH0834589B2 (ja) | サンプリングクロック発生回路 | |
JPS61283277A (ja) | 同期信号発生器 | |
US5534939A (en) | Digital video clock generation system | |
JPS6161308B2 (ja) | ||
JPS6362157B2 (ja) | ||
JP3353372B2 (ja) | 液晶表示装置 | |
JPS6297428A (ja) | Pll回路 | |
JPH09130237A (ja) | Pll回路及び転送データ信号処理装置 | |
JPH0752843B2 (ja) | Pll回路 | |
JP2508863B2 (ja) | ペデスタルクランプ回路 | |
JP2573727B2 (ja) | ビデオ信号用pll回路 | |
JPH05199498A (ja) | クロツク発生回路 | |
JP2508443B2 (ja) | サンプリングレ−ト変換回路のクロック同期回路 | |
JP2531138B2 (ja) | 同期信号発生器 | |
JP3398393B2 (ja) | Pll回路および信号処理装置 | |
JPH03119881A (ja) | クロック発生回路 | |
JPH03113975A (ja) | クロック発生回路 | |
JPS62271522A (ja) | クロツク抽出回路 | |
JPS62278883A (ja) | 搬送色信号周波数変換回路 | |
JPH0322773A (ja) | 位相同期型発振回路 | |
JPS6070888A (ja) | Vtrカメラ用信号発生装置 | |
JPH0482481A (ja) | クロック再生装置 | |
JPH02111124A (ja) | Pll基準発振複合装置 | |
JPH05145788A (ja) | 水平同期分離回路 |