JPS61281346A - イニシヤル・プログラム・ロ−ド方式 - Google Patents

イニシヤル・プログラム・ロ−ド方式

Info

Publication number
JPS61281346A
JPS61281346A JP13016686A JP13016686A JPS61281346A JP S61281346 A JPS61281346 A JP S61281346A JP 13016686 A JP13016686 A JP 13016686A JP 13016686 A JP13016686 A JP 13016686A JP S61281346 A JPS61281346 A JP S61281346A
Authority
JP
Japan
Prior art keywords
ipl
initial program
disk device
program loading
operator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13016686A
Other languages
English (en)
Other versions
JPS6351301B2 (ja
Inventor
Yasuhito Wakasugi
若杉 康仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP13016686A priority Critical patent/JPS61281346A/ja
Publication of JPS61281346A publication Critical patent/JPS61281346A/ja
Publication of JPS6351301B2 publication Critical patent/JPS6351301B2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は電子計算機システムにおけるイニシャル・プ筒
グラム・ロード方式に関するものである周知のように、
電子計算機システムにおいては電源投入時あるいはシス
テムリセット等をきっかけとして、ディスク装置、フロ
ッピディスク装置等の外部記憶装置より主記憶装置へプ
ログラム(管理プログラムの常駐部等)をロードする必
要がある。これがイニシャル・プログラム−ロード(以
下、−IPLと略す)である。ところで複数台のIPL
用装置が接続される構成の電子計算機システムにおいて
は、電源投入時等のIPLVc先立ってIPL用  −
装置を指定する必要があるが、従来はオペレータがスイ
ッチ等で一々IPL用装置を指定しており。
操作が煩わしいこと、あるいはスイッチの設定ミスを起
し易いなどの問題があった。
本発明の目的は上記の如き従来の問題点を除去し、IP
L時のオペレータの操作性を向上させるIPL方式を提
供することにある。
しかして1本発明の特徴とするところは、複数台のIP
L可能装置にあらかじめ優先順位を設定し1電源投入時
等のIPL動作をする前に、最優先順位のIPL用装置
より低位のレベルに向かって接続の有無をチェックし、
最初に接続が確認された装置よりIPLを行なうことに
ある。
以下、本発明の一実施例につき図面を用いて詳細に説明
する。
第1図及び第2図は本発明で対象とする電子計算機シス
テムのブロック図である。第1図において、演算処理装
置1にはインタフェース・パスライン4を通してタイマ
機構2%主記憶装置3、システムコンソール用のキーボ
ード装置51フロツピデイスク装置6およびディスク装
置7が接続され℃いる。主記憶装置3はIPL動作を実
行するのに必要なIPLプログラムがあらかじめ格納さ
れている領域9(一般にROMで構成される)、及びI
PLによりプログラムが格納される領域10(一般にR
AMで構成される)より成る。第2図は、第1図のディ
スク装置7の替りに2台目のフロッピディスク装置8が
接続されていること以外は第1図と同じである。いわゆ
る第1図はディスク装置ベースのシステムであり、第2
図は70ツピデイスク装置ベースのシステムである。
ここで、第1図の構成においては、イニシャル・プログ
ラムはディスク装置7に格納されており、第2図の構成
においては、フロッピディスク装置6に、イニシャル−
フロッピ媒体がセットされる様に決めであるとする。又
、IPL用装置の優先順位としては、ディスク装置、フ
ロッピディスク装置のI[、さらに同種の装置におい【
は装置番号の若い順に優先順位をもたせであるとする。
本発明は、この両システム構成のIPLを主記憶装置3
の領域9に格納されている同じIPLプログラムにより
、電源投入時あるいはシステムリセット等をきっかけと
して自動的に行うものである。第3図はそのフローチャ
ートを示したもので、以下、これKもとづいて動作を説
明する。
電源投入等によりIPLプログラムに制御が渡されると
、該IPLプログラムは一定時間、タイマ機構2を用い
て時間監視を行い、その時間内(例えば3秒)にオペレ
ータが何らキー操作をしなかりた場合(ステップ11)
、まずIPL用装置として優先順位の最も高いディスク
装置7の接続をチェックする(ステップ12)。即ち、
ディスク装置7に入出力命令を発行し、応答があれば接
続されており、応答がなければ接続されていないものと
する第1図の場合にはディスク装置7の接続が確認され
るので、該ディスク装置7を起動しくステップ13)、
それ忙格納されているイニシャル・プログラムを主記憶
装置3の領域10にロードする(ステップ14)。一方
、第2図の場合はディスク装置の未接続が確認されるの
で、次に優先順位の高い1台目のフロッピディスク装置
6の接続を同様にしてチェックする(ステップ15)。
そして、フロッピディスク装置6が接続されている場合
は、それにフロッピ媒体がセットされているか否かチェ
ックしくステップ16)、セットされていない場合はセ
ットされるのを待ち、フロッピ媒体のセットが確認され
ると、該フロッピディスク装置6を起動しくステップ1
7)、フロッピ媒体のイニシャル・プログラムを主記憶
装置3の領域10にロードする(ステップ18)。
なお、IPLプログラムに制御が移り、前記一定時間内
にオペレータのキー操作があれば、キー人力によりどの
IPL用装置が指定されたかチェックしくステップ19
)、もしディスク装置7が指定されたのであれば、該デ
ィスク装置7よりIPI、動作を行い(ステップ13 
、14 )、又1例えばフロッピディスク装置8が指定
された場合は、それより工PL動作を行う(ステップ1
6.17 、18)。即ち、システムがあらかじめ決め
られた優先順位に従ってIPL用装置を決定する以外に
、従来と同様に、オペレータのキー操作により任意にI
PL用装置を決定することもできる。
第3図ではIPL用装置の優先順位としてディスク装置
、フロッピディスク装置の順とし、ディス−り装置7が
接続されていない場合は直ちにフロッピディスク装置6
の接続を確認するフローを示したが、複数台のディスク
装置が接続できる構成の場合は、各ディスク装置の接続
を例えば若い順にチェックし、いずれのディスク装置も
接続されていない場合、フロッピディスク装置のチェッ
クに移るようにすればよい。これは70ツピデイスク装
置についても同様であり、フロッピディスク装置6が接
続されていない場合は次のフロッピディスク装置8の接
続をチェックし、該フロッピディスク装置8が接続され
ている場合はそれよりIPL動作を行うよ5に丁ればよ
い。
以上に述べた如き構成であるから本発明にあっては、次
の如き効果を得ることができる。
1゜ 電子計算機システムの構成のベースが、ディスク
装置ベースでもフロッピディスクベースでも同一のIP
Lプログラムが使用できる。
2、 フロッピディスク装置ベースのシステムにおいて
、システム拡張でディスク装置ベースシステムに変更し
てもIPLプログラムは同一である。
−3、オペレータがIPL用装置を任意に指定する時以
外、スイッチ等の操作が無いので操作性が良いし、スイ
ッチの設定ミスが防止できる。
【図面の簡単な説明】
第1図及び第2図は本発明で対象とする電子計算機シス
テム例のブロック図、第3図は第1図及び第2図を対象
とした本発明のIPL方式を説明するための流れ図であ
る。 1・・・演算処理装置、2・・・タイマ機構、3・・・
主記憶装置、4・・・パスライン、5・・・キーボード
装置。 6.8・・・フロッピディスク装置、7・・・ディスク
装置。

Claims (1)

  1. 【特許請求の範囲】 1、複数台のイニシャル・プログラム・ロード用装置が
    接続される構成の電子計算機システムにおいて、各々の
    イニシャル・プログラム・ロード用装置にあらかじめ優
    先順位を設定し、電源投入あるいはシステムリセット等
    をきっかけとして自動的に前記イニシャル・プログラム
    ・ロード用装置の接続を優先順位の高い順に確認し該接
    続の確認された最優先順位のイニシャル・プログラム・
    ロード用装置よりイニシャル・プログラムのロードを行
    うことを特徴とするイニシャル・プログラム・ロード方
    式。 2、特許請求の範囲第1項記載のイニシャル・プログラ
    ム・ロード方式において、電源投入あるいはシステムリ
    セット時、所定時間の時間監視を行い、該所定時間内に
    キー操作によるイニシャル・プログラム・ロード用装置
    の指定があると、該イニシャル・プログラム・ロード用
    装置よりイニシャル・プログラムのロードを行うことを
    特徴とするイニシャル・プログラム・ロード方式。
JP13016686A 1986-06-06 1986-06-06 イニシヤル・プログラム・ロ−ド方式 Granted JPS61281346A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13016686A JPS61281346A (ja) 1986-06-06 1986-06-06 イニシヤル・プログラム・ロ−ド方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13016686A JPS61281346A (ja) 1986-06-06 1986-06-06 イニシヤル・プログラム・ロ−ド方式

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP55103929A Division JPS6037505B2 (ja) 1980-07-29 1980-07-29 イニシヤル・プログラム・ロ−ド方式

Publications (2)

Publication Number Publication Date
JPS61281346A true JPS61281346A (ja) 1986-12-11
JPS6351301B2 JPS6351301B2 (ja) 1988-10-13

Family

ID=15027591

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13016686A Granted JPS61281346A (ja) 1986-06-06 1986-06-06 イニシヤル・プログラム・ロ−ド方式

Country Status (1)

Country Link
JP (1) JPS61281346A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63269235A (ja) * 1987-04-27 1988-11-07 Fujitsu Ltd Cpuシステム試験方式
JPH03105650A (ja) * 1989-09-20 1991-05-02 Fujitsu Ltd Iplの自動選択方式
JP2010165202A (ja) * 2009-01-16 2010-07-29 Alpine Electronics Inc 情報処理装置及びファイル高速読み出し方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11535105B2 (en) 2019-11-08 2022-12-27 Thermo King Llc Adaptive control of transport climate control system based on available energy
US11648821B2 (en) 2019-11-08 2023-05-16 Thermo King Llc Methods and systems of minimizing c-rate fluctuation by adjusting operation of a transport climate control system
US11623499B2 (en) 2019-11-08 2023-04-11 Thermo King Llc Electrical power supply management for climate-controlled system associated with automotive application
US11539210B2 (en) 2019-11-08 2022-12-27 Thermo King Llc Power and fault management of electrical components of a transport climate control system powered by an electric vehicle
US11634094B2 (en) 2019-11-08 2023-04-25 Thermo King Llc Methods and systems for secure communication and authorization of vehicle mode change

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5475912A (en) * 1977-11-30 1979-06-18 Fujitsu Ltd System starting mechanism for electric exchange

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5475912A (en) * 1977-11-30 1979-06-18 Fujitsu Ltd System starting mechanism for electric exchange

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63269235A (ja) * 1987-04-27 1988-11-07 Fujitsu Ltd Cpuシステム試験方式
JPH03105650A (ja) * 1989-09-20 1991-05-02 Fujitsu Ltd Iplの自動選択方式
JP2010165202A (ja) * 2009-01-16 2010-07-29 Alpine Electronics Inc 情報処理装置及びファイル高速読み出し方法

Also Published As

Publication number Publication date
JPS6351301B2 (ja) 1988-10-13

Similar Documents

Publication Publication Date Title
US6112320A (en) Computer watchdog timer
JPH02156334A (ja) 情報処理装置
JPS61281346A (ja) イニシヤル・プログラム・ロ−ド方式
US5574943A (en) Gate-A20 and CPU reset circuit for mircroprocessor-based computer system
KR860000494B1 (ko) 이니셜 프로그램 로우드방식(Initial program load 方式)
JPH07261888A (ja) デ−タ処理の閉塞方法及びデ−タ処理装置
JP3052595B2 (ja) 計算機冗長制御方式
JPH0581065A (ja) プログラマブルコントローラシステムの自己診断方法
JP2704137B2 (ja) 現用・予備切り換え方式
JPS61153717A (ja) システム立上げ選択切替方式
JPH04177504A (ja) プログラマブルコントローラのバックアップ装置
JP2972930B2 (ja) コンピュータシステムの最適環境設定装置
JPH0342751A (ja) ブートロード制御方式
JPH0784786A (ja) プログラム実行制御方法
JPH0887421A (ja) プロセス切換方法およびプロセス切換システム
JP2002351578A (ja) マイコンのハードリセット回路
JPH033041A (ja) タイムアウト監視回路
JPH02196341A (ja) 情報処理装置の障害復旧方式
JPH0331956A (ja) 周辺制御装置
JPH01261755A (ja) 初期プログラムロード方式
JPH01108669A (ja) 分散処理システム
JPS63178311A (ja) 自動電源断処理機能を有するデ−タ処理装置
JPH0658637B2 (ja) マイクロプログラムのローディング方法
JPH0276036A (ja) 情報処理装置
JPH046021B2 (ja)