JPS61261804A - リ−ド・ライト増幅器 - Google Patents

リ−ド・ライト増幅器

Info

Publication number
JPS61261804A
JPS61261804A JP10359185A JP10359185A JPS61261804A JP S61261804 A JPS61261804 A JP S61261804A JP 10359185 A JP10359185 A JP 10359185A JP 10359185 A JP10359185 A JP 10359185A JP S61261804 A JPS61261804 A JP S61261804A
Authority
JP
Japan
Prior art keywords
amplifier
current source
input
write
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10359185A
Other languages
English (en)
Inventor
Mamoru Hizawa
日沢 衛
Akiyasu Yokosuka
横須賀 章泰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP10359185A priority Critical patent/JPS61261804A/ja
Publication of JPS61261804A publication Critical patent/JPS61261804A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/02Control of operating function, e.g. switching from recording to reproducing
    • G11B19/04Arrangements for preventing, inhibiting, or warning against double recording on the same blank or against other recording or reproducing malfunctions

Landscapes

  • Digital Magnetic Recording (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の属する技術分野〕 この発明は、ディスク量磁気記録装置に用いて好適なリ
ード・ライト増幅器に関する。更にくわしくは、特に高
い記録密度を有する回転磁気媒体上に記録された微小信
号を検出するリード増幅器に対して、高速・大電流で記
録するライト増幅器の影響を極力少なくするようにした
増幅器に関する。
〔従来技術とその問題点〕
この種の増幅器として、従来第2図に示すような方式が
知られている。図において、Ql、Qz、Q5゜Qs 
+ Qs + Qloはトランジスタ、R1,R,は抵
抗、Lはセンタタップ量磁気コイル、十V 1 + +
vaはバイアス電圧、工CC1はリード時に活性となる
電流源、工actはライト時に活性となる電流源、vO
l + Vo2はリード増幅器の出力端子、DATA 
、 DATAは相補的に動作するライト信号入力端子を
表わす。
そして、トランジスタQ1+ Qz + Qs + Q
sと、抵抗R1,R,と、バイアス電圧+■1と、電流
源工CC1とで差動増幅回路が構成され、この回路は、
バイアス電圧+v2でバイアスされた磁気コイルLに誘
起された微小信号を増幅するリード増幅器となっている
一方、トランジスタQe + Q、soと電流源工CQ
Qは、入力端子DATAおよびDATA K加えられる
ライト信号によって、磁気コイルLに記録電流を通電す
るライト増幅器となる。
しかし、このように構成されたリード・ライト増幅器で
は、リード時、電流源工CO1を活性(電流源工CC2
は不活性)とすることによりリード増幅回路が作動し、
微小かつ相補的な信号を検出することが可能となるが、
ライト時、電流源IQOIIを活性(電流源Icc1は
不活性)として大きな書き込み電流を磁気コイルLに通
電すると、トランジスタQ1およびQgのベース間に過
大な信号が加えられることになり、リード増幅回路のト
ランジスタを損傷する恐れがある。このため、ライト時
の書き込み信号の振幅がリード増幅回路によって制限さ
れ、書き込み特性が著しくそこなわれる欠点がある。
〔発明の目的〕
この発明の目的は、上記の欠点を除去し、リード時には
微小な入力信号の増幅が可能であると同時に、ライト時
に加わる大きな入力信号電圧に対して十分耐えられる高
性能なリード・ライト増幅器を提供することである。第
2の目的は、ライト時の書き込み信号の振幅を実用上制
限しない改良された増幅器を提供することである。
〔発明の要点〕
この発明は、リード増幅回路の差動入力トランジスタを
それぞれカスケード2段構成とし、その接続点にリード
時に活性となる電流源からバイアス電流を与えるように
したことによって、ライト時に加えられる大きな入力信
号に対しては、上記入力トランジスタのカスケード接続
によってエミッタ・ベース間耐圧を2倍として、書き込
み信号の振幅制限をなくすとともに、入力トランジスタ
の損傷を防止するようにしたものである。
〔発明の実施例〕
第1図は、この発明の実施例を示す回路図であシ、従来
回路第2図と同一機能部分については同一の記号を付し
である。第2図との相違点は、トランジスタQa + 
Q4 + Qs + Q7を設けた点におる。
トランジスタQ1のベースにトランジスタQ3のエミッ
タを接続し、更にトランジスタQ6のコレクタを接続す
る。トランジスタ(bのベースにはトランジスタQ4の
エミッタを接続し、更にトランジスタQ7のコレクタを
接続する。トランジスタQ1+ Qgのエミッタは共通
にトランジスタQsのコレクタに接続され、トランジス
タQs r Qg + Q?のベースは共通にトランジ
スタQ8のベース・コレクタに接続される。
トランジスタQ11のベースおよびコレクタは電流源工
Cc1に接続されるため、トランジスタQs + Q@
+Q7のコレクタ電流は電流源工CC1に連動した電流
源となる。トランジスタQ1のコレクタは抵抗R1を通
して、またトランジスタQ2のコレクタは抵抗R,を通
してバイアス電圧+VI K接続され、それぞれのコレ
クタは出力端子vo1 + vo、となる。トランジス
タQ3とQ4のコレクタはバイアス電圧+v1に接続し
、同ペースは磁気コイルLの両端に接続される。
すなわち、トランジスタQ1とQs、およびQBとQ4
をカスケード2段接続としだ差動増幅回路を構成する。
トランジスタQ9のコレクタはトランジスタQ、のベー
ス(すなわち磁気コイルLの一端)に、トランジスタQ
1oのコレクタはトランジスタQ4のベ一ス(すなわち
磁気コイル乙の他の一端)に接続され、同Q9 + Q
toのエミッタは共通に電流源ICc2に接続される。
トランジスタQeのベースは入力端子DATA K 、
  l’ランジスタQIGのベースは入力端子DATA
に接続され、これらのトランジスタQe + Qx。
は、相補的なライト信号の入力によって電流源工QQg
で決まる書き込み電流を磁気コイルLに交互に通電する
ライト増幅回路を構成する。
このように構成されたリード・ライト増幅器において、
その動作原理は従来回路と同一であるので簡単に説明す
る。
リード動作の場合、電流源工001は活性状態にあるた
め、リード増幅回路は動作状態にある。磁気コイルLの
中点はバイアス電圧+V、にバイアスされているから、
この増幅回路は磁気コイルLに誘起された磁気媒体から
の微小信号を増幅することができ、出力端子vo1 +
 Vo2に出力する。こ\でバイアス電圧は+Vt>+
vzの範囲で適当な値、 例えば、+V1= 12V 
、 +Vg −6Vが供給される。また、トランジスタ
Q5 + Qs 、Q7による電流源は、増幅回路のノ
イズ特性0周波数帯域特性等を考慮して最適値が決めら
れる。トランジスタQs + Q6+ QtおよびQa
の電流値の分配は、それぞれのトランジスタのエミツタ
面積比でも可能であるし、また図示していないが、トラ
ンジスタQs + Qg + Q7 + Qsの各エミ
ッタとアース間に抵抗を挿入し、その抵抗比で設定する
こともできる。
ライト動作の場合、電流源Icc1は不活性、電流源I
cogが活性状態となる。こ\で相補的な書き込み信号
が入力端子DATAおよび二号に入力すると、トランジ
スタQ9およびQ10が交互に導通し、電流源ICca
で決まる書き込み電流を磁気コイルLに流すことができ
る。この時、リード増幅回路側はトランジスタQs +
 Qa + Qyがしゃ断されているため不動作状態に
あるが、トランジスタQ3およびQ4のベース間に大き
な書き込み電圧が印加されることになる。しかし、この
発明によれば、トランジスタQt r Q、aおよびQ
J I Q4をカスケード2段接続にしたため、通常5
V −’7Vで設計されるトランジスタのエミッタ・ペ
ース接合耐圧を、2倍の10V〜14■に高くでき、高
い書き込み電圧によるリード回路のトランジスタの性能
劣化あるいは破壊から保護することができる。
〔発明の効果〕
この発明によれば、高感度で高性能なリード増幅回路と
、大振幅のスイッチングを行なうライト回路を共通に磁
気コイルに接続したリード・ライト増幅器において、前
記リード増幅回路の入力トランジスタをカスケード2段
構成することによシ、ライト回路の高電圧による前記入
力トランジスタの劣化あるいは破壊を防止することがで
きる。また、ライト時の書き込み信号がリード回路によ
って制約を受けることがなくなるので、書き込み特性を
改善することができる。
【図面の簡単な説明】
第1図はこの発明の実施例を示す回路図、第2図は従来
のリード・ライト増幅器の回路図である。 Q1〜Qlo・・・トランジスタ、Rt + R2・・
抵抗、+vl 、 +Vt・・・バイアス電圧、工ee
l +ICcg・・・電流源、vol + Vow・・
・出力端子、DATA 、 DATA −・・入力端子
、L・・・センタタップ量磁気コイル。

Claims (1)

    【特許請求の範囲】
  1. 1)入力トランジスタをカスケード2段接続とした差動
    増幅器と、該増幅器にバイアス電流を与える制御可能な
    第1の電流源と、該第1の電流源に連動して前記カスケ
    ード接続点にバイアス電流を与える手段と、前記増幅器
    の入力端子に相補的な入力を与えるように接続されたセ
    ンタタップ量磁気コイルと、該磁気コイルを相補的にス
    イッチする書き込みトランジスタと、該書き込みトラン
    ジスタのエミッタに共通12接続されて書き込み電流を
    与える制御可能な第2の電流源とを備えることを特徴と
    するリード・ライト増幅器。
JP10359185A 1985-05-15 1985-05-15 リ−ド・ライト増幅器 Pending JPS61261804A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10359185A JPS61261804A (ja) 1985-05-15 1985-05-15 リ−ド・ライト増幅器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10359185A JPS61261804A (ja) 1985-05-15 1985-05-15 リ−ド・ライト増幅器

Publications (1)

Publication Number Publication Date
JPS61261804A true JPS61261804A (ja) 1986-11-19

Family

ID=14358009

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10359185A Pending JPS61261804A (ja) 1985-05-15 1985-05-15 リ−ド・ライト増幅器

Country Status (1)

Country Link
JP (1) JPS61261804A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5327297A (en) * 1990-11-13 1994-07-05 Nec Corporation Read/write amplifier circuit for magnetic disk unit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5327297A (en) * 1990-11-13 1994-07-05 Nec Corporation Read/write amplifier circuit for magnetic disk unit

Similar Documents

Publication Publication Date Title
US2762870A (en) Push-pull complementary type transistor amplifier
JP2713167B2 (ja) 比較器
KR940009953A (ko) 자기저항효과형 헤드용 기록재생장치
US5534818A (en) Preamplifier noise filtering circuit
US3959817A (en) Switching circuit for connecting a magnetic head in a magnetic recording and reproducing apparatus
US4631419A (en) Transistor switch and driver circuit
JPS61261804A (ja) リ−ド・ライト増幅器
JPH06243405A (ja) 磁気抵抗素子用プリアンプ
JP3516178B2 (ja) プリアンプ回路装置
US4085383A (en) Matrix selection amplifier circuit for low impedance heads in a magnetic disc memory device
US4477846A (en) Sensitive amplifier having a high voltage switch
US6107888A (en) Method to equalize input currents to differential-to-single-ended amplifier configuration
JPS6032367B2 (ja) スイツチ回路
JPS5938762B2 (ja) Otl回路の保護回路
JPS6020169Y2 (ja) 記録再生兼用ヘツドの切換回路
JPS62107404A (ja) リ−ド・ライト増幅器
JPH0311809A (ja) 差動増幅器
US4069461A (en) Amplifier circuit having two negative feedback circuits
JP3106612B2 (ja) 半導体装置
JP2546974B2 (ja) 磁気ヘッド読み書き回路
JPS6125056Y2 (ja)
JPH0517695Y2 (ja)
JPS59207715A (ja) 増幅器
JP2583916B2 (ja) 録音再生回路
JPS5864605A (ja) 磁気記録再生装置