JPS61228717A - チユ−ナの入力段フイルタ同調装置 - Google Patents

チユ−ナの入力段フイルタ同調装置

Info

Publication number
JPS61228717A
JPS61228717A JP6952485A JP6952485A JPS61228717A JP S61228717 A JPS61228717 A JP S61228717A JP 6952485 A JP6952485 A JP 6952485A JP 6952485 A JP6952485 A JP 6952485A JP S61228717 A JPS61228717 A JP S61228717A
Authority
JP
Japan
Prior art keywords
voltage
input stage
tuning
digital information
tuner
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6952485A
Other languages
English (en)
Inventor
Tadashi Yamada
忠 山田
Akira Usui
晶 臼井
Kazuhiko Kubo
一彦 久保
Hiroyuki Nagai
裕之 永井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP6952485A priority Critical patent/JPS61228717A/ja
Publication of JPS61228717A publication Critical patent/JPS61228717A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明はアップ変換方式チューナの入力段フィルタの同
調装置に関する。
従来の技術 一般に、既存のCATVコンバータは、局部発振周波数
が受信周波数より高いアップ変換方式と、既存のテレビ
受像機に接続づるために特定チャンネルに変換するダウ
ン変換方式とを縦続接続したアップダウン変換方式の受
信方式が用いられており、近年、0ATVのチャンネル
数の増加につれて、第1中間周波数t1が高くとられる
ようになり、同調素子に可変容量ダイオードを使った電
子チューナでは、第1局部発振器と入力段同調フィルタ
の両者に共通の同調電圧を加えると、両者の可変範囲の
周波数の変化比が異なるために、第1局部発振周波数を
優先して同調させると入力同調周波数トラッキング誤差
が大きくなるので、入力段フィルタとして非同調のバン
ドパスフィルタ、を用いることが多い。ところで、一方
、入力段フィルタを非同調にすると、混変調、相互変調
等の妨害特性が悪いので、入力段フィルタの同調を行な
う手段として、第1局部発振器の同調電圧と独立の入力
段同調電圧メモリ機能を備えた選局装置が提案されてい
る。第4図が入力段フィルタの同調方式の選局装置のブ
ロック図を示す。2はアップ変換部、3はダウン変換部
であり、ダウン変換部3の入力はアップ変換部2の出力
と接続されている。アンテナ入力端子4で受信された信
号から、パフ1段同調フィルタ5で同調した受信希望周
波数fdが取り出され、RFアンプ6で増幅されて、第
1ミキサ7の入力信号端子へ入る。尚、RFアンプ6に
は端子15よりAGO電圧が加えられている。
第1局部発振118の同調用の可変容量ダイオードには
、局発電圧制御端子9より、第1中閤周波数をtlとし
たとき、第1局部発振周波数fLlがfLl=f1 +
f、1 となるよう同調電圧が加えられ、その出力が第1ミキサ
7の局発信号端子に入る。第1ミキサ7で変換された第
1中圏周波数f1は、第1中閤周波増幅器10で増幅さ
れた後、第2ミキサ11の入力信号端子へ入る。第2局
部発振器12は、第2中間中波数をf2としたとき、第
2′局部発振周波数fL2が fL2=11−12 (またはfL2=ft 十f2 
)で発振する固定周波数発振器であり、その出力は第2
ミキサ11の局発信号端子へ入る。第2ミキサ11で変
換された第2中閤周波数信号t2は第2中−4= 問周波増幅器13で増幅され端子14より出力される。
ところで、RF局同調た受信希望周波数tdは次のよう
な手順で得られる。チャンネル選局指令がマイクロコン
ピュータ11に入ると、マイクロコンピュータ17はあ
らかじめ任意のチャンネルデータとその入力段同調電圧
情報を記録しているデジタルメモリ16から取り出し、
各チャンネルに対し演韓補正する。その演算補正を次の
ように行なっている。あるRF信号〔周波数flIF〕
を受信時の局発同調電圧をBTLOqこの時の入力段同
調フィルタの同調電圧をBTRFとし、新しく選曲した
RF信号〔周波数fRt )を受信時において、その局
発同調電圧をBTLOとした時、入力段同調フィルタの
同調フィルタの同調電圧Bva;をByR;−By訳F
+(1+ (f1/rRp ))+(BvLo−BTLO)但し、
fl :第1中間周波数 とする。以上のようにマイクロコンピュータ17で各チ
ャンネルに対し演算補正した入力段同調電圧情報は、D
/A変換回路18でアナログ電圧に変換され、λカ段フ
ィルタ同調電圧制御端子19から抵抗器20を介して、
入力段同調フィルタ5の可変容量ダイオードに加えられ
、希望入力日間周波数fdに同調するよう構成されてい
る。
発明が解決しようとする問題点 このようなチューナとその入力段同調電圧を記憶したデ
ジタルメモリを対にしたチャンネル選局装置においては
、メモリ消し、チューナの故障等のトラブルが発生し、
そのいずれかを交換する必要が生じた場合、デジタルメ
モリへの初期値の設定をやりなおす必要があり、市場に
おいては特にその設定は困難である。
本発明はチャンネル選局と同時に自動的に所望の同調点
が得られて面倒な入力段同調電圧のための初期値設定の
調整を省略出来、又、市場でチューナもしくはデジタル
メモリの交換の必要が発生した場合においてもデジタル
メモリへの設定を簡単に行なうことが出来るチューナの
入力段フィルタ同l装置を提供することを目的とする。
問題点を解決するための手段 本発明の入力段フィルタ同調装置は、チャンネルを選局
し、局部発振周波数が安定したのちに第1のデジタル信
号をアナログ変換した電圧をチューナの入力段フィルタ
の同調素子である可変容量ダイオードに与えて中間周波
AGC電圧を検出すると共に、この中間周波AGC電圧
をデジタル変換して第2のデジタル情報を得る第1の手
段と、第1のデジタル信号を1ステップずつ増加または
減少してこれに対応する第2のデジタル情報の中で中間
周波AGC電圧の最大値または最小値に相当する第3の
デジタル情報を選別する第2の手段とを設け、前記デジ
タル第3のデジタル情報情報に対応した第1のデジタル
信号をアナログ変換して前記可変容量ダイオードに与え
る同調電圧として固定させるようにしたことを特徴とす
る。
作用 この構成により、チャンネルに選局時に、入力段同調電
圧をD/A変換回路を通して掃引して、中間周波AGC
電圧を入力とするA/D変換器の出力データがピーク、
つまり、この場合、中間周一  7 − 波AGCがリバースAGOなら最小値、ホワードAGC
なら最大値になる時の入力段同調電圧データをD/A変
換回路を通してチューナの入力フィルタ同調M制御端子
に加えるため、最適な入力同調をチャンネル選局時にチ
ャンネルプリセットと同時に行なうものであり、入力フ
ィルタの同調電圧の初期la段設定調整を不要にするこ
牛ができる。
実施例 以下、本発明の一実施例を第1図〜第3図に基づいて説
明する。なお、第4図と同様の作用を成すものには同一
符号を付けてその説明を省く。
第1図は本発明の入力段フィルタ同調装置を示す。第2
中間周5波数は国内の場合で映像キャリアを58.75
MHzに選んであり、端子14のダウン変換出力をVI
P回路31へ接続して映像検波する。
映像検波された出力はAGC回路32.33へ加えられ
、イの検波出力の大きさによって第2図のようにIF−
AGC電圧、RF−AGC電圧が変化する。この場合、
IF−AGC,RF−AGCともリバースAGCの例で
ある。RF−AGC電圧はチューナの端子15を介して
RFアンプ6へ加えられてる。またIF−AGC電圧は
A/D変換器35でデジタル情報に変換してマイクロコ
ンピュータ17へ入力している。
次に動作を説明する、まず、チャンネルが選局されると
、前述の手段によって第1局部発振器8がfL1=f1
+f、で発振する。そして、第1局部発振周波数fL1
 が安定すると、マイクロコンピュータ17は、D/A
変換回路18を通して入力段同調電圧を掃引する。掃引
しながら、前述のデジタル情報を1つ前にRAMにたく
わえたデータと順次比較して、ピーク値を選出し、希望
入力段同調電圧を得るようにしている。その入力段同調
電圧に対してI FAGC電圧の変化するようすを第3
図に示す。
尚、第2図に示すように、IF−AGC電圧は弱電界で
は最大電位となり変化しない領域a −bがあるので、
実用的には、デジタルメモリ16へのプリセットの時に
は中電界で上述の方法で行ない、通常のチャンネル選局
時には従来と同様デジタルメモリー16から初期値を取
り出し演輝補正をする方法とそのくみ合せとした。
発明の効果 以上のように本発明の入力段フィルタの同調装置は、チ
ャンネル選局時に、入力段同調電圧をD/A変換器を通
して掃引して、中間周波AGC電圧をA/DW!換して
ピーク値を選出するして、所望の入力段同調電圧をえる
ように構成したため、チャンネル選局と同時に自動的に
所望の同調電が得られるので面倒゛な入力段同調電圧の
ための初期値設定の調整を省略出来、作業性の向上に大
いに役立つものである。又、市場で、チューナもしくは
デジタルメモリの交換の必要が発生した場合においても
、チャンネルプリセットと同時にデジタルメモリへの設
定を簡単に行なうことが出来るので、サービス性におい
ても、実用上きわめて有利なものである。
【図面の簡単な説明】
第1図は本発明の入力フィルタ同調装置の一実施例のブ
ロック図、第2図は第1図のAGC特性図、第3図は第
1図の入力段同調電圧とI FAGC電圧との関係図、
第4図は従来の入力フィルタ同調装置のブロック図であ
る。 5・・・入力段同調フィルタ、17・・・マイクロコン
ピュータ、18・・・D/A変換器、31・・・VIF
、32・・・RF −AGC回路、33・・・中間周波
・AGC回路、35・・・A/D変換器

Claims (1)

  1. 【特許請求の範囲】 1、チャンネルを選局し、局部発振周波数が安定したの
    ちに第1のデジタル信号をアナログ変換した電圧をチュ
    ーナの入力段フィルタの同調素子である可変容量ダイオ
    ードに与えて中間周波AGC電圧を検出すると共に、こ
    の中間周波AGC電圧をデジタル変換して第2のデジタ
    ル情報を得る第1の手段と、第1のデジタル信号を1ス
    テップずつ増加または減少してこれに対応する第2のデ
    ジタル情報の中で中間周波AGC電圧の最大値または最
    小値に相当する第3のデジタル情報を選別する第2の手
    段とを設け、前記第3のデジタル情報情報に対応した第
    1のデジタル信号をアナログ変換して前記可変容量ダイ
    オードに与える同調電圧として固定させるようにしたチ
    ューナの入力段フィルタ同調装置。 2、第2のデジタル情報の変化を検出し、中間周波AG
    C電圧が増加から減少または減少から増加に移ると同時
    に第1のデジタル信号の掃引を停止させるように構成し
    たことを特徴とする特許請求の範囲第1項記載のチュー
    ナの入力段フィルタ同調装置。 3、第1、第2のデジタル信号の掃引、検出、デジタル
    情報の選別および第1のデジタル信号の掃引の停止をマ
    イクロコンピュータで行なうよう構成したことを特徴と
    する特許請求の範囲第1項第2項記載のチューナの入力
    段フィルタ同調装置。
JP6952485A 1985-04-02 1985-04-02 チユ−ナの入力段フイルタ同調装置 Pending JPS61228717A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6952485A JPS61228717A (ja) 1985-04-02 1985-04-02 チユ−ナの入力段フイルタ同調装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6952485A JPS61228717A (ja) 1985-04-02 1985-04-02 チユ−ナの入力段フイルタ同調装置

Publications (1)

Publication Number Publication Date
JPS61228717A true JPS61228717A (ja) 1986-10-11

Family

ID=13405195

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6952485A Pending JPS61228717A (ja) 1985-04-02 1985-04-02 チユ−ナの入力段フイルタ同調装置

Country Status (1)

Country Link
JP (1) JPS61228717A (ja)

Similar Documents

Publication Publication Date Title
US5280638A (en) RF filter self-alignment for multiband radio receiver
KR100384209B1 (ko) 단일의국부발진기를가진광주파수스펙트럼텔레비전튜너
US5179726A (en) Automatic tuning method and apparatus of double conversion tuner
US5203032A (en) Station selecting apparatus
US3473128A (en) Automatic ganging of superheterodyne radio frequency stages
JPS628612A (ja) チユ−ナの入力段フイルタ同調装置
JPS61228717A (ja) チユ−ナの入力段フイルタ同調装置
GB2173661A (en) Superheterodyne television tuner
US5203031A (en) Am radio receiver with improved tracking
US4125863A (en) AFC waveshaping circuit
JP3092540B2 (ja) 高周波受信回路
JPS6174412A (ja) テレビジヨンチユ−ナ
JPS61228716A (ja) チユ−ナの入力段フイルタ同調装置
JPS61228718A (ja) チユ−ナの入力段フイルタ同調装置
JPS6377209A (ja) チユ−ナ入力段フイルタ同調装置
JPH0698277A (ja) テレビジョン受像機のagc装置
JP2001036384A (ja) 可変同調フィルタ及びその調整方法及びそれを用いた受信装置及び送信装置
JP2984399B2 (ja) チューナ
JPH0254705B2 (ja)
JPH0514569Y2 (ja)
JPH08274590A (ja) デジタル・アナログ共用受信装置
JPS6377275A (ja) チユ−ナ入力段フイルタ同調装置
JPS61258523A (ja) チユ−ナ同調装置
JP2876709B2 (ja) 電子チューナの選局回路
JPS6174411A (ja) テレビジヨンチユ−ナ