JPS6115672Y2 - - Google Patents

Info

Publication number
JPS6115672Y2
JPS6115672Y2 JP17734680U JP17734680U JPS6115672Y2 JP S6115672 Y2 JPS6115672 Y2 JP S6115672Y2 JP 17734680 U JP17734680 U JP 17734680U JP 17734680 U JP17734680 U JP 17734680U JP S6115672 Y2 JPS6115672 Y2 JP S6115672Y2
Authority
JP
Japan
Prior art keywords
circuit
amplifier circuit
transistor
jack
stereo
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP17734680U
Other languages
English (en)
Other versions
JPS57100394U (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP17734680U priority Critical patent/JPS6115672Y2/ja
Publication of JPS57100394U publication Critical patent/JPS57100394U/ja
Application granted granted Critical
Publication of JPS6115672Y2 publication Critical patent/JPS6115672Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 本考案は小型音響機器のステレオモノラル切換
回路に関する。
最近ステレオヘツドホーンを使用してステレオ
再生を楽しむことができるようにするとともに、
スピーカにてモノラル再生をすることができるよ
うようにし、モニターするのに都合がよいように
している小型のテープレコーダがある。斯る小型
音響機器においては携帯の便ならしめるため、小
型のバツテリーを使用しているので、消費電力を
極力少くする必要がある。又ヘツドホーンを使用
したときは小さな音量で、又スピーカでモニター
するときはそれなりの音量がでるように自動的に
操作されるのが望ましい。
本考案はそこでスピーカを用いモノラル再生を
行うとき、ジヤツクよりヘツドホーンプラグを離
脱させるのみで必要としない一方のチヤンネルの
増幅回路を不動作にし、バツテリー電圧の浪費を
防止し、且つ他の増幅回路の利得を高め、スピー
カを駆動するに十分な出力信号が得られるように
したステレオモノラル切換回路に関する。
以下本考案を図面に従つて説明をすると、1は
チユーナ等のステレオ信号発生回路、2,3は前
記ステレオ信号発生回路1で発生された左信号及
び右信号を夫々増副する第1、第2増幅回路で、
差動増幅器にて構成され、一方の入力端子に接続
された負帰還抵抗4,5によつてヘツドホーンを
駆動するに最適な出力信号が得られるように利得
調整している。6,7はジヤツク(図示せず)に
ステレオヘツドホーンプラグを挿入したときにオ
フされる第1、第2ジヤツクスイツチ、8は前記
第2ジヤツクスイツチ7を介して前記第2増幅回
路3に選択的に接続されるスピーカ、9,10,
11は前記第1ジヤツクスイツチ6にて制御され
る第1、第2、第3トランジスタで、第2トラン
ジスタ10のコレクタ−エミツタは抵抗12を介
して負帰還抵抗5に並列接続されている。又第3
トランジスタ11のコレクタ−エミツタはステレ
オ信号発生回路1の左信号出力路に接続されてい
る。
次に本考案のステレオモノラル切換回路の動作
について説明する。今ヘツドホーンにてステレオ
再生を楽しむため、ジヤツクにヘツドホーンプラ
グを装着すると、第1、第2ジヤツクスイツチ
6,7がオフされる。従つて第1、第2、第3ト
ランジスタ9,10,11は全てオフされてお
り、ステレオ信号発生回路1より得られた左信号
及び右信号は夫々第1、第2増幅回路2,3に加
えられ、これら第1、第2増幅回路2,3で増幅
された後、ヘツドホンに加わりステレオ再生され
る。このとき負帰還抵抗4,5によつて増幅回路
2,3の利得は制限され、ヘツドホーンを駆動す
るに適当な出力信号が得られるようにしている。
スピーカで聴取するため、ジヤツクよりヘツド
ホーンプラグを離脱すると、第1、第2ジヤツク
スイツチ6,7がオンされ、その結果第1、第
2、第3トランジスタ9,10,11がオンされ
る。するとステレオ信号発生回路1よりの左信号
は第3トランジスタ11を介して第2増幅回路3
に右信号とともに加えられ、増幅されてスピーカ
8を駆動する。このときは第1増幅回路2の正入
力端子に第1ジヤツクスイツチ6及び抵抗13を
介して負電圧が加えられるので、第1増幅回路2
は不動作され、不要のバツテリー電圧の消費を防
ぐ。又第2トランジスタ10がオンされることに
よつて負帰還抵抗5に抵抗12が並列接続された
こととなり、負帰還回路の抵抗値を低下させるの
で、負帰環量が減り、第2増幅回路3の増幅度を
高める。それ故スピーカ8は十分な信号で駆動さ
れることになる。
本考案のステレオモノラル切換回路は上述した
如く、ジヤツクスイツチにてスイツチング素子を
作用し、モノラル再生のとき不必要となつた増幅
回路を不作動させるのうにしたので、バツテリー
電圧の浪費を防止でき、又、そのとき動作してい
る増幅回路の利得を高めるようにしたので、スピ
ーカを十分に駆動することができ、実用上有益で
ある。
【図面の簡単な説明】
図は本考案のステレオモノラル切換回路図あ
る。 1……ステレオ信号発生回路、2,3……第
1、第2増幅回路、4,5……負帰還抵抗、6,
7……第1、第2ジヤツクスイツチ、8……スピ
ーカ、9,10,11……第1、第2、第3トラ
ンジスタ。

Claims (1)

    【実用新案登録請求の範囲】
  1. 左信号及び右信号を増幅する第1及び第2増幅
    回路と、該第1及び第2増幅回路の出力端に接続
    されジヤツクへのヘツドホーンプラグの着脱にて
    オンオフされるジヤツクスイツチと、第2増幅回
    路の出力端のみに前記ジヤツクスイツチを介して
    接続されたスピーカと、前記ジヤツクスイツチに
    て制御される第1トランジスタと、前記スピーカ
    が接続されている側の第2増幅回路の帰還回路に
    接続され第1トランジスタにて制御される第2ト
    ランジスタと、第1増幅回路及び第2増幅回路の
    入力端間にコレクタ−エミツタが接続され第1ト
    ランジスタにて制御される第3トランジスタとよ
    りなり、ジヤツクよりヘツドホーンプラグを離脱
    したとき、第1増幅回路を不動作させる一方、第
    1、第2及び第3トランジスタをオンし左信号及
    び右信号とともに第2増幅回路の入力端に加え、
    且つ第2増幅回路の利得を増大させることを特徴
    とするステレオモノラル切換回路。
JP17734680U 1980-12-09 1980-12-09 Expired JPS6115672Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17734680U JPS6115672Y2 (ja) 1980-12-09 1980-12-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17734680U JPS6115672Y2 (ja) 1980-12-09 1980-12-09

Publications (2)

Publication Number Publication Date
JPS57100394U JPS57100394U (ja) 1982-06-21
JPS6115672Y2 true JPS6115672Y2 (ja) 1986-05-15

Family

ID=29971145

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17734680U Expired JPS6115672Y2 (ja) 1980-12-09 1980-12-09

Country Status (1)

Country Link
JP (1) JPS6115672Y2 (ja)

Also Published As

Publication number Publication date
JPS57100394U (ja) 1982-06-21

Similar Documents

Publication Publication Date Title
US4433209A (en) Stereo/monaural selecting circuit
JPH05244535A (ja) 音声システム用の電源回路
JPS6115672Y2 (ja)
JPS6324676Y2 (ja)
JPH0127353Y2 (ja)
JPS55156407A (en) Amplifying circuit for pulse-width-modulated signal
JPS6241482Y2 (ja)
JPS6115671Y2 (ja)
JPH0818347A (ja) パワーセーブ回路
JPH0127355Y2 (ja)
JPH03123199A (ja) 音響機器の電源制御装置
JPS5928502Y2 (ja) テ−プレコ−ダ
KR900004819Y1 (ko) 감도 조절회로가 부가된 스테레오 마이크
JPS5830250Y2 (ja) テ−プレコ−ダ
JPH0328631Y2 (ja)
JPS6138087Y2 (ja)
JPH0337174Y2 (ja)
JP2544441Y2 (ja) 小型再生機器
KR920004163Y1 (ko) 더블테크 음향기기의 더빙 녹음장치
JPH0432864Y2 (ja)
JPH0316156Y2 (ja)
JPS5834573Y2 (ja) ミユ−テング回路
KR930008693Y1 (ko) 녹음재생기의 잡음저감회로
KR840002641Y1 (ko) 스테레오·모노럴 자동절환장치(自動切換裝置)
JPH0319108Y2 (ja)