JPS6115631B2 - - Google Patents
Info
- Publication number
- JPS6115631B2 JPS6115631B2 JP8481180A JP8481180A JPS6115631B2 JP S6115631 B2 JPS6115631 B2 JP S6115631B2 JP 8481180 A JP8481180 A JP 8481180A JP 8481180 A JP8481180 A JP 8481180A JP S6115631 B2 JPS6115631 B2 JP S6115631B2
- Authority
- JP
- Japan
- Prior art keywords
- horizontal
- convergence
- correction data
- vertical
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000012937 correction Methods 0.000 claims description 35
- 238000013500 data storage Methods 0.000 claims description 4
- 238000006243 chemical reaction Methods 0.000 claims 2
- 230000002596 correlated effect Effects 0.000 description 9
- 238000010894 electron beam technology Methods 0.000 description 6
- 230000000875 corresponding effect Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 101100524646 Toxoplasma gondii ROM6 gene Proteins 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/12—Picture reproducers
- H04N9/16—Picture reproducers using cathode ray tubes
- H04N9/28—Arrangements for convergence or focusing
Description
【発明の詳細な説明】
この発明はコンバーゼンス回路に関し、特に適
正なコンバーゼンス補正が得られるように改良し
たコンバーゼンス回路に関する。
正なコンバーゼンス補正が得られるように改良し
たコンバーゼンス回路に関する。
周知のように、デルタ配列の3電子銃を有する
シヤドーマスク形カラーブラウン管においては、
水平、垂直の偏向電流波形または帰線パルスを、
受動素子または能動素子を含んだ回路で波形整形
した後、コンバーゼンスコイルに加えることによ
つて、コンバーゼンス補正を行なつている。
シヤドーマスク形カラーブラウン管においては、
水平、垂直の偏向電流波形または帰線パルスを、
受動素子または能動素子を含んだ回路で波形整形
した後、コンバーゼンスコイルに加えることによ
つて、コンバーゼンス補正を行なつている。
第1図は従来のコンバーゼンス回路の回路図で
ある。第1図を参照して、従来のコンバーゼンス
回路の構成とともに動作を説明する。入力端子1
には、水平偏向回路の帰線パルスが入力される。
この帰線パルスはゲーテツドオツシレータ2に与
えられるとともに、水平アドレスカウンタ3のリ
セツト入力として与えられ、さらに垂直アドレス
カウンタ4のクロツク入力として与えられる。ゲ
ーテツドオツシレータ2は、水平帰線パルスが与
えられてから次の水平帰線パルスが与えられるま
での1周期間において、ブラウン管の水平方向を
複数の画素に分割した数に相当する回数だけオン
−オフ動作するスイツチ手段を含む。このスイツ
チ手段のオン−オフ動作によつて出力されるパル
ス出力が、クロツクパルスとして水平アドレスカ
ウンタ3に与えられる。水平アドレスカウンタ3
は、水平帰線パルスの入力によつてリセツトさ
れ、クロツクパルス入力がある毎に計数動作して
その計数値を水平アドレスとしてROM6に与え
る。一方、垂直アドレスカウンタ4は、入力端子
5に垂直帰線パルスが与えられる毎にリセツトさ
れ、水平帰線パルスが与えられる毎に計数動作す
る。垂直アドレスカウンタ4の計数値が垂直アド
レスとしてROM6に与えられる。このROM6
は、ブラウン管の画面(またはスクリーン)上の
水平方向および垂直方向の各補正点のデータを予
め設定記憶している。そして、電子ビームの走査
位置に相関して、水平アドレスカウンタ3および
垂直アドレスカウンタ4がアドレスを指定すると
き、指定されたアドレスに相当する補正点のデー
タを読出してデイジタル−アナログ(以下D−
A)変換器7に与える。応じて、D−A変換器7
は、電子ビームの走査位置に相関する補正データ
をアナログ信号に変換し、該アナログ信号を電流
増幅器8に与える。電流増幅器8はアナログ信号
を増幅してコンバーゼンス補正コイル9に与え
る。これによつて、コンバーゼンス補正コイル9
が駆動して補正に必要な磁界を発生する。
ある。第1図を参照して、従来のコンバーゼンス
回路の構成とともに動作を説明する。入力端子1
には、水平偏向回路の帰線パルスが入力される。
この帰線パルスはゲーテツドオツシレータ2に与
えられるとともに、水平アドレスカウンタ3のリ
セツト入力として与えられ、さらに垂直アドレス
カウンタ4のクロツク入力として与えられる。ゲ
ーテツドオツシレータ2は、水平帰線パルスが与
えられてから次の水平帰線パルスが与えられるま
での1周期間において、ブラウン管の水平方向を
複数の画素に分割した数に相当する回数だけオン
−オフ動作するスイツチ手段を含む。このスイツ
チ手段のオン−オフ動作によつて出力されるパル
ス出力が、クロツクパルスとして水平アドレスカ
ウンタ3に与えられる。水平アドレスカウンタ3
は、水平帰線パルスの入力によつてリセツトさ
れ、クロツクパルス入力がある毎に計数動作して
その計数値を水平アドレスとしてROM6に与え
る。一方、垂直アドレスカウンタ4は、入力端子
5に垂直帰線パルスが与えられる毎にリセツトさ
れ、水平帰線パルスが与えられる毎に計数動作す
る。垂直アドレスカウンタ4の計数値が垂直アド
レスとしてROM6に与えられる。このROM6
は、ブラウン管の画面(またはスクリーン)上の
水平方向および垂直方向の各補正点のデータを予
め設定記憶している。そして、電子ビームの走査
位置に相関して、水平アドレスカウンタ3および
垂直アドレスカウンタ4がアドレスを指定すると
き、指定されたアドレスに相当する補正点のデー
タを読出してデイジタル−アナログ(以下D−
A)変換器7に与える。応じて、D−A変換器7
は、電子ビームの走査位置に相関する補正データ
をアナログ信号に変換し、該アナログ信号を電流
増幅器8に与える。電流増幅器8はアナログ信号
を増幅してコンバーゼンス補正コイル9に与え
る。これによつて、コンバーゼンス補正コイル9
が駆動して補正に必要な磁界を発生する。
ところが、第1図に示す従来のコンバーゼンス
回路は、水平帰線パルスと垂直帰線パルスに基づ
いて水平アドレス信号および垂直アドレス信号を
発生しているため、実際の電子ビームの走査位置
に相関するアナログ量に基づいてアドレス信号を
発生するものではなく、偏向幅を変化すると適正
な補正信号を作り出せない欠点があつた。また、
水平または垂直偏向周波数が変化すると、その周
波数変化に応じて水平アドレス信号および垂直ア
ドレス信号も変化するため、ROMから読出され
る補正データと電子ビームの走査位置に対応する
補正点とがずれてしまい、高精度な補正ができな
い欠点もあつた。
回路は、水平帰線パルスと垂直帰線パルスに基づ
いて水平アドレス信号および垂直アドレス信号を
発生しているため、実際の電子ビームの走査位置
に相関するアナログ量に基づいてアドレス信号を
発生するものではなく、偏向幅を変化すると適正
な補正信号を作り出せない欠点があつた。また、
水平または垂直偏向周波数が変化すると、その周
波数変化に応じて水平アドレス信号および垂直ア
ドレス信号も変化するため、ROMから読出され
る補正データと電子ビームの走査位置に対応する
補正点とがずれてしまい、高精度な補正ができな
い欠点もあつた。
それゆえに、この発明は上述のような従来のも
のの欠点を解消するために成されたもので、スク
リーン上で高精度にコンバーゼンス補正が行え、
偏向幅の変化や水平あるいは垂直偏向周波数の変
化によつて影響を受けないように改良したコンバ
ーゼンス回路を提供することを目的とする。
のの欠点を解消するために成されたもので、スク
リーン上で高精度にコンバーゼンス補正が行え、
偏向幅の変化や水平あるいは垂直偏向周波数の変
化によつて影響を受けないように改良したコンバ
ーゼンス回路を提供することを目的とする。
この発明を要約すれば、水平偏向電流波形に相
関する電圧をデイジタル値に変換し、垂直偏向電
流に相関する電圧をデイジタル値に変換し、水平
または垂直偏向電流に相関する電圧値のデイジタ
ル値に基づいて補正データ記憶用メモリのアドレ
スを指定するようにしたものである。
関する電圧をデイジタル値に変換し、垂直偏向電
流に相関する電圧をデイジタル値に変換し、水平
または垂直偏向電流に相関する電圧値のデイジタ
ル値に基づいて補正データ記憶用メモリのアドレ
スを指定するようにしたものである。
第2図はこの発明の一実施例のコンバーゼンス
回路の回路図である、構成において、この実施例
のコンバーゼンス回路は、水平偏向電流に比例し
た電圧をデイジタル値に変換する第1のアドレス
ーデイジタル(以下A−D)変換器11と、垂直
偏向電流に比例した電圧をデイジタル値に変換す
る第2のA−D変換器12と、補正データを予め
設定記憶するメモリ(ROM)6と、A−D変換
器7と、電流増幅器8とから構成される。
回路の回路図である、構成において、この実施例
のコンバーゼンス回路は、水平偏向電流に比例し
た電圧をデイジタル値に変換する第1のアドレス
ーデイジタル(以下A−D)変換器11と、垂直
偏向電流に比例した電圧をデイジタル値に変換す
る第2のA−D変換器12と、補正データを予め
設定記憶するメモリ(ROM)6と、A−D変換
器7と、電流増幅器8とから構成される。
動作において、入力端子1には、水平偏向電流
に比例した電圧が与えられる。また、入力端子5
には、垂直偏向電流に比例した電圧が与えられ
る。これらの水平または垂直偏向電流に比例した
電圧は、偏向コイルに直列に挿入された抵抗、ま
たはピツクアツプトランスなどによつて導出され
る。
に比例した電圧が与えられる。また、入力端子5
には、垂直偏向電流に比例した電圧が与えられ
る。これらの水平または垂直偏向電流に比例した
電圧は、偏向コイルに直列に挿入された抵抗、ま
たはピツクアツプトランスなどによつて導出され
る。
A−D変換器11は水平偏向電流に比例した電
圧をアドレス値に変換し、水平アドレス信号とし
てROM6に与える。また、A−D変換器12
は、垂直偏向電流に比例した電圧をデイジタル値
に変換し、該デイジタル値を垂直アドレス信号と
してROM6に与える。これによつて、ROM6
は、電子ビーム位置に対応する水平アドレス信号
および垂直アドレス信号によつてアドレス指定さ
れ、指定されたアドレスの補正データを読出して
A−D変換器に与える。A−D変換器7は、
ROM6から読出されたデイジタル値の補正デー
タをアドレス量に変換し、電流増幅器8に与え
る。電流増幅器8は補正データに相関するアナロ
グ量を増幅して、補正データに相関する電流をコ
ンバーゼンスコイル9に供給する。これによつ
て、コンバーゼンスコイル9はコンバーゼンス補
正を行なう。
圧をアドレス値に変換し、水平アドレス信号とし
てROM6に与える。また、A−D変換器12
は、垂直偏向電流に比例した電圧をデイジタル値
に変換し、該デイジタル値を垂直アドレス信号と
してROM6に与える。これによつて、ROM6
は、電子ビーム位置に対応する水平アドレス信号
および垂直アドレス信号によつてアドレス指定さ
れ、指定されたアドレスの補正データを読出して
A−D変換器に与える。A−D変換器7は、
ROM6から読出されたデイジタル値の補正デー
タをアドレス量に変換し、電流増幅器8に与え
る。電流増幅器8は補正データに相関するアナロ
グ量を増幅して、補正データに相関する電流をコ
ンバーゼンスコイル9に供給する。これによつ
て、コンバーゼンスコイル9はコンバーゼンス補
正を行なう。
このように、水平偏向電流および垂直偏向電流
に基づいて水平アドレス信号および垂直アドレス
信号を作り出すことにより、電子ビームの走査位
置に対応するアドレス信号を発生することがで
き、それによつてROMから読出される補正デー
タが電子ビームの走査位置に対応するので高精度
のコンバーゼンス補正を行なうことができる利点
がある。
に基づいて水平アドレス信号および垂直アドレス
信号を作り出すことにより、電子ビームの走査位
置に対応するアドレス信号を発生することがで
き、それによつてROMから読出される補正デー
タが電子ビームの走査位置に対応するので高精度
のコンバーゼンス補正を行なうことができる利点
がある。
なお、上述の実施例では、第1および第2のA
−D変換器11,12の出力に基づいてROM6
のアドレスを指定することによつて、水平偏向電
流に相関する水平アドレス信号と、垂直偏向電流
に相関する垂直アドレス信号を発生する場合につ
いて説明したが、これに替えて水平または垂直の
いずれか一方のアドレス信号のみを偏向電流に相
関するデイジタル値で導出し、他方のアドレス信
号を第1図に示すようなアドレスカウンタを用い
て導出するようにしてもよい。
−D変換器11,12の出力に基づいてROM6
のアドレスを指定することによつて、水平偏向電
流に相関する水平アドレス信号と、垂直偏向電流
に相関する垂直アドレス信号を発生する場合につ
いて説明したが、これに替えて水平または垂直の
いずれか一方のアドレス信号のみを偏向電流に相
関するデイジタル値で導出し、他方のアドレス信
号を第1図に示すようなアドレスカウンタを用い
て導出するようにしてもよい。
以上のように、この発明によれば、補正データ
記憶用メモリの読出用アドレスが偏向電流に基づ
いて作られるため、画面幅を変化しても補正点の
ずれを生じることなく、偏向周波数を変化しても
コンバーゼンス補正点の変化を生じることなく、
極めて高精度にコンバーゼンス補正を行なうこと
ができるなどの特有の効果が奏される。
記憶用メモリの読出用アドレスが偏向電流に基づ
いて作られるため、画面幅を変化しても補正点の
ずれを生じることなく、偏向周波数を変化しても
コンバーゼンス補正点の変化を生じることなく、
極めて高精度にコンバーゼンス補正を行なうこと
ができるなどの特有の効果が奏される。
なお、この発明のコンバーゼンス回路は、デル
タ配列の3電子銃を有するブラウン管に限らず、
インライン配列の電子銃を有するブラウン管の補
正も利用できることは言うまでもない。
タ配列の3電子銃を有するブラウン管に限らず、
インライン配列の電子銃を有するブラウン管の補
正も利用できることは言うまでもない。
第1図は従来のコンバーゼンス回路の回路図で
ある。第2図はこの発明の一実施例のコンバーゼ
ンス回路の回路図である。 図において、1は入力端子、2はゲーテツドオ
ツシレータ、3は水平アドレスカウンタ、4は垂
直アドレスカウンタ、6は補正データ記憶用
ROM、7A−D変換器、8は電流増幅器、9は
コンバーゼンス補正コイル、11は第1のA−D
変換器、12は第2のA−D変換器を示す。
ある。第2図はこの発明の一実施例のコンバーゼ
ンス回路の回路図である。 図において、1は入力端子、2はゲーテツドオ
ツシレータ、3は水平アドレスカウンタ、4は垂
直アドレスカウンタ、6は補正データ記憶用
ROM、7A−D変換器、8は電流増幅器、9は
コンバーゼンス補正コイル、11は第1のA−D
変換器、12は第2のA−D変換器を示す。
Claims (1)
- 【特許請求の範囲】 1 水平偏向コイルに流れる偏向電流波形に相関
する電圧入力を受けて、デイジタル値に変換する
第1のアナログーデイジタル変換手段、 垂直偏向コイルに流れる偏向電流波形に相関す
る電圧の入力を受けて、デイジタル値に変換する
第2のアナログーデイジタル変換手段、 水平方向および垂直方向のコンバーゼンス補正
用データを設定記憶し、前記第1のアナログーデ
イジタル変換手段または前記第2のアナログーデ
イジタル変換手段のうち少なくとも一方の出力に
よつてアドレス指定されてコンバーゼンス補正デ
ータを読出す補正データ記憶用メモリ、ならびに
前記補正データ記憶用メモリから読出されたコン
バーゼンス補正用データに基づいてコンバーゼン
ス補正用コイルの供給電流を制御する手段を備え
たコンバーゼンス回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8481180A JPS5710593A (en) | 1980-06-20 | 1980-06-20 | Convergence circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8481180A JPS5710593A (en) | 1980-06-20 | 1980-06-20 | Convergence circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5710593A JPS5710593A (en) | 1982-01-20 |
JPS6115631B2 true JPS6115631B2 (ja) | 1986-04-25 |
Family
ID=13841102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8481180A Granted JPS5710593A (en) | 1980-06-20 | 1980-06-20 | Convergence circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5710593A (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4303798A (en) * | 1979-04-27 | 1981-12-01 | Kollmorgen Technologies Corporation | Heat shock resistant printed circuit board assemblies |
JPS58204687A (ja) * | 1982-05-24 | 1983-11-29 | Fujitsu Ltd | ダイナミツクコンバ−ジエンス回路 |
JPS6112191A (ja) * | 1984-06-28 | 1986-01-20 | Sony Corp | デジタルコンバ−ジエンス装置 |
JPS6165590A (ja) * | 1984-09-05 | 1986-04-04 | Sharp Corp | レジストレ−シヨン補正装置 |
JPS62115894A (ja) * | 1985-11-15 | 1987-05-27 | 株式会社 コウシヤソフト | プリント配線板の製造方法 |
FR2841418A1 (fr) * | 2002-06-20 | 2003-12-26 | Thomson Licensing Sa | Dispositif numerique de correction de l'image formee sur l'ecran d'un tube a rayons cathodiques |
-
1980
- 1980-06-20 JP JP8481180A patent/JPS5710593A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS5710593A (en) | 1982-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0626794B1 (en) | Interpolation method and apparatus for improving registration adjustment in a projection television system | |
GB2073996A (en) | Two-dimensional interpolation of spatial and shading corrections to tv image | |
US4305022A (en) | Horizontal scanning rate correction apparatus | |
JPS6130466B2 (ja) | ||
US5473224A (en) | Convergence correction apparatus | |
US4687973A (en) | Digital waveform generator | |
US4733296A (en) | Multi-tube color TV camera in which linear and non-linear components of a registration error due to chromatic aberration of a lens are corrected with corresponding deflection correction signals | |
JPS6115631B2 (ja) | ||
JPS61238190A (ja) | カラービデオモニター | |
JPS6070486A (ja) | Crt画像表示装置 | |
CA1244962A (en) | Autoconvergence of a cathode ray tube using a semiconductor detector | |
JPS5947513B2 (ja) | ブラウン管補正装置 | |
JPS5570189A (en) | Beam index type color television picture receiver | |
GB2101459A (en) | Television display correction | |
US4682086A (en) | Cathode ray tube display systems | |
CA1315028C (en) | Digital convergence system | |
JPH06230736A (ja) | 表示装置及びそれに用いる補正回路 | |
JPS631792B2 (ja) | ||
US4760313A (en) | Cathode ray tube display systems | |
JPH05227536A (ja) | ディジタルコンバーゼンス装置 | |
JPH0143749Y2 (ja) | ||
SU1706058A1 (ru) | Устройство дл автоматической фокусировки электронного луча запоминающей электронно-лучевой трубки | |
US3432720A (en) | Television deflection circuit with linearity correction feedback | |
US5065076A (en) | Digital convergence system | |
SU798792A1 (ru) | Устройство дл отображени информацииНА эКРАНЕ элТ |